percpu: fix per_cpu_ptr_to_phys() handling of non-page-aligned addresses
[pandora-kernel.git] / arch / arm / mach-mx5 / board-mx53_smd.c
1 /*
2  * Copyright (C) 2011 Freescale Semiconductor, Inc. All Rights Reserved.
3  */
4
5 /*
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; either version 2 of the License, or
9  * (at your option) any later version.
10
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15
16  * You should have received a copy of the GNU General Public License along
17  * with this program; if not, write to the Free Software Foundation, Inc.,
18  * 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301 USA.
19  */
20
21 #include <linux/init.h>
22 #include <linux/clk.h>
23 #include <linux/delay.h>
24 #include <linux/gpio.h>
25
26 #include <mach/common.h>
27 #include <mach/hardware.h>
28 #include <mach/iomux-mx53.h>
29
30 #include <asm/mach-types.h>
31 #include <asm/mach/arch.h>
32 #include <asm/mach/time.h>
33
34 #include "crm_regs.h"
35 #include "devices-imx53.h"
36
37 #define SMD_FEC_PHY_RST         IMX_GPIO_NR(7, 6)
38 #define MX53_SMD_SATA_PWR_EN    IMX_GPIO_NR(3, 3)
39
40 static iomux_v3_cfg_t mx53_smd_pads[] = {
41         MX53_PAD_CSI0_DAT10__UART1_TXD_MUX,
42         MX53_PAD_CSI0_DAT11__UART1_RXD_MUX,
43
44         MX53_PAD_PATA_BUFFER_EN__UART2_RXD_MUX,
45         MX53_PAD_PATA_DMARQ__UART2_TXD_MUX,
46
47         MX53_PAD_PATA_CS_0__UART3_TXD_MUX,
48         MX53_PAD_PATA_CS_1__UART3_RXD_MUX,
49         MX53_PAD_PATA_DA_1__UART3_CTS,
50         MX53_PAD_PATA_DA_2__UART3_RTS,
51         /* I2C1 */
52         MX53_PAD_CSI0_DAT8__I2C1_SDA,
53         MX53_PAD_CSI0_DAT9__I2C1_SCL,
54         /* SD1 */
55         MX53_PAD_SD1_CMD__ESDHC1_CMD,
56         MX53_PAD_SD1_CLK__ESDHC1_CLK,
57         MX53_PAD_SD1_DATA0__ESDHC1_DAT0,
58         MX53_PAD_SD1_DATA1__ESDHC1_DAT1,
59         MX53_PAD_SD1_DATA2__ESDHC1_DAT2,
60         MX53_PAD_SD1_DATA3__ESDHC1_DAT3,
61         /* SD2 */
62         MX53_PAD_SD2_CMD__ESDHC2_CMD,
63         MX53_PAD_SD2_CLK__ESDHC2_CLK,
64         MX53_PAD_SD2_DATA0__ESDHC2_DAT0,
65         MX53_PAD_SD2_DATA1__ESDHC2_DAT1,
66         MX53_PAD_SD2_DATA2__ESDHC2_DAT2,
67         MX53_PAD_SD2_DATA3__ESDHC2_DAT3,
68         /* SD3 */
69         MX53_PAD_PATA_DATA8__ESDHC3_DAT0,
70         MX53_PAD_PATA_DATA9__ESDHC3_DAT1,
71         MX53_PAD_PATA_DATA10__ESDHC3_DAT2,
72         MX53_PAD_PATA_DATA11__ESDHC3_DAT3,
73         MX53_PAD_PATA_DATA0__ESDHC3_DAT4,
74         MX53_PAD_PATA_DATA1__ESDHC3_DAT5,
75         MX53_PAD_PATA_DATA2__ESDHC3_DAT6,
76         MX53_PAD_PATA_DATA3__ESDHC3_DAT7,
77         MX53_PAD_PATA_IORDY__ESDHC3_CLK,
78         MX53_PAD_PATA_RESET_B__ESDHC3_CMD,
79 };
80
81 static const struct imxuart_platform_data mx53_smd_uart_data __initconst = {
82         .flags = IMXUART_HAVE_RTSCTS,
83 };
84
85 static inline void mx53_smd_init_uart(void)
86 {
87         imx53_add_imx_uart(0, NULL);
88         imx53_add_imx_uart(1, NULL);
89         imx53_add_imx_uart(2, &mx53_smd_uart_data);
90 }
91
92 static inline void mx53_smd_fec_reset(void)
93 {
94         int ret;
95
96         /* reset FEC PHY */
97         ret = gpio_request(SMD_FEC_PHY_RST, "fec-phy-reset");
98         if (ret) {
99                 printk(KERN_ERR"failed to get GPIO_FEC_PHY_RESET: %d\n", ret);
100                 return;
101         }
102         gpio_direction_output(SMD_FEC_PHY_RST, 0);
103         msleep(1);
104         gpio_set_value(SMD_FEC_PHY_RST, 1);
105 }
106
107 static struct fec_platform_data mx53_smd_fec_data = {
108         .phy = PHY_INTERFACE_MODE_RMII,
109 };
110
111 static const struct imxi2c_platform_data mx53_smd_i2c_data __initconst = {
112         .bitrate = 100000,
113 };
114
115 static inline void mx53_smd_ahci_pwr_on(void)
116 {
117         int ret;
118
119         /* Enable SATA PWR */
120         ret = gpio_request_one(MX53_SMD_SATA_PWR_EN,
121                         GPIOF_DIR_OUT | GPIOF_INIT_HIGH, "ahci-sata-pwr");
122         if (ret) {
123                 pr_err("failed to enable SATA_PWR_EN: %d\n", ret);
124                 return;
125         }
126 }
127
128 void __init imx53_smd_common_init(void)
129 {
130         mxc_iomux_v3_setup_multiple_pads(mx53_smd_pads,
131                                          ARRAY_SIZE(mx53_smd_pads));
132 }
133
134 static void __init mx53_smd_board_init(void)
135 {
136         imx53_soc_init();
137         imx53_smd_common_init();
138
139         mx53_smd_init_uart();
140         mx53_smd_fec_reset();
141         imx53_add_fec(&mx53_smd_fec_data);
142         imx53_add_imx2_wdt(0, NULL);
143         imx53_add_imx_i2c(0, &mx53_smd_i2c_data);
144         imx53_add_sdhci_esdhc_imx(0, NULL);
145         imx53_add_sdhci_esdhc_imx(1, NULL);
146         imx53_add_sdhci_esdhc_imx(2, NULL);
147         mx53_smd_ahci_pwr_on();
148         imx53_add_ahci_imx();
149 }
150
151 static void __init mx53_smd_timer_init(void)
152 {
153         mx53_clocks_init(32768, 24000000, 22579200, 0);
154 }
155
156 static struct sys_timer mx53_smd_timer = {
157         .init   = mx53_smd_timer_init,
158 };
159
160 MACHINE_START(MX53_SMD, "Freescale MX53 SMD Board")
161         .map_io = mx53_map_io,
162         .init_early = imx53_init_early,
163         .init_irq = mx53_init_irq,
164         .handle_irq = imx53_handle_irq,
165         .timer = &mx53_smd_timer,
166         .init_machine = mx53_smd_board_init,
167 MACHINE_END