Merge branch 'for-linus' of git://git.kernel.org/pub/scm/linux/kernel/git/ohad/hwspinlock
[pandora-kernel.git] / arch / arm / mach-imx / head-v7.S
1 /*
2  * Copyright 2011 Freescale Semiconductor, Inc.
3  * Copyright 2011 Linaro Ltd.
4  *
5  * The code contained herein is licensed under the GNU General Public
6  * License. You may obtain a copy of the GNU General Public License
7  * Version 2 or later at the following locations:
8  *
9  * http://www.opensource.org/licenses/gpl-license.html
10  * http://www.gnu.org/copyleft/gpl.html
11  */
12
13 #include <linux/linkage.h>
14 #include <linux/init.h>
15 #include <asm/asm-offsets.h>
16 #include <asm/hardware/cache-l2x0.h>
17
18         .section ".text.head", "ax"
19         __CPUINIT
20
21 /*
22  * The secondary kernel init calls v7_flush_dcache_all before it enables
23  * the L1; however, the L1 comes out of reset in an undefined state, so
24  * the clean + invalidate performed by v7_flush_dcache_all causes a bunch
25  * of cache lines with uninitialized data and uninitialized tags to get
26  * written out to memory, which does really unpleasant things to the main
27  * processor.  We fix this by performing an invalidate, rather than a
28  * clean + invalidate, before jumping into the kernel.
29  *
30  * This funciton is cloned from arch/arm/mach-tegra/headsmp.S, and needs
31  * to be called for both secondary cores startup and primary core resume
32  * procedures.  Ideally, it should be moved into arch/arm/mm/cache-v7.S.
33  */
34 ENTRY(v7_invalidate_l1)
35         mov     r0, #0
36         mcr     p15, 2, r0, c0, c0, 0
37         mrc     p15, 1, r0, c0, c0, 0
38
39         ldr     r1, =0x7fff
40         and     r2, r1, r0, lsr #13
41
42         ldr     r1, =0x3ff
43
44         and     r3, r1, r0, lsr #3      @ NumWays - 1
45         add     r2, r2, #1              @ NumSets
46
47         and     r0, r0, #0x7
48         add     r0, r0, #4      @ SetShift
49
50         clz     r1, r3          @ WayShift
51         add     r4, r3, #1      @ NumWays
52 1:      sub     r2, r2, #1      @ NumSets--
53         mov     r3, r4          @ Temp = NumWays
54 2:      subs    r3, r3, #1      @ Temp--
55         mov     r5, r3, lsl r1
56         mov     r6, r2, lsl r0
57         orr     r5, r5, r6      @ Reg = (Temp<<WayShift)|(NumSets<<SetShift)
58         mcr     p15, 0, r5, c7, c6, 2
59         bgt     2b
60         cmp     r2, #0
61         bgt     1b
62         dsb
63         isb
64         mov     pc, lr
65 ENDPROC(v7_invalidate_l1)
66
67 #ifdef CONFIG_SMP
68 ENTRY(v7_secondary_startup)
69         bl      v7_invalidate_l1
70         b       secondary_startup
71 ENDPROC(v7_secondary_startup)
72 #endif
73
74 /*
75  * The following code is located into the .data section.  This is to
76  * allow phys_l2x0_saved_regs to be accessed with a relative load
77  * as we are running on physical address here.
78  */
79         .data
80         .align
81
82         .macro  pl310_resume
83         ldr     r2, phys_l2x0_saved_regs
84         ldr     r0, [r2, #L2X0_R_PHY_BASE]      @ get physical base of l2x0
85         ldr     r1, [r2, #L2X0_R_AUX_CTRL]      @ get aux_ctrl value
86         str     r1, [r0, #L2X0_AUX_CTRL]        @ restore aux_ctrl
87         mov     r1, #0x1
88         str     r1, [r0, #L2X0_CTRL]            @ re-enable L2
89         .endm
90
91 ENTRY(v7_cpu_resume)
92         bl      v7_invalidate_l1
93         pl310_resume
94         b       cpu_resume
95 ENDPROC(v7_cpu_resume)
96
97         .globl  phys_l2x0_saved_regs
98 phys_l2x0_saved_regs:
99         .long   0