Merge git://git.kernel.org/pub/scm/linux/kernel/git/brodo/cpupowerutils
[pandora-kernel.git] / arch / arm / mach-exynos4 / include / mach / regs-clock.h
1 /* linux/arch/arm/mach-exynos4/include/mach/regs-clock.h
2  *
3  * Copyright (c) 2010-2011 Samsung Electronics Co., Ltd.
4  *              http://www.samsung.com
5  *
6  * EXYNOS4 - Clock register definitions
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License version 2 as
10  * published by the Free Software Foundation.
11 */
12
13 #ifndef __ASM_ARCH_REGS_CLOCK_H
14 #define __ASM_ARCH_REGS_CLOCK_H __FILE__
15
16 #include <mach/map.h>
17
18 #define S5P_CLKREG(x)                   (S5P_VA_CMU + (x))
19
20 #define S5P_CLKDIV_LEFTBUS              S5P_CLKREG(0x04500)
21 #define S5P_CLKDIV_STAT_LEFTBUS         S5P_CLKREG(0x04600)
22 #define S5P_CLKGATE_IP_LEFTBUS          S5P_CLKREG(0x04800)
23
24 #define S5P_CLKDIV_RIGHTBUS             S5P_CLKREG(0x08500)
25 #define S5P_CLKDIV_STAT_RIGHTBUS        S5P_CLKREG(0x08600)
26 #define S5P_CLKGATE_IP_RIGHTBUS         S5P_CLKREG(0x08800)
27
28 #define S5P_EPLL_LOCK                   S5P_CLKREG(0x0C010)
29 #define S5P_VPLL_LOCK                   S5P_CLKREG(0x0C020)
30
31 #define S5P_EPLL_CON0                   S5P_CLKREG(0x0C110)
32 #define S5P_EPLL_CON1                   S5P_CLKREG(0x0C114)
33 #define S5P_VPLL_CON0                   S5P_CLKREG(0x0C120)
34 #define S5P_VPLL_CON1                   S5P_CLKREG(0x0C124)
35
36 #define S5P_CLKSRC_TOP0                 S5P_CLKREG(0x0C210)
37 #define S5P_CLKSRC_TOP1                 S5P_CLKREG(0x0C214)
38 #define S5P_CLKSRC_CAM                  S5P_CLKREG(0x0C220)
39 #define S5P_CLKSRC_TV                   S5P_CLKREG(0x0C224)
40 #define S5P_CLKSRC_MFC                  S5P_CLKREG(0x0C228)
41 #define S5P_CLKSRC_G3D                  S5P_CLKREG(0x0C22C)
42 #define S5P_CLKSRC_IMAGE                S5P_CLKREG(0x0C230)
43 #define S5P_CLKSRC_LCD0                 S5P_CLKREG(0x0C234)
44 #define S5P_CLKSRC_LCD1                 S5P_CLKREG(0x0C238)
45 #define S5P_CLKSRC_MAUDIO               S5P_CLKREG(0x0C23C)
46 #define S5P_CLKSRC_FSYS                 S5P_CLKREG(0x0C240)
47 #define S5P_CLKSRC_PERIL0               S5P_CLKREG(0x0C250)
48 #define S5P_CLKSRC_PERIL1               S5P_CLKREG(0x0C254)
49
50 #define S5P_CLKDIV_TOP                  S5P_CLKREG(0x0C510)
51 #define S5P_CLKDIV_CAM                  S5P_CLKREG(0x0C520)
52 #define S5P_CLKDIV_TV                   S5P_CLKREG(0x0C524)
53 #define S5P_CLKDIV_MFC                  S5P_CLKREG(0x0C528)
54 #define S5P_CLKDIV_G3D                  S5P_CLKREG(0x0C52C)
55 #define S5P_CLKDIV_IMAGE                S5P_CLKREG(0x0C530)
56 #define S5P_CLKDIV_LCD0                 S5P_CLKREG(0x0C534)
57 #define S5P_CLKDIV_LCD1                 S5P_CLKREG(0x0C538)
58 #define S5P_CLKDIV_MAUDIO               S5P_CLKREG(0x0C53C)
59 #define S5P_CLKDIV_FSYS0                S5P_CLKREG(0x0C540)
60 #define S5P_CLKDIV_FSYS1                S5P_CLKREG(0x0C544)
61 #define S5P_CLKDIV_FSYS2                S5P_CLKREG(0x0C548)
62 #define S5P_CLKDIV_FSYS3                S5P_CLKREG(0x0C54C)
63 #define S5P_CLKDIV_PERIL0               S5P_CLKREG(0x0C550)
64 #define S5P_CLKDIV_PERIL1               S5P_CLKREG(0x0C554)
65 #define S5P_CLKDIV_PERIL2               S5P_CLKREG(0x0C558)
66 #define S5P_CLKDIV_PERIL3               S5P_CLKREG(0x0C55C)
67 #define S5P_CLKDIV_PERIL4               S5P_CLKREG(0x0C560)
68 #define S5P_CLKDIV_PERIL5               S5P_CLKREG(0x0C564)
69 #define S5P_CLKDIV2_RATIO               S5P_CLKREG(0x0C580)
70
71 #define S5P_CLKSRC_MASK_TOP             S5P_CLKREG(0x0C310)
72 #define S5P_CLKSRC_MASK_CAM             S5P_CLKREG(0x0C320)
73 #define S5P_CLKSRC_MASK_TV              S5P_CLKREG(0x0C324)
74 #define S5P_CLKSRC_MASK_LCD0            S5P_CLKREG(0x0C334)
75 #define S5P_CLKSRC_MASK_LCD1            S5P_CLKREG(0x0C338)
76 #define S5P_CLKSRC_MASK_MAUDIO          S5P_CLKREG(0x0C33C)
77 #define S5P_CLKSRC_MASK_FSYS            S5P_CLKREG(0x0C340)
78 #define S5P_CLKSRC_MASK_PERIL0          S5P_CLKREG(0x0C350)
79 #define S5P_CLKSRC_MASK_PERIL1          S5P_CLKREG(0x0C354)
80
81 #define S5P_CLKDIV_STAT_TOP             S5P_CLKREG(0x0C610)
82
83 #define S5P_CLKGATE_SCLKCAM             S5P_CLKREG(0x0C820)
84 #define S5P_CLKGATE_IP_CAM              S5P_CLKREG(0x0C920)
85 #define S5P_CLKGATE_IP_TV               S5P_CLKREG(0x0C924)
86 #define S5P_CLKGATE_IP_MFC              S5P_CLKREG(0x0C928)
87 #define S5P_CLKGATE_IP_G3D              S5P_CLKREG(0x0C92C)
88 #define S5P_CLKGATE_IP_IMAGE            S5P_CLKREG(0x0C930)
89 #define S5P_CLKGATE_IP_LCD0             S5P_CLKREG(0x0C934)
90 #define S5P_CLKGATE_IP_LCD1             S5P_CLKREG(0x0C938)
91 #define S5P_CLKGATE_IP_FSYS             S5P_CLKREG(0x0C940)
92 #define S5P_CLKGATE_IP_GPS              S5P_CLKREG(0x0C94C)
93 #define S5P_CLKGATE_IP_PERIL            S5P_CLKREG(0x0C950)
94 #define S5P_CLKGATE_IP_PERIR            S5P_CLKREG(0x0C960)
95 #define S5P_CLKGATE_BLOCK               S5P_CLKREG(0x0C970)
96
97 #define S5P_CLKSRC_MASK_DMC             S5P_CLKREG(0x10300)
98 #define S5P_CLKSRC_DMC                  S5P_CLKREG(0x10200)
99 #define S5P_CLKDIV_DMC0                 S5P_CLKREG(0x10500)
100 #define S5P_CLKDIV_DMC1                 S5P_CLKREG(0x10504)
101 #define S5P_CLKDIV_STAT_DMC0            S5P_CLKREG(0x10600)
102 #define S5P_CLKGATE_IP_DMC              S5P_CLKREG(0x10900)
103
104 #define S5P_APLL_LOCK                   S5P_CLKREG(0x14000)
105 #define S5P_MPLL_LOCK                   S5P_CLKREG(0x14004)
106 #define S5P_APLL_CON0                   S5P_CLKREG(0x14100)
107 #define S5P_APLL_CON1                   S5P_CLKREG(0x14104)
108 #define S5P_MPLL_CON0                   S5P_CLKREG(0x14108)
109 #define S5P_MPLL_CON1                   S5P_CLKREG(0x1410C)
110
111 #define S5P_CLKSRC_CPU                  S5P_CLKREG(0x14200)
112 #define S5P_CLKMUX_STATCPU              S5P_CLKREG(0x14400)
113
114 #define S5P_CLKDIV_CPU                  S5P_CLKREG(0x14500)
115 #define S5P_CLKDIV_CPU1                 S5P_CLKREG(0x14504)
116 #define S5P_CLKDIV_STATCPU              S5P_CLKREG(0x14600)
117 #define S5P_CLKDIV_STATCPU1             S5P_CLKREG(0x14604)
118
119 #define S5P_CLKGATE_SCLKCPU             S5P_CLKREG(0x14800)
120 #define S5P_CLKGATE_IP_CPU              S5P_CLKREG(0x14900)
121
122 #define S5P_APLL_LOCKTIME               (0x1C20)        /* 300us */
123
124 #define S5P_APLLCON0_ENABLE_SHIFT       (31)
125 #define S5P_APLLCON0_LOCKED_SHIFT       (29)
126 #define S5P_APLL_VAL_1000               ((250 << 16) | (6 << 8) | 1)
127 #define S5P_APLL_VAL_800                ((200 << 16) | (6 << 8) | 1)
128
129 #define S5P_EPLLCON0_ENABLE_SHIFT       (31)
130 #define S5P_EPLLCON0_LOCKED_SHIFT       (29)
131
132 #define S5P_VPLLCON0_ENABLE_SHIFT       (31)
133 #define S5P_VPLLCON0_LOCKED_SHIFT       (29)
134
135 #define S5P_CLKSRC_CPU_MUXCORE_SHIFT    (16)
136 #define S5P_CLKMUX_STATCPU_MUXCORE_MASK (0x7 << S5P_CLKSRC_CPU_MUXCORE_SHIFT)
137
138 #define S5P_CLKDIV_CPU0_CORE_SHIFT      (0)
139 #define S5P_CLKDIV_CPU0_CORE_MASK       (0x7 << S5P_CLKDIV_CPU0_CORE_SHIFT)
140 #define S5P_CLKDIV_CPU0_COREM0_SHIFT    (4)
141 #define S5P_CLKDIV_CPU0_COREM0_MASK     (0x7 << S5P_CLKDIV_CPU0_COREM0_SHIFT)
142 #define S5P_CLKDIV_CPU0_COREM1_SHIFT    (8)
143 #define S5P_CLKDIV_CPU0_COREM1_MASK     (0x7 << S5P_CLKDIV_CPU0_COREM1_SHIFT)
144 #define S5P_CLKDIV_CPU0_PERIPH_SHIFT    (12)
145 #define S5P_CLKDIV_CPU0_PERIPH_MASK     (0x7 << S5P_CLKDIV_CPU0_PERIPH_SHIFT)
146 #define S5P_CLKDIV_CPU0_ATB_SHIFT       (16)
147 #define S5P_CLKDIV_CPU0_ATB_MASK        (0x7 << S5P_CLKDIV_CPU0_ATB_SHIFT)
148 #define S5P_CLKDIV_CPU0_PCLKDBG_SHIFT   (20)
149 #define S5P_CLKDIV_CPU0_PCLKDBG_MASK    (0x7 << S5P_CLKDIV_CPU0_PCLKDBG_SHIFT)
150 #define S5P_CLKDIV_CPU0_APLL_SHIFT      (24)
151 #define S5P_CLKDIV_CPU0_APLL_MASK       (0x7 << S5P_CLKDIV_CPU0_APLL_SHIFT)
152
153 #define S5P_CLKDIV_DMC0_ACP_SHIFT       (0)
154 #define S5P_CLKDIV_DMC0_ACP_MASK        (0x7 << S5P_CLKDIV_DMC0_ACP_SHIFT)
155 #define S5P_CLKDIV_DMC0_ACPPCLK_SHIFT   (4)
156 #define S5P_CLKDIV_DMC0_ACPPCLK_MASK    (0x7 << S5P_CLKDIV_DMC0_ACPPCLK_SHIFT)
157 #define S5P_CLKDIV_DMC0_DPHY_SHIFT      (8)
158 #define S5P_CLKDIV_DMC0_DPHY_MASK       (0x7 << S5P_CLKDIV_DMC0_DPHY_SHIFT)
159 #define S5P_CLKDIV_DMC0_DMC_SHIFT       (12)
160 #define S5P_CLKDIV_DMC0_DMC_MASK        (0x7 << S5P_CLKDIV_DMC0_DMC_SHIFT)
161 #define S5P_CLKDIV_DMC0_DMCD_SHIFT      (16)
162 #define S5P_CLKDIV_DMC0_DMCD_MASK       (0x7 << S5P_CLKDIV_DMC0_DMCD_SHIFT)
163 #define S5P_CLKDIV_DMC0_DMCP_SHIFT      (20)
164 #define S5P_CLKDIV_DMC0_DMCP_MASK       (0x7 << S5P_CLKDIV_DMC0_DMCP_SHIFT)
165 #define S5P_CLKDIV_DMC0_COPY2_SHIFT     (24)
166 #define S5P_CLKDIV_DMC0_COPY2_MASK      (0x7 << S5P_CLKDIV_DMC0_COPY2_SHIFT)
167 #define S5P_CLKDIV_DMC0_CORETI_SHIFT    (28)
168 #define S5P_CLKDIV_DMC0_CORETI_MASK     (0x7 << S5P_CLKDIV_DMC0_CORETI_SHIFT)
169
170 #define S5P_CLKDIV_TOP_ACLK200_SHIFT    (0)
171 #define S5P_CLKDIV_TOP_ACLK200_MASK     (0x7 << S5P_CLKDIV_TOP_ACLK200_SHIFT)
172 #define S5P_CLKDIV_TOP_ACLK100_SHIFT    (4)
173 #define S5P_CLKDIV_TOP_ACLK100_MASK     (0xf << S5P_CLKDIV_TOP_ACLK100_SHIFT)
174 #define S5P_CLKDIV_TOP_ACLK160_SHIFT    (8)
175 #define S5P_CLKDIV_TOP_ACLK160_MASK     (0x7 << S5P_CLKDIV_TOP_ACLK160_SHIFT)
176 #define S5P_CLKDIV_TOP_ACLK133_SHIFT    (12)
177 #define S5P_CLKDIV_TOP_ACLK133_MASK     (0x7 << S5P_CLKDIV_TOP_ACLK133_SHIFT)
178 #define S5P_CLKDIV_TOP_ONENAND_SHIFT    (16)
179 #define S5P_CLKDIV_TOP_ONENAND_MASK     (0x7 << S5P_CLKDIV_TOP_ONENAND_SHIFT)
180
181 #define S5P_CLKDIV_BUS_GDLR_SHIFT       (0)
182 #define S5P_CLKDIV_BUS_GDLR_MASK        (0x7 << S5P_CLKDIV_BUS_GDLR_SHIFT)
183 #define S5P_CLKDIV_BUS_GPLR_SHIFT       (4)
184 #define S5P_CLKDIV_BUS_GPLR_MASK        (0x7 << S5P_CLKDIV_BUS_GPLR_SHIFT)
185
186 /* Compatibility defines and inclusion */
187
188 #include <mach/regs-pmu.h>
189
190 #define S5P_EPLL_CON                    S5P_EPLL_CON0
191
192 #endif /* __ASM_ARCH_REGS_CLOCK_H */