Merge branch 'stable-3.2' into pandora-3.2
[pandora-kernel.git] / arch / arm / include / asm / pgtable.h
1 /*
2  *  arch/arm/include/asm/pgtable.h
3  *
4  *  Copyright (C) 1995-2002 Russell King
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License version 2 as
8  * published by the Free Software Foundation.
9  */
10 #ifndef _ASMARM_PGTABLE_H
11 #define _ASMARM_PGTABLE_H
12
13 #include <linux/const.h>
14 #include <asm/proc-fns.h>
15
16 #ifndef CONFIG_MMU
17
18 #include <asm-generic/4level-fixup.h>
19 #include "pgtable-nommu.h"
20
21 #else
22
23 #include <asm-generic/pgtable-nopud.h>
24 #include <asm/memory.h>
25 #include <asm/pgtable-hwdef.h>
26
27
28 #include <asm/tlbflush.h>
29
30 #ifdef CONFIG_ARM_LPAE
31 #include <asm/pgtable-3level.h>
32 #else
33 #include <asm/pgtable-2level.h>
34 #endif
35
36 /*
37  * Just any arbitrary offset to the start of the vmalloc VM area: the
38  * current 8MB value just means that there will be a 8MB "hole" after the
39  * physical memory until the kernel virtual memory starts.  That means that
40  * any out-of-bounds memory accesses will hopefully be caught.
41  * The vmalloc() routines leaves a hole of 4kB between each vmalloced
42  * area for the same reason. ;)
43  */
44 #define VMALLOC_OFFSET          (8*1024*1024)
45 #define VMALLOC_START           (((unsigned long)high_memory + VMALLOC_OFFSET) & ~(VMALLOC_OFFSET-1))
46 #define VMALLOC_END             0xff000000UL
47
48 #define LIBRARY_TEXT_START      0x0c000000
49
50 #ifndef __ASSEMBLY__
51 extern void __pte_error(const char *file, int line, pte_t);
52 extern void __pmd_error(const char *file, int line, pmd_t);
53 extern void __pgd_error(const char *file, int line, pgd_t);
54
55 #define pte_ERROR(pte)          __pte_error(__FILE__, __LINE__, pte)
56 #define pmd_ERROR(pmd)          __pmd_error(__FILE__, __LINE__, pmd)
57 #define pgd_ERROR(pgd)          __pgd_error(__FILE__, __LINE__, pgd)
58
59 /*
60  * This is the lowest virtual address we can permit any user space
61  * mapping to be mapped at.  This is particularly important for
62  * non-high vector CPUs.
63  */
64 #define FIRST_USER_ADDRESS      PAGE_SIZE
65
66 /*
67  * The pgprot_* and protection_map entries will be fixed up in runtime
68  * to include the cachable and bufferable bits based on memory policy,
69  * as well as any architecture dependent bits like global/ASID and SMP
70  * shared mapping bits.
71  */
72 #define _L_PTE_DEFAULT  L_PTE_PRESENT | L_PTE_YOUNG
73
74 extern pgprot_t         pgprot_user;
75 extern pgprot_t         pgprot_kernel;
76
77 #define _MOD_PROT(p, b) __pgprot(pgprot_val(p) | (b))
78
79 #define PAGE_NONE               _MOD_PROT(pgprot_user, L_PTE_XN | L_PTE_RDONLY | L_PTE_NONE)
80 #define PAGE_SHARED             _MOD_PROT(pgprot_user, L_PTE_USER | L_PTE_XN)
81 #define PAGE_SHARED_EXEC        _MOD_PROT(pgprot_user, L_PTE_USER)
82 #define PAGE_COPY               _MOD_PROT(pgprot_user, L_PTE_USER | L_PTE_RDONLY | L_PTE_XN)
83 #define PAGE_COPY_EXEC          _MOD_PROT(pgprot_user, L_PTE_USER | L_PTE_RDONLY)
84 #define PAGE_READONLY           _MOD_PROT(pgprot_user, L_PTE_USER | L_PTE_RDONLY | L_PTE_XN)
85 #define PAGE_READONLY_EXEC      _MOD_PROT(pgprot_user, L_PTE_USER | L_PTE_RDONLY)
86 #define PAGE_KERNEL             _MOD_PROT(pgprot_kernel, L_PTE_XN)
87 #define PAGE_KERNEL_EXEC        pgprot_kernel
88
89 #define __PAGE_NONE             __pgprot(_L_PTE_DEFAULT | L_PTE_RDONLY | L_PTE_XN | L_PTE_NONE)
90 #define __PAGE_SHARED           __pgprot(_L_PTE_DEFAULT | L_PTE_USER | L_PTE_XN)
91 #define __PAGE_SHARED_EXEC      __pgprot(_L_PTE_DEFAULT | L_PTE_USER)
92 #define __PAGE_COPY             __pgprot(_L_PTE_DEFAULT | L_PTE_USER | L_PTE_RDONLY | L_PTE_XN)
93 #define __PAGE_COPY_EXEC        __pgprot(_L_PTE_DEFAULT | L_PTE_USER | L_PTE_RDONLY)
94 #define __PAGE_READONLY         __pgprot(_L_PTE_DEFAULT | L_PTE_USER | L_PTE_RDONLY | L_PTE_XN)
95 #define __PAGE_READONLY_EXEC    __pgprot(_L_PTE_DEFAULT | L_PTE_USER | L_PTE_RDONLY)
96
97 #define __pgprot_modify(prot,mask,bits)         \
98         __pgprot((pgprot_val(prot) & ~(mask)) | (bits))
99
100 #define pgprot_noncached(prot) \
101         __pgprot_modify(prot, L_PTE_MT_MASK, L_PTE_MT_UNCACHED)
102
103 #define pgprot_writecombine(prot) \
104         __pgprot_modify(prot, L_PTE_MT_MASK, L_PTE_MT_BUFFERABLE)
105
106 #define pgprot_stronglyordered(prot) \
107         __pgprot_modify(prot, L_PTE_MT_MASK, L_PTE_MT_UNCACHED)
108
109 #define pgprot_writethrough(prot) \
110         __pgprot_modify(prot, L_PTE_MT_MASK, L_PTE_MT_WRITETHROUGH)
111
112 #ifdef CONFIG_ARM_DMA_MEM_BUFFERABLE
113 #define pgprot_dmacoherent(prot) \
114         __pgprot_modify(prot, L_PTE_MT_MASK, L_PTE_MT_BUFFERABLE | L_PTE_XN)
115 #define __HAVE_PHYS_MEM_ACCESS_PROT
116 struct file;
117 extern pgprot_t phys_mem_access_prot(struct file *file, unsigned long pfn,
118                                      unsigned long size, pgprot_t vma_prot);
119 #else
120 #define pgprot_dmacoherent(prot) \
121         __pgprot_modify(prot, L_PTE_MT_MASK, L_PTE_MT_UNCACHED | L_PTE_XN)
122 #endif
123
124 #endif /* __ASSEMBLY__ */
125
126 /*
127  * The table below defines the page protection levels that we insert into our
128  * Linux page table version.  These get translated into the best that the
129  * architecture can perform.  Note that on most ARM hardware:
130  *  1) We cannot do execute protection
131  *  2) If we could do execute protection, then read is implied
132  *  3) write implies read permissions
133  */
134 #define __P000  __PAGE_NONE
135 #define __P001  __PAGE_READONLY
136 #define __P010  __PAGE_COPY
137 #define __P011  __PAGE_COPY
138 #define __P100  __PAGE_READONLY_EXEC
139 #define __P101  __PAGE_READONLY_EXEC
140 #define __P110  __PAGE_COPY_EXEC
141 #define __P111  __PAGE_COPY_EXEC
142
143 #define __S000  __PAGE_NONE
144 #define __S001  __PAGE_READONLY
145 #define __S010  __PAGE_SHARED
146 #define __S011  __PAGE_SHARED
147 #define __S100  __PAGE_READONLY_EXEC
148 #define __S101  __PAGE_READONLY_EXEC
149 #define __S110  __PAGE_SHARED_EXEC
150 #define __S111  __PAGE_SHARED_EXEC
151
152 #ifndef __ASSEMBLY__
153 /*
154  * ZERO_PAGE is a global shared page that is always zero: used
155  * for zero-mapped memory areas etc..
156  */
157 extern struct page *empty_zero_page;
158 #define ZERO_PAGE(vaddr)        (empty_zero_page)
159
160
161 extern pgd_t swapper_pg_dir[PTRS_PER_PGD];
162
163 /* to find an entry in a page-table-directory */
164 #define pgd_index(addr)         ((addr) >> PGDIR_SHIFT)
165
166 #define pgd_offset(mm, addr)    ((mm)->pgd + pgd_index(addr))
167
168 /* to find an entry in a kernel page-table-directory */
169 #define pgd_offset_k(addr)      pgd_offset(&init_mm, addr)
170
171 #define pmd_none(pmd)           (!pmd_val(pmd))
172
173 static inline pte_t *pmd_page_vaddr(pmd_t pmd)
174 {
175 #ifdef SYS_SUPPORTS_HUGETLBFS
176         if ((pmd_val(pmd) & PMD_TYPE_MASK) == PMD_TYPE_SECT)
177                 return __va(pmd_val(pmd) & HPAGE_MASK);
178 #endif
179
180         return __va(pmd_val(pmd) & PHYS_MASK & (s32)PAGE_MASK);
181 }
182
183 #ifndef CONFIG_HIGHPTE
184 #define __pte_map(pmd)          pmd_page_vaddr(*(pmd))
185 #define __pte_unmap(pte)        do { } while (0)
186 #else
187 #define __pte_map(pmd)          (pte_t *)kmap_atomic(pmd_page(*(pmd)))
188 #define __pte_unmap(pte)        kunmap_atomic(pte)
189 #endif
190
191 #define pte_index(addr)         (((addr) >> PAGE_SHIFT) & (PTRS_PER_PTE - 1))
192
193 #define pte_offset_kernel(pmd,addr)     (pmd_page_vaddr(*(pmd)) + pte_index(addr))
194
195 #define pte_offset_map(pmd,addr)        (__pte_map(pmd) + pte_index(addr))
196 #define pte_unmap(pte)                  __pte_unmap(pte)
197
198 #define pte_pfn(pte)            ((pte_val(pte) & PHYS_MASK) >> PAGE_SHIFT)
199 #define pfn_pte(pfn,prot)       __pte(__pfn_to_phys(pfn) | pgprot_val(prot))
200
201 #define pte_page(pte)           pfn_to_page(pte_pfn(pte))
202 #define mk_pte(page,prot)       pfn_pte(page_to_pfn(page), prot)
203
204 #define pte_clear(mm,addr,ptep) set_pte_ext(ptep, __pte(0), 0)
205
206 #define pte_none(pte)           (!pte_val(pte))
207 #define pte_present(pte)        (pte_val(pte) & L_PTE_PRESENT)
208 #define pte_write(pte)          (!(pte_val(pte) & L_PTE_RDONLY))
209 #define pte_dirty(pte)          (pte_val(pte) & L_PTE_DIRTY)
210 #define pte_young(pte)          (pte_val(pte) & L_PTE_YOUNG)
211 #define pte_exec(pte)           (!(pte_val(pte) & L_PTE_XN))
212 #define pte_special(pte)        (0)
213
214 #define pte_present_user(pte)  (pte_present(pte) && (pte_val(pte) & L_PTE_USER))
215
216 #if __LINUX_ARM_ARCH__ < 6
217 static inline void __sync_icache_dcache(pte_t pteval)
218 {
219 }
220 #else
221 extern void __sync_icache_dcache(pte_t pteval);
222 #endif
223
224 static inline void set_pte_at(struct mm_struct *mm, unsigned long addr,
225                               pte_t *ptep, pte_t pteval)
226 {
227         unsigned long ext = 0;
228
229         if (addr < TASK_SIZE && pte_present_user(pteval)) {
230                 __sync_icache_dcache(pteval);
231                 ext |= PTE_EXT_NG;
232         }
233
234         set_pte_ext(ptep, pteval, ext);
235 }
236
237 #define PTE_BIT_FUNC(fn,op) \
238 static inline pte_t pte_##fn(pte_t pte) { pte_val(pte) op; return pte; }
239
240 PTE_BIT_FUNC(wrprotect, |= L_PTE_RDONLY);
241 PTE_BIT_FUNC(mkwrite,   &= ~L_PTE_RDONLY);
242 PTE_BIT_FUNC(mkclean,   &= ~L_PTE_DIRTY);
243 PTE_BIT_FUNC(mkdirty,   |= L_PTE_DIRTY);
244 PTE_BIT_FUNC(mkold,     &= ~L_PTE_YOUNG);
245 PTE_BIT_FUNC(mkyoung,   |= L_PTE_YOUNG);
246 PTE_BIT_FUNC(mkexec,    &= ~L_PTE_XN);
247 PTE_BIT_FUNC(mknexec,   |= L_PTE_XN);
248
249 static inline pte_t pte_mkspecial(pte_t pte) { return pte; }
250
251 static inline pte_t pte_modify(pte_t pte, pgprot_t newprot)
252 {
253         const pteval_t mask = L_PTE_XN | L_PTE_RDONLY | L_PTE_USER | L_PTE_NONE;
254         pte_val(pte) = (pte_val(pte) & ~mask) | (pgprot_val(newprot) & mask);
255         return pte;
256 }
257
258 /*
259  * Encode and decode a swap entry.  Swap entries are stored in the Linux
260  * page tables as follows:
261  *
262  *   3 3 2 2 2 2 2 2 2 2 2 2 1 1 1 1 1 1 1 1 1 1
263  *   1 0 9 8 7 6 5 4 3 2 1 0 9 8 7 6 5 4 3 2 1 0 9 8 7 6 5 4 3 2 1 0
264  *   <--------------- offset ----------------------> < type -> 0 0 0
265  *
266  * This gives us up to 31 swap files and 64GB per swap file.  Note that
267  * the offset field is always non-zero.
268  */
269 #define __SWP_TYPE_SHIFT        3
270 #define __SWP_TYPE_BITS         5
271 #define __SWP_TYPE_MASK         ((1 << __SWP_TYPE_BITS) - 1)
272 #define __SWP_OFFSET_SHIFT      (__SWP_TYPE_BITS + __SWP_TYPE_SHIFT)
273
274 #define __swp_type(x)           (((x).val >> __SWP_TYPE_SHIFT) & __SWP_TYPE_MASK)
275 #define __swp_offset(x)         ((x).val >> __SWP_OFFSET_SHIFT)
276 #define __swp_entry(type,offset) ((swp_entry_t) { ((type) << __SWP_TYPE_SHIFT) | ((offset) << __SWP_OFFSET_SHIFT) })
277
278 #define __pte_to_swp_entry(pte) ((swp_entry_t) { pte_val(pte) })
279 #define __swp_entry_to_pte(swp) ((pte_t) { (swp).val })
280
281 /*
282  * It is an error for the kernel to have more swap files than we can
283  * encode in the PTEs.  This ensures that we know when MAX_SWAPFILES
284  * is increased beyond what we presently support.
285  */
286 #define MAX_SWAPFILES_CHECK() BUILD_BUG_ON(MAX_SWAPFILES_SHIFT > __SWP_TYPE_BITS)
287
288 /*
289  * Encode and decode a file entry.  File entries are stored in the Linux
290  * page tables as follows:
291  *
292  *   3 3 2 2 2 2 2 2 2 2 2 2 1 1 1 1 1 1 1 1 1 1
293  *   1 0 9 8 7 6 5 4 3 2 1 0 9 8 7 6 5 4 3 2 1 0 9 8 7 6 5 4 3 2 1 0
294  *   <----------------------- offset ------------------------> 1 0 0
295  */
296 #define pte_file(pte)           (pte_val(pte) & L_PTE_FILE)
297 #define pte_to_pgoff(x)         (pte_val(x) >> 3)
298 #define pgoff_to_pte(x)         __pte(((x) << 3) | L_PTE_FILE)
299
300 #define PTE_FILE_MAX_BITS       29
301
302 /* Needs to be defined here and not in linux/mm.h, as it is arch dependent */
303 /* FIXME: this is not correct */
304 #define kern_addr_valid(addr)   (1)
305
306 #include <asm-generic/pgtable.h>
307
308 /*
309  * We provide our own arch_get_unmapped_area to cope with VIPT caches.
310  */
311 #define HAVE_ARCH_UNMAPPED_AREA
312
313 /*
314  * remap a physical page `pfn' of size `size' with page protection `prot'
315  * into virtual address `from'
316  */
317 #define io_remap_pfn_range(vma,from,pfn,size,prot) \
318                 remap_pfn_range(vma, from, pfn, size, prot)
319
320 #define pgtable_cache_init() do { } while (0)
321
322 #endif /* !__ASSEMBLY__ */
323
324 #endif /* CONFIG_MMU */
325
326 #endif /* _ASMARM_PGTABLE_H */