ARM: mm: HugeTLB support for LPAE systems.
[pandora-kernel.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE if PCI || ISA || PCMCIA
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         select CPU_PM if (SUSPEND || CPU_IDLE)
33         help
34           The ARM series is a line of low-power-consumption RISC chip designs
35           licensed by ARM Ltd and targeted at embedded applications and
36           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
37           manufactured, but legacy ARM-based PC hardware remains popular in
38           Europe.  There is an ARM Linux project with a web page at
39           <http://www.arm.linux.org.uk/>.
40
41 config ARM_HAS_SG_CHAIN
42         bool
43
44 config HAVE_PWM
45         bool
46
47 config MIGHT_HAVE_PCI
48         bool
49
50 config SYS_SUPPORTS_APM_EMULATION
51         bool
52
53 config HAVE_SCHED_CLOCK
54         bool
55
56 config GENERIC_GPIO
57         bool
58
59 config ARCH_USES_GETTIMEOFFSET
60         bool
61         default n
62
63 config GENERIC_CLOCKEVENTS
64         bool
65
66 config GENERIC_CLOCKEVENTS_BROADCAST
67         bool
68         depends on GENERIC_CLOCKEVENTS
69         default y if SMP
70
71 config KTIME_SCALAR
72         bool
73         default y
74
75 config HAVE_TCM
76         bool
77         select GENERIC_ALLOCATOR
78
79 config HAVE_PROC_CPU
80         bool
81
82 config NO_IOPORT
83         bool
84
85 config EISA
86         bool
87         ---help---
88           The Extended Industry Standard Architecture (EISA) bus was
89           developed as an open alternative to the IBM MicroChannel bus.
90
91           The EISA bus provided some of the features of the IBM MicroChannel
92           bus while maintaining backward compatibility with cards made for
93           the older ISA bus.  The EISA bus saw limited use between 1988 and
94           1995 when it was made obsolete by the PCI bus.
95
96           Say Y here if you are building a kernel for an EISA-based machine.
97
98           Otherwise, say N.
99
100 config SBUS
101         bool
102
103 config MCA
104         bool
105         help
106           MicroChannel Architecture is found in some IBM PS/2 machines and
107           laptops.  It is a bus system similar to PCI or ISA. See
108           <file:Documentation/mca.txt> (and especially the web page given
109           there) before attempting to build an MCA bus kernel.
110
111 config STACKTRACE_SUPPORT
112         bool
113         default y
114
115 config HAVE_LATENCYTOP_SUPPORT
116         bool
117         depends on !SMP
118         default y
119
120 config LOCKDEP_SUPPORT
121         bool
122         default y
123
124 config TRACE_IRQFLAGS_SUPPORT
125         bool
126         default y
127
128 config HARDIRQS_SW_RESEND
129         bool
130         default y
131
132 config GENERIC_IRQ_PROBE
133         bool
134         default y
135
136 config GENERIC_LOCKBREAK
137         bool
138         default y
139         depends on SMP && PREEMPT
140
141 config RWSEM_GENERIC_SPINLOCK
142         bool
143         default y
144
145 config RWSEM_XCHGADD_ALGORITHM
146         bool
147
148 config ARCH_HAS_ILOG2_U32
149         bool
150
151 config ARCH_HAS_ILOG2_U64
152         bool
153
154 config ARCH_HAS_CPUFREQ
155         bool
156         help
157           Internal node to signify that the ARCH has CPUFREQ support
158           and that the relevant menu configurations are displayed for
159           it.
160
161 config ARCH_HAS_CPU_IDLE_WAIT
162        def_bool y
163
164 config GENERIC_HWEIGHT
165         bool
166         default y
167
168 config GENERIC_CALIBRATE_DELAY
169         bool
170         default y
171
172 config ARCH_MAY_HAVE_PC_FDC
173         bool
174
175 config ZONE_DMA
176         bool
177
178 config NEED_DMA_MAP_STATE
179        def_bool y
180
181 config GENERIC_ISA_DMA
182         bool
183
184 config FIQ
185         bool
186
187 config ARCH_MTD_XIP
188         bool
189
190 config VECTORS_BASE
191         hex
192         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
193         default DRAM_BASE if REMAP_VECTORS_TO_RAM
194         default 0x00000000
195         help
196           The base address of exception vectors.
197
198 config ARM_PATCH_PHYS_VIRT
199         bool "Patch physical to virtual translations at runtime" if EMBEDDED
200         default y
201         depends on !XIP_KERNEL && MMU
202         depends on !ARCH_REALVIEW || !SPARSEMEM
203         help
204           Patch phys-to-virt and virt-to-phys translation functions at
205           boot and module load time according to the position of the
206           kernel in system memory.
207
208           This can only be used with non-XIP MMU kernels where the base
209           of physical memory is at a 16MB boundary.
210
211           Only disable this option if you know that you do not require
212           this feature (eg, building a kernel for a single machine) and
213           you need to shrink the kernel to the minimal size.
214
215 config NEED_MACH_MEMORY_H
216         bool
217         help
218           Select this when mach/memory.h is required to provide special
219           definitions for this platform.  The need for mach/memory.h should
220           be avoided when possible.
221
222 config PHYS_OFFSET
223         hex "Physical address of main memory" if MMU
224         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
225         default DRAM_BASE if !MMU
226         help
227           Please provide the physical address corresponding to the
228           location of main memory in your system.
229
230 config GENERIC_BUG
231         def_bool y
232         depends on BUG
233
234 source "init/Kconfig"
235
236 source "kernel/Kconfig.freezer"
237
238 menu "System Type"
239
240 config MMU
241         bool "MMU-based Paged Memory Management Support"
242         default y
243         help
244           Select if you want MMU-based virtualised addressing space
245           support by paged memory management. If unsure, say 'Y'.
246
247 #
248 # The "ARM system type" choice list is ordered alphabetically by option
249 # text.  Please add new entries in the option alphabetic order.
250 #
251 choice
252         prompt "ARM system type"
253         default ARCH_VERSATILE
254
255 config ARCH_INTEGRATOR
256         bool "ARM Ltd. Integrator family"
257         select ARM_AMBA
258         select ARCH_HAS_CPUFREQ
259         select CLKDEV_LOOKUP
260         select HAVE_MACH_CLKDEV
261         select ICST
262         select GENERIC_CLOCKEVENTS
263         select PLAT_VERSATILE
264         select PLAT_VERSATILE_FPGA_IRQ
265         select NEED_MACH_MEMORY_H
266         help
267           Support for ARM's Integrator platform.
268
269 config ARCH_REALVIEW
270         bool "ARM Ltd. RealView family"
271         select ARM_AMBA
272         select CLKDEV_LOOKUP
273         select HAVE_MACH_CLKDEV
274         select ICST
275         select GENERIC_CLOCKEVENTS
276         select ARCH_WANT_OPTIONAL_GPIOLIB
277         select PLAT_VERSATILE
278         select PLAT_VERSATILE_CLCD
279         select ARM_TIMER_SP804
280         select GPIO_PL061 if GPIOLIB
281         select NEED_MACH_MEMORY_H
282         help
283           This enables support for ARM Ltd RealView boards.
284
285 config ARCH_VERSATILE
286         bool "ARM Ltd. Versatile family"
287         select ARM_AMBA
288         select ARM_VIC
289         select CLKDEV_LOOKUP
290         select HAVE_MACH_CLKDEV
291         select ICST
292         select GENERIC_CLOCKEVENTS
293         select ARCH_WANT_OPTIONAL_GPIOLIB
294         select PLAT_VERSATILE
295         select PLAT_VERSATILE_CLCD
296         select PLAT_VERSATILE_FPGA_IRQ
297         select ARM_TIMER_SP804
298         help
299           This enables support for ARM Ltd Versatile board.
300
301 config ARCH_VEXPRESS
302         bool "ARM Ltd. Versatile Express family"
303         select ARCH_WANT_OPTIONAL_GPIOLIB
304         select ARM_AMBA
305         select ARM_TIMER_SP804
306         select CLKDEV_LOOKUP
307         select HAVE_MACH_CLKDEV
308         select GENERIC_CLOCKEVENTS
309         select HAVE_CLK
310         select HAVE_PATA_PLATFORM
311         select ICST
312         select PLAT_VERSATILE
313         select PLAT_VERSATILE_CLCD
314         help
315           This enables support for the ARM Ltd Versatile Express boards.
316
317 config ARCH_AT91
318         bool "Atmel AT91"
319         select ARCH_REQUIRE_GPIOLIB
320         select HAVE_CLK
321         select CLKDEV_LOOKUP
322         help
323           This enables support for systems based on the Atmel AT91RM9200,
324           AT91SAM9 and AT91CAP9 processors.
325
326 config ARCH_BCMRING
327         bool "Broadcom BCMRING"
328         depends on MMU
329         select CPU_V6
330         select ARM_AMBA
331         select ARM_TIMER_SP804
332         select CLKDEV_LOOKUP
333         select GENERIC_CLOCKEVENTS
334         select ARCH_WANT_OPTIONAL_GPIOLIB
335         help
336           Support for Broadcom's BCMRing platform.
337
338 config ARCH_HIGHBANK
339         bool "Calxeda Highbank-based"
340         select ARCH_WANT_OPTIONAL_GPIOLIB
341         select ARM_AMBA
342         select ARM_GIC
343         select ARM_TIMER_SP804
344         select CLKDEV_LOOKUP
345         select CPU_V7
346         select GENERIC_CLOCKEVENTS
347         select HAVE_ARM_SCU
348         select USE_OF
349         help
350           Support for the Calxeda Highbank SoC based boards.
351
352 config ARCH_CLPS711X
353         bool "Cirrus Logic CLPS711x/EP721x-based"
354         select CPU_ARM720T
355         select ARCH_USES_GETTIMEOFFSET
356         select NEED_MACH_MEMORY_H
357         help
358           Support for Cirrus Logic 711x/721x based boards.
359
360 config ARCH_CNS3XXX
361         bool "Cavium Networks CNS3XXX family"
362         select CPU_V6K
363         select GENERIC_CLOCKEVENTS
364         select ARM_GIC
365         select MIGHT_HAVE_PCI
366         select PCI_DOMAINS if PCI
367         help
368           Support for Cavium Networks CNS3XXX platform.
369
370 config ARCH_GEMINI
371         bool "Cortina Systems Gemini"
372         select CPU_FA526
373         select ARCH_REQUIRE_GPIOLIB
374         select ARCH_USES_GETTIMEOFFSET
375         help
376           Support for the Cortina Systems Gemini family SoCs
377
378 config ARCH_PRIMA2
379         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
380         select CPU_V7
381         select NO_IOPORT
382         select GENERIC_CLOCKEVENTS
383         select CLKDEV_LOOKUP
384         select GENERIC_IRQ_CHIP
385         select USE_OF
386         select ZONE_DMA
387         help
388           Support for CSR SiRFSoC ARM Cortex A9 Platform
389
390 config ARCH_EBSA110
391         bool "EBSA-110"
392         select CPU_SA110
393         select ISA
394         select NO_IOPORT
395         select ARCH_USES_GETTIMEOFFSET
396         select NEED_MACH_MEMORY_H
397         help
398           This is an evaluation board for the StrongARM processor available
399           from Digital. It has limited hardware on-board, including an
400           Ethernet interface, two PCMCIA sockets, two serial ports and a
401           parallel port.
402
403 config ARCH_EP93XX
404         bool "EP93xx-based"
405         select CPU_ARM920T
406         select ARM_AMBA
407         select ARM_VIC
408         select CLKDEV_LOOKUP
409         select ARCH_REQUIRE_GPIOLIB
410         select ARCH_HAS_HOLES_MEMORYMODEL
411         select ARCH_USES_GETTIMEOFFSET
412         select NEED_MACH_MEMORY_H
413         help
414           This enables support for the Cirrus EP93xx series of CPUs.
415
416 config ARCH_FOOTBRIDGE
417         bool "FootBridge"
418         select CPU_SA110
419         select FOOTBRIDGE
420         select GENERIC_CLOCKEVENTS
421         select HAVE_IDE
422         select NEED_MACH_MEMORY_H
423         help
424           Support for systems based on the DC21285 companion chip
425           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
426
427 config ARCH_MXC
428         bool "Freescale MXC/iMX-based"
429         select GENERIC_CLOCKEVENTS
430         select ARCH_REQUIRE_GPIOLIB
431         select CLKDEV_LOOKUP
432         select CLKSRC_MMIO
433         select GENERIC_IRQ_CHIP
434         select HAVE_SCHED_CLOCK
435         select MULTI_IRQ_HANDLER
436         help
437           Support for Freescale MXC/iMX-based family of processors
438
439 config ARCH_MXS
440         bool "Freescale MXS-based"
441         select GENERIC_CLOCKEVENTS
442         select ARCH_REQUIRE_GPIOLIB
443         select CLKDEV_LOOKUP
444         select CLKSRC_MMIO
445         help
446           Support for Freescale MXS-based family of processors
447
448 config ARCH_NETX
449         bool "Hilscher NetX based"
450         select CLKSRC_MMIO
451         select CPU_ARM926T
452         select ARM_VIC
453         select GENERIC_CLOCKEVENTS
454         help
455           This enables support for systems based on the Hilscher NetX Soc
456
457 config ARCH_H720X
458         bool "Hynix HMS720x-based"
459         select CPU_ARM720T
460         select ISA_DMA_API
461         select ARCH_USES_GETTIMEOFFSET
462         help
463           This enables support for systems based on the Hynix HMS720x
464
465 config ARCH_IOP13XX
466         bool "IOP13xx-based"
467         depends on MMU
468         select CPU_XSC3
469         select PLAT_IOP
470         select PCI
471         select ARCH_SUPPORTS_MSI
472         select VMSPLIT_1G
473         select NEED_MACH_MEMORY_H
474         help
475           Support for Intel's IOP13XX (XScale) family of processors.
476
477 config ARCH_IOP32X
478         bool "IOP32x-based"
479         depends on MMU
480         select CPU_XSCALE
481         select PLAT_IOP
482         select PCI
483         select ARCH_REQUIRE_GPIOLIB
484         help
485           Support for Intel's 80219 and IOP32X (XScale) family of
486           processors.
487
488 config ARCH_IOP33X
489         bool "IOP33x-based"
490         depends on MMU
491         select CPU_XSCALE
492         select PLAT_IOP
493         select PCI
494         select ARCH_REQUIRE_GPIOLIB
495         help
496           Support for Intel's IOP33X (XScale) family of processors.
497
498 config ARCH_IXP23XX
499         bool "IXP23XX-based"
500         depends on MMU
501         select CPU_XSC3
502         select PCI
503         select ARCH_USES_GETTIMEOFFSET
504         select NEED_MACH_MEMORY_H
505         help
506           Support for Intel's IXP23xx (XScale) family of processors.
507
508 config ARCH_IXP2000
509         bool "IXP2400/2800-based"
510         depends on MMU
511         select CPU_XSCALE
512         select PCI
513         select ARCH_USES_GETTIMEOFFSET
514         select NEED_MACH_MEMORY_H
515         help
516           Support for Intel's IXP2400/2800 (XScale) family of processors.
517
518 config ARCH_IXP4XX
519         bool "IXP4xx-based"
520         depends on MMU
521         select CLKSRC_MMIO
522         select CPU_XSCALE
523         select ARCH_REQUIRE_GPIOLIB
524         select GENERIC_CLOCKEVENTS
525         select HAVE_SCHED_CLOCK
526         select MIGHT_HAVE_PCI
527         select DMABOUNCE if PCI
528         help
529           Support for Intel's IXP4XX (XScale) family of processors.
530
531 config ARCH_DOVE
532         bool "Marvell Dove"
533         select CPU_V7
534         select PCI
535         select ARCH_REQUIRE_GPIOLIB
536         select GENERIC_CLOCKEVENTS
537         select PLAT_ORION
538         help
539           Support for the Marvell Dove SoC 88AP510
540
541 config ARCH_KIRKWOOD
542         bool "Marvell Kirkwood"
543         select CPU_FEROCEON
544         select PCI
545         select PCI_QUIRKS
546         select ARCH_REQUIRE_GPIOLIB
547         select GENERIC_CLOCKEVENTS
548         select PLAT_ORION
549         help
550           Support for the following Marvell Kirkwood series SoCs:
551           88F6180, 88F6192 and 88F6281.
552
553 config ARCH_LPC32XX
554         bool "NXP LPC32XX"
555         select CLKSRC_MMIO
556         select CPU_ARM926T
557         select ARCH_REQUIRE_GPIOLIB
558         select HAVE_IDE
559         select ARM_AMBA
560         select USB_ARCH_HAS_OHCI
561         select CLKDEV_LOOKUP
562         select GENERIC_CLOCKEVENTS
563         help
564           Support for the NXP LPC32XX family of processors
565
566 config ARCH_MV78XX0
567         bool "Marvell MV78xx0"
568         select CPU_FEROCEON
569         select PCI
570         select ARCH_REQUIRE_GPIOLIB
571         select GENERIC_CLOCKEVENTS
572         select PLAT_ORION
573         help
574           Support for the following Marvell MV78xx0 series SoCs:
575           MV781x0, MV782x0.
576
577 config ARCH_ORION5X
578         bool "Marvell Orion"
579         depends on MMU
580         select CPU_FEROCEON
581         select PCI
582         select ARCH_REQUIRE_GPIOLIB
583         select GENERIC_CLOCKEVENTS
584         select PLAT_ORION
585         help
586           Support for the following Marvell Orion 5x series SoCs:
587           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
588           Orion-2 (5281), Orion-1-90 (6183).
589
590 config ARCH_MMP
591         bool "Marvell PXA168/910/MMP2"
592         depends on MMU
593         select ARCH_REQUIRE_GPIOLIB
594         select CLKDEV_LOOKUP
595         select GENERIC_CLOCKEVENTS
596         select HAVE_SCHED_CLOCK
597         select TICK_ONESHOT
598         select PLAT_PXA
599         select SPARSE_IRQ
600         select GENERIC_ALLOCATOR
601         help
602           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
603
604 config ARCH_KS8695
605         bool "Micrel/Kendin KS8695"
606         select CPU_ARM922T
607         select ARCH_REQUIRE_GPIOLIB
608         select ARCH_USES_GETTIMEOFFSET
609         select NEED_MACH_MEMORY_H
610         help
611           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
612           System-on-Chip devices.
613
614 config ARCH_W90X900
615         bool "Nuvoton W90X900 CPU"
616         select CPU_ARM926T
617         select ARCH_REQUIRE_GPIOLIB
618         select CLKDEV_LOOKUP
619         select CLKSRC_MMIO
620         select GENERIC_CLOCKEVENTS
621         help
622           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
623           At present, the w90x900 has been renamed nuc900, regarding
624           the ARM series product line, you can login the following
625           link address to know more.
626
627           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
628                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
629
630 config ARCH_TEGRA
631         bool "NVIDIA Tegra"
632         select CLKDEV_LOOKUP
633         select CLKSRC_MMIO
634         select GENERIC_CLOCKEVENTS
635         select GENERIC_GPIO
636         select HAVE_CLK
637         select HAVE_SCHED_CLOCK
638         select ARCH_HAS_CPUFREQ
639         help
640           This enables support for NVIDIA Tegra based systems (Tegra APX,
641           Tegra 6xx and Tegra 2 series).
642
643 config ARCH_PICOXCELL
644         bool "Picochip picoXcell"
645         select ARCH_REQUIRE_GPIOLIB
646         select ARM_PATCH_PHYS_VIRT
647         select ARM_VIC
648         select CPU_V6K
649         select DW_APB_TIMER
650         select GENERIC_CLOCKEVENTS
651         select GENERIC_GPIO
652         select HAVE_SCHED_CLOCK
653         select HAVE_TCM
654         select NO_IOPORT
655         select USE_OF
656         help
657           This enables support for systems based on the Picochip picoXcell
658           family of Femtocell devices.  The picoxcell support requires device tree
659           for all boards.
660
661 config ARCH_PNX4008
662         bool "Philips Nexperia PNX4008 Mobile"
663         select CPU_ARM926T
664         select CLKDEV_LOOKUP
665         select ARCH_USES_GETTIMEOFFSET
666         help
667           This enables support for Philips PNX4008 mobile platform.
668
669 config ARCH_PXA
670         bool "PXA2xx/PXA3xx-based"
671         depends on MMU
672         select ARCH_MTD_XIP
673         select ARCH_HAS_CPUFREQ
674         select CLKDEV_LOOKUP
675         select CLKSRC_MMIO
676         select ARCH_REQUIRE_GPIOLIB
677         select GENERIC_CLOCKEVENTS
678         select HAVE_SCHED_CLOCK
679         select TICK_ONESHOT
680         select PLAT_PXA
681         select SPARSE_IRQ
682         select AUTO_ZRELADDR
683         select MULTI_IRQ_HANDLER
684         select ARM_CPU_SUSPEND if PM
685         select HAVE_IDE
686         help
687           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
688
689 config ARCH_MSM
690         bool "Qualcomm MSM"
691         select HAVE_CLK
692         select GENERIC_CLOCKEVENTS
693         select ARCH_REQUIRE_GPIOLIB
694         select CLKDEV_LOOKUP
695         help
696           Support for Qualcomm MSM/QSD based systems.  This runs on the
697           apps processor of the MSM/QSD and depends on a shared memory
698           interface to the modem processor which runs the baseband
699           stack and controls some vital subsystems
700           (clock and power control, etc).
701
702 config ARCH_SHMOBILE
703         bool "Renesas SH-Mobile / R-Mobile"
704         select HAVE_CLK
705         select CLKDEV_LOOKUP
706         select HAVE_MACH_CLKDEV
707         select GENERIC_CLOCKEVENTS
708         select NO_IOPORT
709         select SPARSE_IRQ
710         select MULTI_IRQ_HANDLER
711         select PM_GENERIC_DOMAINS if PM
712         select NEED_MACH_MEMORY_H
713         help
714           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
715
716 config ARCH_RPC
717         bool "RiscPC"
718         select ARCH_ACORN
719         select FIQ
720         select TIMER_ACORN
721         select ARCH_MAY_HAVE_PC_FDC
722         select HAVE_PATA_PLATFORM
723         select ISA_DMA_API
724         select NO_IOPORT
725         select ARCH_SPARSEMEM_ENABLE
726         select ARCH_USES_GETTIMEOFFSET
727         select HAVE_IDE
728         select NEED_MACH_MEMORY_H
729         help
730           On the Acorn Risc-PC, Linux can support the internal IDE disk and
731           CD-ROM interface, serial and parallel port, and the floppy drive.
732
733 config ARCH_SA1100
734         bool "SA1100-based"
735         select CLKSRC_MMIO
736         select CPU_SA1100
737         select ISA
738         select ARCH_SPARSEMEM_ENABLE
739         select ARCH_MTD_XIP
740         select ARCH_HAS_CPUFREQ
741         select CPU_FREQ
742         select GENERIC_CLOCKEVENTS
743         select HAVE_CLK
744         select HAVE_SCHED_CLOCK
745         select TICK_ONESHOT
746         select ARCH_REQUIRE_GPIOLIB
747         select HAVE_IDE
748         select NEED_MACH_MEMORY_H
749         help
750           Support for StrongARM 11x0 based boards.
751
752 config ARCH_S3C2410
753         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
754         select GENERIC_GPIO
755         select ARCH_HAS_CPUFREQ
756         select HAVE_CLK
757         select CLKDEV_LOOKUP
758         select ARCH_USES_GETTIMEOFFSET
759         select HAVE_S3C2410_I2C if I2C
760         help
761           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
762           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
763           the Samsung SMDK2410 development board (and derivatives).
764
765           Note, the S3C2416 and the S3C2450 are so close that they even share
766           the same SoC ID code. This means that there is no separate machine
767           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
768
769 config ARCH_S3C64XX
770         bool "Samsung S3C64XX"
771         select PLAT_SAMSUNG
772         select CPU_V6
773         select ARM_VIC
774         select HAVE_CLK
775         select HAVE_TCM
776         select CLKDEV_LOOKUP
777         select NO_IOPORT
778         select ARCH_USES_GETTIMEOFFSET
779         select ARCH_HAS_CPUFREQ
780         select ARCH_REQUIRE_GPIOLIB
781         select SAMSUNG_CLKSRC
782         select SAMSUNG_IRQ_VIC_TIMER
783         select S3C_GPIO_TRACK
784         select S3C_DEV_NAND
785         select USB_ARCH_HAS_OHCI
786         select SAMSUNG_GPIOLIB_4BIT
787         select HAVE_S3C2410_I2C if I2C
788         select HAVE_S3C2410_WATCHDOG if WATCHDOG
789         help
790           Samsung S3C64XX series based systems
791
792 config ARCH_S5P64X0
793         bool "Samsung S5P6440 S5P6450"
794         select CPU_V6
795         select GENERIC_GPIO
796         select HAVE_CLK
797         select CLKDEV_LOOKUP
798         select CLKSRC_MMIO
799         select HAVE_S3C2410_WATCHDOG if WATCHDOG
800         select GENERIC_CLOCKEVENTS
801         select HAVE_SCHED_CLOCK
802         select HAVE_S3C2410_I2C if I2C
803         select HAVE_S3C_RTC if RTC_CLASS
804         help
805           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
806           SMDK6450.
807
808 config ARCH_S5PC100
809         bool "Samsung S5PC100"
810         select GENERIC_GPIO
811         select HAVE_CLK
812         select CLKDEV_LOOKUP
813         select CPU_V7
814         select ARM_L1_CACHE_SHIFT_6
815         select ARCH_USES_GETTIMEOFFSET
816         select HAVE_S3C2410_I2C if I2C
817         select HAVE_S3C_RTC if RTC_CLASS
818         select HAVE_S3C2410_WATCHDOG if WATCHDOG
819         help
820           Samsung S5PC100 series based systems
821
822 config ARCH_S5PV210
823         bool "Samsung S5PV210/S5PC110"
824         select CPU_V7
825         select ARCH_SPARSEMEM_ENABLE
826         select ARCH_HAS_HOLES_MEMORYMODEL
827         select GENERIC_GPIO
828         select HAVE_CLK
829         select CLKDEV_LOOKUP
830         select CLKSRC_MMIO
831         select ARM_L1_CACHE_SHIFT_6
832         select ARCH_HAS_CPUFREQ
833         select GENERIC_CLOCKEVENTS
834         select HAVE_SCHED_CLOCK
835         select HAVE_S3C2410_I2C if I2C
836         select HAVE_S3C_RTC if RTC_CLASS
837         select HAVE_S3C2410_WATCHDOG if WATCHDOG
838         select NEED_MACH_MEMORY_H
839         help
840           Samsung S5PV210/S5PC110 series based systems
841
842 config ARCH_EXYNOS
843         bool "SAMSUNG EXYNOS"
844         select CPU_V7
845         select ARCH_SPARSEMEM_ENABLE
846         select ARCH_HAS_HOLES_MEMORYMODEL
847         select GENERIC_GPIO
848         select HAVE_CLK
849         select CLKDEV_LOOKUP
850         select ARCH_HAS_CPUFREQ
851         select GENERIC_CLOCKEVENTS
852         select HAVE_S3C_RTC if RTC_CLASS
853         select HAVE_S3C2410_I2C if I2C
854         select HAVE_S3C2410_WATCHDOG if WATCHDOG
855         select NEED_MACH_MEMORY_H
856         help
857           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
858
859 config ARCH_SHARK
860         bool "Shark"
861         select CPU_SA110
862         select ISA
863         select ISA_DMA
864         select ZONE_DMA
865         select PCI
866         select ARCH_USES_GETTIMEOFFSET
867         select NEED_MACH_MEMORY_H
868         help
869           Support for the StrongARM based Digital DNARD machine, also known
870           as "Shark" (<http://www.shark-linux.de/shark.html>).
871
872 config ARCH_TCC_926
873         bool "Telechips TCC ARM926-based systems"
874         select CLKSRC_MMIO
875         select CPU_ARM926T
876         select HAVE_CLK
877         select CLKDEV_LOOKUP
878         select GENERIC_CLOCKEVENTS
879         help
880           Support for Telechips TCC ARM926-based systems.
881
882 config ARCH_U300
883         bool "ST-Ericsson U300 Series"
884         depends on MMU
885         select CLKSRC_MMIO
886         select CPU_ARM926T
887         select HAVE_SCHED_CLOCK
888         select HAVE_TCM
889         select ARM_AMBA
890         select ARM_PATCH_PHYS_VIRT
891         select ARM_VIC
892         select GENERIC_CLOCKEVENTS
893         select CLKDEV_LOOKUP
894         select HAVE_MACH_CLKDEV
895         select GENERIC_GPIO
896         select ARCH_REQUIRE_GPIOLIB
897         select NEED_MACH_MEMORY_H
898         help
899           Support for ST-Ericsson U300 series mobile platforms.
900
901 config ARCH_U8500
902         bool "ST-Ericsson U8500 Series"
903         select CPU_V7
904         select ARM_AMBA
905         select GENERIC_CLOCKEVENTS
906         select CLKDEV_LOOKUP
907         select ARCH_REQUIRE_GPIOLIB
908         select ARCH_HAS_CPUFREQ
909         help
910           Support for ST-Ericsson's Ux500 architecture
911
912 config ARCH_NOMADIK
913         bool "STMicroelectronics Nomadik"
914         select ARM_AMBA
915         select ARM_VIC
916         select CPU_ARM926T
917         select CLKDEV_LOOKUP
918         select GENERIC_CLOCKEVENTS
919         select ARCH_REQUIRE_GPIOLIB
920         help
921           Support for the Nomadik platform by ST-Ericsson
922
923 config ARCH_DAVINCI
924         bool "TI DaVinci"
925         select GENERIC_CLOCKEVENTS
926         select ARCH_REQUIRE_GPIOLIB
927         select ZONE_DMA
928         select HAVE_IDE
929         select CLKDEV_LOOKUP
930         select GENERIC_ALLOCATOR
931         select GENERIC_IRQ_CHIP
932         select ARCH_HAS_HOLES_MEMORYMODEL
933         help
934           Support for TI's DaVinci platform.
935
936 config ARCH_OMAP
937         bool "TI OMAP"
938         select HAVE_CLK
939         select ARCH_REQUIRE_GPIOLIB
940         select ARCH_HAS_CPUFREQ
941         select CLKSRC_MMIO
942         select GENERIC_CLOCKEVENTS
943         select HAVE_SCHED_CLOCK
944         select ARCH_HAS_HOLES_MEMORYMODEL
945         help
946           Support for TI's OMAP platform (OMAP1/2/3/4).
947
948 config PLAT_SPEAR
949         bool "ST SPEAr"
950         select ARM_AMBA
951         select ARCH_REQUIRE_GPIOLIB
952         select CLKDEV_LOOKUP
953         select CLKSRC_MMIO
954         select GENERIC_CLOCKEVENTS
955         select HAVE_CLK
956         help
957           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
958
959 config ARCH_VT8500
960         bool "VIA/WonderMedia 85xx"
961         select CPU_ARM926T
962         select GENERIC_GPIO
963         select ARCH_HAS_CPUFREQ
964         select GENERIC_CLOCKEVENTS
965         select ARCH_REQUIRE_GPIOLIB
966         select HAVE_PWM
967         help
968           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
969
970 config ARCH_ZYNQ
971         bool "Xilinx Zynq ARM Cortex A9 Platform"
972         select CPU_V7
973         select GENERIC_CLOCKEVENTS
974         select CLKDEV_LOOKUP
975         select ARM_GIC
976         select ARM_AMBA
977         select ICST
978         select USE_OF
979         help
980           Support for Xilinx Zynq ARM Cortex A9 Platform
981 endchoice
982
983 #
984 # This is sorted alphabetically by mach-* pathname.  However, plat-*
985 # Kconfigs may be included either alphabetically (according to the
986 # plat- suffix) or along side the corresponding mach-* source.
987 #
988 source "arch/arm/mach-at91/Kconfig"
989
990 source "arch/arm/mach-bcmring/Kconfig"
991
992 source "arch/arm/mach-clps711x/Kconfig"
993
994 source "arch/arm/mach-cns3xxx/Kconfig"
995
996 source "arch/arm/mach-davinci/Kconfig"
997
998 source "arch/arm/mach-dove/Kconfig"
999
1000 source "arch/arm/mach-ep93xx/Kconfig"
1001
1002 source "arch/arm/mach-footbridge/Kconfig"
1003
1004 source "arch/arm/mach-gemini/Kconfig"
1005
1006 source "arch/arm/mach-h720x/Kconfig"
1007
1008 source "arch/arm/mach-integrator/Kconfig"
1009
1010 source "arch/arm/mach-iop32x/Kconfig"
1011
1012 source "arch/arm/mach-iop33x/Kconfig"
1013
1014 source "arch/arm/mach-iop13xx/Kconfig"
1015
1016 source "arch/arm/mach-ixp4xx/Kconfig"
1017
1018 source "arch/arm/mach-ixp2000/Kconfig"
1019
1020 source "arch/arm/mach-ixp23xx/Kconfig"
1021
1022 source "arch/arm/mach-kirkwood/Kconfig"
1023
1024 source "arch/arm/mach-ks8695/Kconfig"
1025
1026 source "arch/arm/mach-lpc32xx/Kconfig"
1027
1028 source "arch/arm/mach-msm/Kconfig"
1029
1030 source "arch/arm/mach-mv78xx0/Kconfig"
1031
1032 source "arch/arm/plat-mxc/Kconfig"
1033
1034 source "arch/arm/mach-mxs/Kconfig"
1035
1036 source "arch/arm/mach-netx/Kconfig"
1037
1038 source "arch/arm/mach-nomadik/Kconfig"
1039 source "arch/arm/plat-nomadik/Kconfig"
1040
1041 source "arch/arm/plat-omap/Kconfig"
1042
1043 source "arch/arm/mach-omap1/Kconfig"
1044
1045 source "arch/arm/mach-omap2/Kconfig"
1046
1047 source "arch/arm/mach-orion5x/Kconfig"
1048
1049 source "arch/arm/mach-pxa/Kconfig"
1050 source "arch/arm/plat-pxa/Kconfig"
1051
1052 source "arch/arm/mach-mmp/Kconfig"
1053
1054 source "arch/arm/mach-realview/Kconfig"
1055
1056 source "arch/arm/mach-sa1100/Kconfig"
1057
1058 source "arch/arm/plat-samsung/Kconfig"
1059 source "arch/arm/plat-s3c24xx/Kconfig"
1060 source "arch/arm/plat-s5p/Kconfig"
1061
1062 source "arch/arm/plat-spear/Kconfig"
1063
1064 source "arch/arm/plat-tcc/Kconfig"
1065
1066 if ARCH_S3C2410
1067 source "arch/arm/mach-s3c2410/Kconfig"
1068 source "arch/arm/mach-s3c2412/Kconfig"
1069 source "arch/arm/mach-s3c2416/Kconfig"
1070 source "arch/arm/mach-s3c2440/Kconfig"
1071 source "arch/arm/mach-s3c2443/Kconfig"
1072 endif
1073
1074 if ARCH_S3C64XX
1075 source "arch/arm/mach-s3c64xx/Kconfig"
1076 endif
1077
1078 source "arch/arm/mach-s5p64x0/Kconfig"
1079
1080 source "arch/arm/mach-s5pc100/Kconfig"
1081
1082 source "arch/arm/mach-s5pv210/Kconfig"
1083
1084 source "arch/arm/mach-exynos/Kconfig"
1085
1086 source "arch/arm/mach-shmobile/Kconfig"
1087
1088 source "arch/arm/mach-tegra/Kconfig"
1089
1090 source "arch/arm/mach-u300/Kconfig"
1091
1092 source "arch/arm/mach-ux500/Kconfig"
1093
1094 source "arch/arm/mach-versatile/Kconfig"
1095
1096 source "arch/arm/mach-vexpress/Kconfig"
1097 source "arch/arm/plat-versatile/Kconfig"
1098
1099 source "arch/arm/mach-vt8500/Kconfig"
1100
1101 source "arch/arm/mach-w90x900/Kconfig"
1102
1103 # Definitions to make life easier
1104 config ARCH_ACORN
1105         bool
1106
1107 config PLAT_IOP
1108         bool
1109         select GENERIC_CLOCKEVENTS
1110         select HAVE_SCHED_CLOCK
1111
1112 config PLAT_ORION
1113         bool
1114         select CLKSRC_MMIO
1115         select GENERIC_IRQ_CHIP
1116         select HAVE_SCHED_CLOCK
1117
1118 config PLAT_PXA
1119         bool
1120
1121 config PLAT_VERSATILE
1122         bool
1123
1124 config ARM_TIMER_SP804
1125         bool
1126         select CLKSRC_MMIO
1127
1128 source arch/arm/mm/Kconfig
1129
1130 config IWMMXT
1131         bool "Enable iWMMXt support"
1132         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1133         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1134         help
1135           Enable support for iWMMXt context switching at run time if
1136           running on a CPU that supports it.
1137
1138 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1139 config XSCALE_PMU
1140         bool
1141         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1142         default y
1143
1144 config CPU_HAS_PMU
1145         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1146                    (!ARCH_OMAP3 || OMAP3_EMU)
1147         default y
1148         bool
1149
1150 config MULTI_IRQ_HANDLER
1151         bool
1152         help
1153           Allow each machine to specify it's own IRQ handler at run time.
1154
1155 if !MMU
1156 source "arch/arm/Kconfig-nommu"
1157 endif
1158
1159 config ARM_ERRATA_326103
1160         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1161         depends on CPU_V6
1162         help
1163           Executing a SWP instruction to read-only memory does not set bit 11
1164           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1165           treat the access as a read, preventing a COW from occurring and
1166           causing the faulting task to livelock.
1167
1168 config ARM_ERRATA_411920
1169         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1170         depends on CPU_V6 || CPU_V6K
1171         help
1172           Invalidation of the Instruction Cache operation can
1173           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1174           It does not affect the MPCore. This option enables the ARM Ltd.
1175           recommended workaround.
1176
1177 config ARM_ERRATA_430973
1178         bool "ARM errata: Stale prediction on replaced interworking branch"
1179         depends on CPU_V7
1180         help
1181           This option enables the workaround for the 430973 Cortex-A8
1182           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1183           interworking branch is replaced with another code sequence at the
1184           same virtual address, whether due to self-modifying code or virtual
1185           to physical address re-mapping, Cortex-A8 does not recover from the
1186           stale interworking branch prediction. This results in Cortex-A8
1187           executing the new code sequence in the incorrect ARM or Thumb state.
1188           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1189           and also flushes the branch target cache at every context switch.
1190           Note that setting specific bits in the ACTLR register may not be
1191           available in non-secure mode.
1192
1193 config ARM_ERRATA_458693
1194         bool "ARM errata: Processor deadlock when a false hazard is created"
1195         depends on CPU_V7
1196         help
1197           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1198           erratum. For very specific sequences of memory operations, it is
1199           possible for a hazard condition intended for a cache line to instead
1200           be incorrectly associated with a different cache line. This false
1201           hazard might then cause a processor deadlock. The workaround enables
1202           the L1 caching of the NEON accesses and disables the PLD instruction
1203           in the ACTLR register. Note that setting specific bits in the ACTLR
1204           register may not be available in non-secure mode.
1205
1206 config ARM_ERRATA_460075
1207         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1208         depends on CPU_V7
1209         help
1210           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1211           erratum. Any asynchronous access to the L2 cache may encounter a
1212           situation in which recent store transactions to the L2 cache are lost
1213           and overwritten with stale memory contents from external memory. The
1214           workaround disables the write-allocate mode for the L2 cache via the
1215           ACTLR register. Note that setting specific bits in the ACTLR register
1216           may not be available in non-secure mode.
1217
1218 config ARM_ERRATA_742230
1219         bool "ARM errata: DMB operation may be faulty"
1220         depends on CPU_V7 && SMP
1221         help
1222           This option enables the workaround for the 742230 Cortex-A9
1223           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1224           between two write operations may not ensure the correct visibility
1225           ordering of the two writes. This workaround sets a specific bit in
1226           the diagnostic register of the Cortex-A9 which causes the DMB
1227           instruction to behave as a DSB, ensuring the correct behaviour of
1228           the two writes.
1229
1230 config ARM_ERRATA_742231
1231         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1232         depends on CPU_V7 && SMP
1233         help
1234           This option enables the workaround for the 742231 Cortex-A9
1235           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1236           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1237           accessing some data located in the same cache line, may get corrupted
1238           data due to bad handling of the address hazard when the line gets
1239           replaced from one of the CPUs at the same time as another CPU is
1240           accessing it. This workaround sets specific bits in the diagnostic
1241           register of the Cortex-A9 which reduces the linefill issuing
1242           capabilities of the processor.
1243
1244 config PL310_ERRATA_588369
1245         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1246         depends on CACHE_L2X0
1247         help
1248            The PL310 L2 cache controller implements three types of Clean &
1249            Invalidate maintenance operations: by Physical Address
1250            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1251            They are architecturally defined to behave as the execution of a
1252            clean operation followed immediately by an invalidate operation,
1253            both performing to the same memory location. This functionality
1254            is not correctly implemented in PL310 as clean lines are not
1255            invalidated as a result of these operations.
1256
1257 config ARM_ERRATA_720789
1258         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1259         depends on CPU_V7
1260         help
1261           This option enables the workaround for the 720789 Cortex-A9 (prior to
1262           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1263           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1264           As a consequence of this erratum, some TLB entries which should be
1265           invalidated are not, resulting in an incoherency in the system page
1266           tables. The workaround changes the TLB flushing routines to invalidate
1267           entries regardless of the ASID.
1268
1269 config PL310_ERRATA_727915
1270         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1271         depends on CACHE_L2X0
1272         help
1273           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1274           operation (offset 0x7FC). This operation runs in background so that
1275           PL310 can handle normal accesses while it is in progress. Under very
1276           rare circumstances, due to this erratum, write data can be lost when
1277           PL310 treats a cacheable write transaction during a Clean &
1278           Invalidate by Way operation.
1279
1280 config ARM_ERRATA_743622
1281         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1282         depends on CPU_V7
1283         help
1284           This option enables the workaround for the 743622 Cortex-A9
1285           (r2p*) erratum. Under very rare conditions, a faulty
1286           optimisation in the Cortex-A9 Store Buffer may lead to data
1287           corruption. This workaround sets a specific bit in the diagnostic
1288           register of the Cortex-A9 which disables the Store Buffer
1289           optimisation, preventing the defect from occurring. This has no
1290           visible impact on the overall performance or power consumption of the
1291           processor.
1292
1293 config ARM_ERRATA_751472
1294         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1295         depends on CPU_V7
1296         help
1297           This option enables the workaround for the 751472 Cortex-A9 (prior
1298           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1299           completion of a following broadcasted operation if the second
1300           operation is received by a CPU before the ICIALLUIS has completed,
1301           potentially leading to corrupted entries in the cache or TLB.
1302
1303 config PL310_ERRATA_753970
1304         bool "PL310 errata: cache sync operation may be faulty"
1305         depends on CACHE_PL310
1306         help
1307           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1308
1309           Under some condition the effect of cache sync operation on
1310           the store buffer still remains when the operation completes.
1311           This means that the store buffer is always asked to drain and
1312           this prevents it from merging any further writes. The workaround
1313           is to replace the normal offset of cache sync operation (0x730)
1314           by another offset targeting an unmapped PL310 register 0x740.
1315           This has the same effect as the cache sync operation: store buffer
1316           drain and waiting for all buffers empty.
1317
1318 config ARM_ERRATA_754322
1319         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1320         depends on CPU_V7
1321         help
1322           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1323           r3p*) erratum. A speculative memory access may cause a page table walk
1324           which starts prior to an ASID switch but completes afterwards. This
1325           can populate the micro-TLB with a stale entry which may be hit with
1326           the new ASID. This workaround places two dsb instructions in the mm
1327           switching code so that no page table walks can cross the ASID switch.
1328
1329 config ARM_ERRATA_754327
1330         bool "ARM errata: no automatic Store Buffer drain"
1331         depends on CPU_V7 && SMP
1332         help
1333           This option enables the workaround for the 754327 Cortex-A9 (prior to
1334           r2p0) erratum. The Store Buffer does not have any automatic draining
1335           mechanism and therefore a livelock may occur if an external agent
1336           continuously polls a memory location waiting to observe an update.
1337           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1338           written polling loops from denying visibility of updates to memory.
1339
1340 config ARM_ERRATA_364296
1341         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1342         depends on CPU_V6 && !SMP
1343         help
1344           This options enables the workaround for the 364296 ARM1136
1345           r0p2 erratum (possible cache data corruption with
1346           hit-under-miss enabled). It sets the undocumented bit 31 in
1347           the auxiliary control register and the FI bit in the control
1348           register, thus disabling hit-under-miss without putting the
1349           processor into full low interrupt latency mode. ARM11MPCore
1350           is not affected.
1351
1352 config ARM_ERRATA_764369
1353         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1354         depends on CPU_V7 && SMP
1355         help
1356           This option enables the workaround for erratum 764369
1357           affecting Cortex-A9 MPCore with two or more processors (all
1358           current revisions). Under certain timing circumstances, a data
1359           cache line maintenance operation by MVA targeting an Inner
1360           Shareable memory region may fail to proceed up to either the
1361           Point of Coherency or to the Point of Unification of the
1362           system. This workaround adds a DSB instruction before the
1363           relevant cache maintenance functions and sets a specific bit
1364           in the diagnostic control register of the SCU.
1365
1366 config PL310_ERRATA_769419
1367         bool "PL310 errata: no automatic Store Buffer drain"
1368         depends on CACHE_L2X0
1369         help
1370           On revisions of the PL310 prior to r3p2, the Store Buffer does
1371           not automatically drain. This can cause normal, non-cacheable
1372           writes to be retained when the memory system is idle, leading
1373           to suboptimal I/O performance for drivers using coherent DMA.
1374           This option adds a write barrier to the cpu_idle loop so that,
1375           on systems with an outer cache, the store buffer is drained
1376           explicitly.
1377
1378 endmenu
1379
1380 source "arch/arm/common/Kconfig"
1381
1382 menu "Bus support"
1383
1384 config ARM_AMBA
1385         bool
1386
1387 config ISA
1388         bool
1389         help
1390           Find out whether you have ISA slots on your motherboard.  ISA is the
1391           name of a bus system, i.e. the way the CPU talks to the other stuff
1392           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1393           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1394           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1395
1396 # Select ISA DMA controller support
1397 config ISA_DMA
1398         bool
1399         select ISA_DMA_API
1400
1401 # Select ISA DMA interface
1402 config ISA_DMA_API
1403         bool
1404
1405 config PCI
1406         bool "PCI support" if MIGHT_HAVE_PCI
1407         help
1408           Find out whether you have a PCI motherboard. PCI is the name of a
1409           bus system, i.e. the way the CPU talks to the other stuff inside
1410           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1411           VESA. If you have PCI, say Y, otherwise N.
1412
1413 config PCI_DOMAINS
1414         bool
1415         depends on PCI
1416
1417 config PCI_NANOENGINE
1418         bool "BSE nanoEngine PCI support"
1419         depends on SA1100_NANOENGINE
1420         help
1421           Enable PCI on the BSE nanoEngine board.
1422
1423 config PCI_SYSCALL
1424         def_bool PCI
1425
1426 # Select the host bridge type
1427 config PCI_HOST_VIA82C505
1428         bool
1429         depends on PCI && ARCH_SHARK
1430         default y
1431
1432 config PCI_HOST_ITE8152
1433         bool
1434         depends on PCI && MACH_ARMCORE
1435         default y
1436         select DMABOUNCE
1437
1438 source "drivers/pci/Kconfig"
1439
1440 source "drivers/pcmcia/Kconfig"
1441
1442 endmenu
1443
1444 menu "Kernel Features"
1445
1446 source "kernel/time/Kconfig"
1447
1448 config SMP
1449         bool "Symmetric Multi-Processing"
1450         depends on CPU_V6K || CPU_V7
1451         depends on GENERIC_CLOCKEVENTS
1452         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1453                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1454                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1455                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE || ARCH_HIGHBANK || SOC_IMX6Q
1456         depends on MMU
1457         select USE_GENERIC_SMP_HELPERS
1458         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1459         help
1460           This enables support for systems with more than one CPU. If you have
1461           a system with only one CPU, like most personal computers, say N. If
1462           you have a system with more than one CPU, say Y.
1463
1464           If you say N here, the kernel will run on single and multiprocessor
1465           machines, but will use only one CPU of a multiprocessor machine. If
1466           you say Y here, the kernel will run on many, but not all, single
1467           processor machines. On a single processor machine, the kernel will
1468           run faster if you say N here.
1469
1470           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1471           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1472           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1473
1474           If you don't know what to do here, say N.
1475
1476 config SMP_ON_UP
1477         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1478         depends on EXPERIMENTAL
1479         depends on SMP && !XIP_KERNEL
1480         default y
1481         help
1482           SMP kernels contain instructions which fail on non-SMP processors.
1483           Enabling this option allows the kernel to modify itself to make
1484           these instructions safe.  Disabling it allows about 1K of space
1485           savings.
1486
1487           If you don't know what to do here, say Y.
1488
1489 config ARM_CPU_TOPOLOGY
1490         bool "Support cpu topology definition"
1491         depends on SMP && CPU_V7
1492         default y
1493         help
1494           Support ARM cpu topology definition. The MPIDR register defines
1495           affinity between processors which is then used to describe the cpu
1496           topology of an ARM System.
1497
1498 config SCHED_MC
1499         bool "Multi-core scheduler support"
1500         depends on ARM_CPU_TOPOLOGY
1501         help
1502           Multi-core scheduler support improves the CPU scheduler's decision
1503           making when dealing with multi-core CPU chips at a cost of slightly
1504           increased overhead in some places. If unsure say N here.
1505
1506 config SCHED_SMT
1507         bool "SMT scheduler support"
1508         depends on ARM_CPU_TOPOLOGY
1509         help
1510           Improves the CPU scheduler's decision making when dealing with
1511           MultiThreading at a cost of slightly increased overhead in some
1512           places. If unsure say N here.
1513
1514 config HAVE_ARM_SCU
1515         bool
1516         help
1517           This option enables support for the ARM system coherency unit
1518
1519 config HAVE_ARM_TWD
1520         bool
1521         depends on SMP
1522         select TICK_ONESHOT
1523         help
1524           This options enables support for the ARM timer and watchdog unit
1525
1526 choice
1527         prompt "Memory split"
1528         default VMSPLIT_3G
1529         help
1530           Select the desired split between kernel and user memory.
1531
1532           If you are not absolutely sure what you are doing, leave this
1533           option alone!
1534
1535         config VMSPLIT_3G
1536                 bool "3G/1G user/kernel split"
1537         config VMSPLIT_2G
1538                 bool "2G/2G user/kernel split"
1539         config VMSPLIT_1G
1540                 bool "1G/3G user/kernel split"
1541 endchoice
1542
1543 config PAGE_OFFSET
1544         hex
1545         default 0x40000000 if VMSPLIT_1G
1546         default 0x80000000 if VMSPLIT_2G
1547         default 0xC0000000
1548
1549 config NR_CPUS
1550         int "Maximum number of CPUs (2-32)"
1551         range 2 32
1552         depends on SMP
1553         default "4"
1554
1555 config HOTPLUG_CPU
1556         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1557         depends on SMP && HOTPLUG && EXPERIMENTAL
1558         help
1559           Say Y here to experiment with turning CPUs off and on.  CPUs
1560           can be controlled through /sys/devices/system/cpu.
1561
1562 config LOCAL_TIMERS
1563         bool "Use local timer interrupts"
1564         depends on SMP
1565         default y
1566         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1567         help
1568           Enable support for local timers on SMP platforms, rather then the
1569           legacy IPI broadcast method.  Local timers allows the system
1570           accounting to be spread across the timer interval, preventing a
1571           "thundering herd" at every timer tick.
1572
1573 source kernel/Kconfig.preempt
1574
1575 config HZ
1576         int
1577         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1578                 ARCH_S5PV210 || ARCH_EXYNOS4
1579         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1580         default AT91_TIMER_HZ if ARCH_AT91
1581         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1582         default 100
1583
1584 config THUMB2_KERNEL
1585         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1586         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1587         select AEABI
1588         select ARM_ASM_UNIFIED
1589         select ARM_UNWIND
1590         help
1591           By enabling this option, the kernel will be compiled in
1592           Thumb-2 mode. A compiler/assembler that understand the unified
1593           ARM-Thumb syntax is needed.
1594
1595           If unsure, say N.
1596
1597 config THUMB2_AVOID_R_ARM_THM_JUMP11
1598         bool "Work around buggy Thumb-2 short branch relocations in gas"
1599         depends on THUMB2_KERNEL && MODULES
1600         default y
1601         help
1602           Various binutils versions can resolve Thumb-2 branches to
1603           locally-defined, preemptible global symbols as short-range "b.n"
1604           branch instructions.
1605
1606           This is a problem, because there's no guarantee the final
1607           destination of the symbol, or any candidate locations for a
1608           trampoline, are within range of the branch.  For this reason, the
1609           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1610           relocation in modules at all, and it makes little sense to add
1611           support.
1612
1613           The symptom is that the kernel fails with an "unsupported
1614           relocation" error when loading some modules.
1615
1616           Until fixed tools are available, passing
1617           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1618           code which hits this problem, at the cost of a bit of extra runtime
1619           stack usage in some cases.
1620
1621           The problem is described in more detail at:
1622               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1623
1624           Only Thumb-2 kernels are affected.
1625
1626           Unless you are sure your tools don't have this problem, say Y.
1627
1628 config ARM_ASM_UNIFIED
1629         bool
1630
1631 config AEABI
1632         bool "Use the ARM EABI to compile the kernel"
1633         help
1634           This option allows for the kernel to be compiled using the latest
1635           ARM ABI (aka EABI).  This is only useful if you are using a user
1636           space environment that is also compiled with EABI.
1637
1638           Since there are major incompatibilities between the legacy ABI and
1639           EABI, especially with regard to structure member alignment, this
1640           option also changes the kernel syscall calling convention to
1641           disambiguate both ABIs and allow for backward compatibility support
1642           (selected with CONFIG_OABI_COMPAT).
1643
1644           To use this you need GCC version 4.0.0 or later.
1645
1646 config OABI_COMPAT
1647         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1648         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1649         default y
1650         help
1651           This option preserves the old syscall interface along with the
1652           new (ARM EABI) one. It also provides a compatibility layer to
1653           intercept syscalls that have structure arguments which layout
1654           in memory differs between the legacy ABI and the new ARM EABI
1655           (only for non "thumb" binaries). This option adds a tiny
1656           overhead to all syscalls and produces a slightly larger kernel.
1657           If you know you'll be using only pure EABI user space then you
1658           can say N here. If this option is not selected and you attempt
1659           to execute a legacy ABI binary then the result will be
1660           UNPREDICTABLE (in fact it can be predicted that it won't work
1661           at all). If in doubt say Y.
1662
1663 config ARCH_HAS_HOLES_MEMORYMODEL
1664         bool
1665
1666 config ARCH_SPARSEMEM_ENABLE
1667         bool
1668
1669 config ARCH_SPARSEMEM_DEFAULT
1670         def_bool ARCH_SPARSEMEM_ENABLE
1671
1672 config ARCH_SELECT_MEMORY_MODEL
1673         def_bool ARCH_SPARSEMEM_ENABLE
1674
1675 config HAVE_ARCH_PFN_VALID
1676         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1677
1678 config HIGHMEM
1679         bool "High Memory Support"
1680         depends on MMU
1681         help
1682           The address space of ARM processors is only 4 Gigabytes large
1683           and it has to accommodate user address space, kernel address
1684           space as well as some memory mapped IO. That means that, if you
1685           have a large amount of physical memory and/or IO, not all of the
1686           memory can be "permanently mapped" by the kernel. The physical
1687           memory that is not permanently mapped is called "high memory".
1688
1689           Depending on the selected kernel/user memory split, minimum
1690           vmalloc space and actual amount of RAM, you may not need this
1691           option which should result in a slightly faster kernel.
1692
1693           If unsure, say n.
1694
1695 config HIGHPTE
1696         bool "Allocate 2nd-level pagetables from highmem"
1697         depends on HIGHMEM
1698
1699 config HW_PERF_EVENTS
1700         bool "Enable hardware performance counter support for perf events"
1701         depends on PERF_EVENTS && CPU_HAS_PMU
1702         default y
1703         help
1704           Enable hardware performance counter support for perf events. If
1705           disabled, perf events will use software events only.
1706
1707 config SYS_SUPPORTS_HUGETLBFS
1708        def_bool y
1709        depends on ARM_LPAE
1710
1711 source "mm/Kconfig"
1712
1713 config FORCE_MAX_ZONEORDER
1714         int "Maximum zone order" if ARCH_SHMOBILE
1715         range 11 64 if ARCH_SHMOBILE
1716         default "9" if SA1111
1717         default "11"
1718         help
1719           The kernel memory allocator divides physically contiguous memory
1720           blocks into "zones", where each zone is a power of two number of
1721           pages.  This option selects the largest power of two that the kernel
1722           keeps in the memory allocator.  If you need to allocate very large
1723           blocks of physically contiguous memory, then you may need to
1724           increase this value.
1725
1726           This config option is actually maximum order plus one. For example,
1727           a value of 11 means that the largest free memory block is 2^10 pages.
1728
1729 config LEDS
1730         bool "Timer and CPU usage LEDs"
1731         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1732                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1733                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1734                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1735                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1736                    ARCH_AT91 || ARCH_DAVINCI || \
1737                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1738         help
1739           If you say Y here, the LEDs on your machine will be used
1740           to provide useful information about your current system status.
1741
1742           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1743           be able to select which LEDs are active using the options below. If
1744           you are compiling a kernel for the EBSA-110 or the LART however, the
1745           red LED will simply flash regularly to indicate that the system is
1746           still functional. It is safe to say Y here if you have a CATS
1747           system, but the driver will do nothing.
1748
1749 config LEDS_TIMER
1750         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1751                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1752                             || MACH_OMAP_PERSEUS2
1753         depends on LEDS
1754         depends on !GENERIC_CLOCKEVENTS
1755         default y if ARCH_EBSA110
1756         help
1757           If you say Y here, one of the system LEDs (the green one on the
1758           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1759           will flash regularly to indicate that the system is still
1760           operational. This is mainly useful to kernel hackers who are
1761           debugging unstable kernels.
1762
1763           The LART uses the same LED for both Timer LED and CPU usage LED
1764           functions. You may choose to use both, but the Timer LED function
1765           will overrule the CPU usage LED.
1766
1767 config LEDS_CPU
1768         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1769                         !ARCH_OMAP) \
1770                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1771                         || MACH_OMAP_PERSEUS2
1772         depends on LEDS
1773         help
1774           If you say Y here, the red LED will be used to give a good real
1775           time indication of CPU usage, by lighting whenever the idle task
1776           is not currently executing.
1777
1778           The LART uses the same LED for both Timer LED and CPU usage LED
1779           functions. You may choose to use both, but the Timer LED function
1780           will overrule the CPU usage LED.
1781
1782 config ALIGNMENT_TRAP
1783         bool "Enable alignment trap"
1784         depends on CPU_CP15_MMU
1785         default y if !ARCH_EBSA110
1786         select HAVE_PROC_CPU if PROC_FS
1787         help
1788           ARM processors cannot fetch/store information which is not
1789           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1790           address divisible by 4. On 32-bit ARM processors, these non-aligned
1791           fetch/store instructions will be emulated in software if you say
1792           here, which has a severe performance impact. This is necessary for
1793           correct operation of some network protocols. With an IP-only
1794           configuration it is safe to say N, otherwise say Y.
1795
1796 config UACCESS_WITH_MEMCPY
1797         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1798         depends on MMU && EXPERIMENTAL
1799         default y if CPU_FEROCEON
1800         help
1801           Implement faster copy_to_user and clear_user methods for CPU
1802           cores where a 8-word STM instruction give significantly higher
1803           memory write throughput than a sequence of individual 32bit stores.
1804
1805           A possible side effect is a slight increase in scheduling latency
1806           between threads sharing the same address space if they invoke
1807           such copy operations with large buffers.
1808
1809           However, if the CPU data cache is using a write-allocate mode,
1810           this option is unlikely to provide any performance gain.
1811
1812 config SECCOMP
1813         bool
1814         prompt "Enable seccomp to safely compute untrusted bytecode"
1815         ---help---
1816           This kernel feature is useful for number crunching applications
1817           that may need to compute untrusted bytecode during their
1818           execution. By using pipes or other transports made available to
1819           the process as file descriptors supporting the read/write
1820           syscalls, it's possible to isolate those applications in
1821           their own address space using seccomp. Once seccomp is
1822           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1823           and the task is only allowed to execute a few safe syscalls
1824           defined by each seccomp mode.
1825
1826 config CC_STACKPROTECTOR
1827         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1828         depends on EXPERIMENTAL
1829         help
1830           This option turns on the -fstack-protector GCC feature. This
1831           feature puts, at the beginning of functions, a canary value on
1832           the stack just before the return address, and validates
1833           the value just before actually returning.  Stack based buffer
1834           overflows (that need to overwrite this return address) now also
1835           overwrite the canary, which gets detected and the attack is then
1836           neutralized via a kernel panic.
1837           This feature requires gcc version 4.2 or above.
1838
1839 config DEPRECATED_PARAM_STRUCT
1840         bool "Provide old way to pass kernel parameters"
1841         help
1842           This was deprecated in 2001 and announced to live on for 5 years.
1843           Some old boot loaders still use this way.
1844
1845 config CPU_V7_SYSFS
1846         bool
1847         depends on CPU_V7 && SYSFS
1848         default y
1849
1850 endmenu
1851
1852 menu "Boot options"
1853
1854 config USE_OF
1855         bool "Flattened Device Tree support"
1856         select OF
1857         select OF_EARLY_FLATTREE
1858         select IRQ_DOMAIN
1859         help
1860           Include support for flattened device tree machine descriptions.
1861
1862 # Compressed boot loader in ROM.  Yes, we really want to ask about
1863 # TEXT and BSS so we preserve their values in the config files.
1864 config ZBOOT_ROM_TEXT
1865         hex "Compressed ROM boot loader base address"
1866         default "0"
1867         help
1868           The physical address at which the ROM-able zImage is to be
1869           placed in the target.  Platforms which normally make use of
1870           ROM-able zImage formats normally set this to a suitable
1871           value in their defconfig file.
1872
1873           If ZBOOT_ROM is not enabled, this has no effect.
1874
1875 config ZBOOT_ROM_BSS
1876         hex "Compressed ROM boot loader BSS address"
1877         default "0"
1878         help
1879           The base address of an area of read/write memory in the target
1880           for the ROM-able zImage which must be available while the
1881           decompressor is running. It must be large enough to hold the
1882           entire decompressed kernel plus an additional 128 KiB.
1883           Platforms which normally make use of ROM-able zImage formats
1884           normally set this to a suitable value in their defconfig file.
1885
1886           If ZBOOT_ROM is not enabled, this has no effect.
1887
1888 config ZBOOT_ROM
1889         bool "Compressed boot loader in ROM/flash"
1890         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1891         help
1892           Say Y here if you intend to execute your compressed kernel image
1893           (zImage) directly from ROM or flash.  If unsure, say N.
1894
1895 choice
1896         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1897         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1898         default ZBOOT_ROM_NONE
1899         help
1900           Include experimental SD/MMC loading code in the ROM-able zImage.
1901           With this enabled it is possible to write the the ROM-able zImage
1902           kernel image to an MMC or SD card and boot the kernel straight
1903           from the reset vector. At reset the processor Mask ROM will load
1904           the first part of the the ROM-able zImage which in turn loads the
1905           rest the kernel image to RAM.
1906
1907 config ZBOOT_ROM_NONE
1908         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1909         help
1910           Do not load image from SD or MMC
1911
1912 config ZBOOT_ROM_MMCIF
1913         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1914         help
1915           Load image from MMCIF hardware block.
1916
1917 config ZBOOT_ROM_SH_MOBILE_SDHI
1918         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1919         help
1920           Load image from SDHI hardware block
1921
1922 endchoice
1923
1924 config ARM_APPENDED_DTB
1925         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1926         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1927         help
1928           With this option, the boot code will look for a device tree binary
1929           (DTB) appended to zImage
1930           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1931
1932           This is meant as a backward compatibility convenience for those
1933           systems with a bootloader that can't be upgraded to accommodate
1934           the documented boot protocol using a device tree.
1935
1936           Beware that there is very little in terms of protection against
1937           this option being confused by leftover garbage in memory that might
1938           look like a DTB header after a reboot if no actual DTB is appended
1939           to zImage.  Do not leave this option active in a production kernel
1940           if you don't intend to always append a DTB.  Proper passing of the
1941           location into r2 of a bootloader provided DTB is always preferable
1942           to this option.
1943
1944 config ARM_ATAG_DTB_COMPAT
1945         bool "Supplement the appended DTB with traditional ATAG information"
1946         depends on ARM_APPENDED_DTB
1947         help
1948           Some old bootloaders can't be updated to a DTB capable one, yet
1949           they provide ATAGs with memory configuration, the ramdisk address,
1950           the kernel cmdline string, etc.  Such information is dynamically
1951           provided by the bootloader and can't always be stored in a static
1952           DTB.  To allow a device tree enabled kernel to be used with such
1953           bootloaders, this option allows zImage to extract the information
1954           from the ATAG list and store it at run time into the appended DTB.
1955
1956 config CMDLINE
1957         string "Default kernel command string"
1958         default ""
1959         help
1960           On some architectures (EBSA110 and CATS), there is currently no way
1961           for the boot loader to pass arguments to the kernel. For these
1962           architectures, you should supply some command-line options at build
1963           time by entering them here. As a minimum, you should specify the
1964           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1965
1966 choice
1967         prompt "Kernel command line type" if CMDLINE != ""
1968         default CMDLINE_FROM_BOOTLOADER
1969
1970 config CMDLINE_FROM_BOOTLOADER
1971         bool "Use bootloader kernel arguments if available"
1972         help
1973           Uses the command-line options passed by the boot loader. If
1974           the boot loader doesn't provide any, the default kernel command
1975           string provided in CMDLINE will be used.
1976
1977 config CMDLINE_EXTEND
1978         bool "Extend bootloader kernel arguments"
1979         help
1980           The command-line arguments provided by the boot loader will be
1981           appended to the default kernel command string.
1982
1983 config CMDLINE_FORCE
1984         bool "Always use the default kernel command string"
1985         help
1986           Always use the default kernel command string, even if the boot
1987           loader passes other arguments to the kernel.
1988           This is useful if you cannot or don't want to change the
1989           command-line options your boot loader passes to the kernel.
1990 endchoice
1991
1992 config XIP_KERNEL
1993         bool "Kernel Execute-In-Place from ROM"
1994         depends on !ZBOOT_ROM && !ARM_LPAE
1995         help
1996           Execute-In-Place allows the kernel to run from non-volatile storage
1997           directly addressable by the CPU, such as NOR flash. This saves RAM
1998           space since the text section of the kernel is not loaded from flash
1999           to RAM.  Read-write sections, such as the data section and stack,
2000           are still copied to RAM.  The XIP kernel is not compressed since
2001           it has to run directly from flash, so it will take more space to
2002           store it.  The flash address used to link the kernel object files,
2003           and for storing it, is configuration dependent. Therefore, if you
2004           say Y here, you must know the proper physical address where to
2005           store the kernel image depending on your own flash memory usage.
2006
2007           Also note that the make target becomes "make xipImage" rather than
2008           "make zImage" or "make Image".  The final kernel binary to put in
2009           ROM memory will be arch/arm/boot/xipImage.
2010
2011           If unsure, say N.
2012
2013 config XIP_PHYS_ADDR
2014         hex "XIP Kernel Physical Location"
2015         depends on XIP_KERNEL
2016         default "0x00080000"
2017         help
2018           This is the physical address in your flash memory the kernel will
2019           be linked for and stored to.  This address is dependent on your
2020           own flash usage.
2021
2022 config KEXEC
2023         bool "Kexec system call (EXPERIMENTAL)"
2024         depends on EXPERIMENTAL && (!SMP || HOTPLUG_CPU)
2025         help
2026           kexec is a system call that implements the ability to shutdown your
2027           current kernel, and to start another kernel.  It is like a reboot
2028           but it is independent of the system firmware.   And like a reboot
2029           you can start any kernel with it, not just Linux.
2030
2031           It is an ongoing process to be certain the hardware in a machine
2032           is properly shutdown, so do not be surprised if this code does not
2033           initially work for you.  It may help to enable device hotplugging
2034           support.
2035
2036 config ATAGS_PROC
2037         bool "Export atags in procfs"
2038         depends on KEXEC
2039         default y
2040         help
2041           Should the atags used to boot the kernel be exported in an "atags"
2042           file in procfs. Useful with kexec.
2043
2044 config CRASH_DUMP
2045         bool "Build kdump crash kernel (EXPERIMENTAL)"
2046         depends on EXPERIMENTAL
2047         help
2048           Generate crash dump after being started by kexec. This should
2049           be normally only set in special crash dump kernels which are
2050           loaded in the main kernel with kexec-tools into a specially
2051           reserved region and then later executed after a crash by
2052           kdump/kexec. The crash dump kernel must be compiled to a
2053           memory address not used by the main kernel
2054
2055           For more details see Documentation/kdump/kdump.txt
2056
2057 config AUTO_ZRELADDR
2058         bool "Auto calculation of the decompressed kernel image address"
2059         depends on !ZBOOT_ROM && !ARCH_U300
2060         help
2061           ZRELADDR is the physical address where the decompressed kernel
2062           image will be placed. If AUTO_ZRELADDR is selected, the address
2063           will be determined at run-time by masking the current IP with
2064           0xf8000000. This assumes the zImage being placed in the first 128MB
2065           from start of memory.
2066
2067 endmenu
2068
2069 menu "CPU Power Management"
2070
2071 if ARCH_HAS_CPUFREQ
2072
2073 source "drivers/cpufreq/Kconfig"
2074
2075 config CPU_FREQ_IMX
2076         tristate "CPUfreq driver for i.MX CPUs"
2077         depends on ARCH_MXC && CPU_FREQ
2078         select CPU_FREQ_TABLE
2079         help
2080           This enables the CPUfreq driver for i.MX CPUs.
2081
2082 config CPU_FREQ_SA1100
2083         bool
2084
2085 config CPU_FREQ_SA1110
2086         bool
2087
2088 config CPU_FREQ_INTEGRATOR
2089         tristate "CPUfreq driver for ARM Integrator CPUs"
2090         depends on ARCH_INTEGRATOR && CPU_FREQ
2091         default y
2092         help
2093           This enables the CPUfreq driver for ARM Integrator CPUs.
2094
2095           For details, take a look at <file:Documentation/cpu-freq>.
2096
2097           If in doubt, say Y.
2098
2099 config CPU_FREQ_PXA
2100         bool
2101         depends on CPU_FREQ && ARCH_PXA && PXA25x
2102         default y
2103         select CPU_FREQ_TABLE
2104         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2105
2106 config CPU_FREQ_S3C
2107         bool
2108         help
2109           Internal configuration node for common cpufreq on Samsung SoC
2110
2111 config CPU_FREQ_S3C24XX
2112         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2113         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
2114         select CPU_FREQ_S3C
2115         help
2116           This enables the CPUfreq driver for the Samsung S3C24XX family
2117           of CPUs.
2118
2119           For details, take a look at <file:Documentation/cpu-freq>.
2120
2121           If in doubt, say N.
2122
2123 config CPU_FREQ_S3C24XX_PLL
2124         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2125         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2126         help
2127           Compile in support for changing the PLL frequency from the
2128           S3C24XX series CPUfreq driver. The PLL takes time to settle
2129           after a frequency change, so by default it is not enabled.
2130
2131           This also means that the PLL tables for the selected CPU(s) will
2132           be built which may increase the size of the kernel image.
2133
2134 config CPU_FREQ_S3C24XX_DEBUG
2135         bool "Debug CPUfreq Samsung driver core"
2136         depends on CPU_FREQ_S3C24XX
2137         help
2138           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2139
2140 config CPU_FREQ_S3C24XX_IODEBUG
2141         bool "Debug CPUfreq Samsung driver IO timing"
2142         depends on CPU_FREQ_S3C24XX
2143         help
2144           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2145
2146 config CPU_FREQ_S3C24XX_DEBUGFS
2147         bool "Export debugfs for CPUFreq"
2148         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2149         help
2150           Export status information via debugfs.
2151
2152 endif
2153
2154 source "drivers/cpuidle/Kconfig"
2155
2156 endmenu
2157
2158 menu "Floating point emulation"
2159
2160 comment "At least one emulation must be selected"
2161
2162 config FPE_NWFPE
2163         bool "NWFPE math emulation"
2164         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2165         ---help---
2166           Say Y to include the NWFPE floating point emulator in the kernel.
2167           This is necessary to run most binaries. Linux does not currently
2168           support floating point hardware so you need to say Y here even if
2169           your machine has an FPA or floating point co-processor podule.
2170
2171           You may say N here if you are going to load the Acorn FPEmulator
2172           early in the bootup.
2173
2174 config FPE_NWFPE_XP
2175         bool "Support extended precision"
2176         depends on FPE_NWFPE
2177         help
2178           Say Y to include 80-bit support in the kernel floating-point
2179           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2180           Note that gcc does not generate 80-bit operations by default,
2181           so in most cases this option only enlarges the size of the
2182           floating point emulator without any good reason.
2183
2184           You almost surely want to say N here.
2185
2186 config FPE_FASTFPE
2187         bool "FastFPE math emulation (EXPERIMENTAL)"
2188         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2189         ---help---
2190           Say Y here to include the FAST floating point emulator in the kernel.
2191           This is an experimental much faster emulator which now also has full
2192           precision for the mantissa.  It does not support any exceptions.
2193           It is very simple, and approximately 3-6 times faster than NWFPE.
2194
2195           It should be sufficient for most programs.  It may be not suitable
2196           for scientific calculations, but you have to check this for yourself.
2197           If you do not feel you need a faster FP emulation you should better
2198           choose NWFPE.
2199
2200 config VFP
2201         bool "VFP-format floating point maths"
2202         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2203         help
2204           Say Y to include VFP support code in the kernel. This is needed
2205           if your hardware includes a VFP unit.
2206
2207           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2208           release notes and additional status information.
2209
2210           Say N if your target does not have VFP hardware.
2211
2212 config VFPv3
2213         bool
2214         depends on VFP
2215         default y if CPU_V7
2216
2217 config NEON
2218         bool "Advanced SIMD (NEON) Extension support"
2219         depends on VFPv3 && CPU_V7
2220         help
2221           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2222           Extension.
2223
2224 endmenu
2225
2226 menu "Userspace binary formats"
2227
2228 source "fs/Kconfig.binfmt"
2229
2230 config ARTHUR
2231         tristate "RISC OS personality"
2232         depends on !AEABI
2233         help
2234           Say Y here to include the kernel code necessary if you want to run
2235           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2236           experimental; if this sounds frightening, say N and sleep in peace.
2237           You can also say M here to compile this support as a module (which
2238           will be called arthur).
2239
2240 endmenu
2241
2242 menu "Power management options"
2243
2244 source "kernel/power/Kconfig"
2245
2246 config ARCH_SUSPEND_POSSIBLE
2247         depends on !ARCH_S5PC100
2248         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2249                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2250         def_bool y
2251
2252 config ARM_CPU_SUSPEND
2253         def_bool PM_SLEEP
2254
2255 endmenu
2256
2257 source "net/Kconfig"
2258
2259 source "drivers/Kconfig"
2260
2261 source "fs/Kconfig"
2262
2263 source "arch/arm/Kconfig.debug"
2264
2265 source "security/Kconfig"
2266
2267 source "crypto/Kconfig"
2268
2269 source "lib/Kconfig"