Merge branch 'for-linus' of git://git.kernel.org/pub/scm/linux/kernel/git/jikos/hid
[pandora-kernel.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE if PCI || ISA || PCMCIA
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         select CPU_PM if (SUSPEND || CPU_IDLE)
33         help
34           The ARM series is a line of low-power-consumption RISC chip designs
35           licensed by ARM Ltd and targeted at embedded applications and
36           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
37           manufactured, but legacy ARM-based PC hardware remains popular in
38           Europe.  There is an ARM Linux project with a web page at
39           <http://www.arm.linux.org.uk/>.
40
41 config ARM_HAS_SG_CHAIN
42         bool
43
44 config HAVE_PWM
45         bool
46
47 config MIGHT_HAVE_PCI
48         bool
49
50 config SYS_SUPPORTS_APM_EMULATION
51         bool
52
53 config HAVE_SCHED_CLOCK
54         bool
55
56 config GENERIC_GPIO
57         bool
58
59 config ARCH_USES_GETTIMEOFFSET
60         bool
61         default n
62
63 config GENERIC_CLOCKEVENTS
64         bool
65
66 config GENERIC_CLOCKEVENTS_BROADCAST
67         bool
68         depends on GENERIC_CLOCKEVENTS
69         default y if SMP
70
71 config KTIME_SCALAR
72         bool
73         default y
74
75 config HAVE_TCM
76         bool
77         select GENERIC_ALLOCATOR
78
79 config HAVE_PROC_CPU
80         bool
81
82 config NO_IOPORT
83         bool
84
85 config EISA
86         bool
87         ---help---
88           The Extended Industry Standard Architecture (EISA) bus was
89           developed as an open alternative to the IBM MicroChannel bus.
90
91           The EISA bus provided some of the features of the IBM MicroChannel
92           bus while maintaining backward compatibility with cards made for
93           the older ISA bus.  The EISA bus saw limited use between 1988 and
94           1995 when it was made obsolete by the PCI bus.
95
96           Say Y here if you are building a kernel for an EISA-based machine.
97
98           Otherwise, say N.
99
100 config SBUS
101         bool
102
103 config MCA
104         bool
105         help
106           MicroChannel Architecture is found in some IBM PS/2 machines and
107           laptops.  It is a bus system similar to PCI or ISA. See
108           <file:Documentation/mca.txt> (and especially the web page given
109           there) before attempting to build an MCA bus kernel.
110
111 config STACKTRACE_SUPPORT
112         bool
113         default y
114
115 config HAVE_LATENCYTOP_SUPPORT
116         bool
117         depends on !SMP
118         default y
119
120 config LOCKDEP_SUPPORT
121         bool
122         default y
123
124 config TRACE_IRQFLAGS_SUPPORT
125         bool
126         default y
127
128 config HARDIRQS_SW_RESEND
129         bool
130         default y
131
132 config GENERIC_IRQ_PROBE
133         bool
134         default y
135
136 config GENERIC_LOCKBREAK
137         bool
138         default y
139         depends on SMP && PREEMPT
140
141 config RWSEM_GENERIC_SPINLOCK
142         bool
143         default y
144
145 config RWSEM_XCHGADD_ALGORITHM
146         bool
147
148 config ARCH_HAS_ILOG2_U32
149         bool
150
151 config ARCH_HAS_ILOG2_U64
152         bool
153
154 config ARCH_HAS_CPUFREQ
155         bool
156         help
157           Internal node to signify that the ARCH has CPUFREQ support
158           and that the relevant menu configurations are displayed for
159           it.
160
161 config ARCH_HAS_CPU_IDLE_WAIT
162        def_bool y
163
164 config GENERIC_HWEIGHT
165         bool
166         default y
167
168 config GENERIC_CALIBRATE_DELAY
169         bool
170         default y
171
172 config ARCH_MAY_HAVE_PC_FDC
173         bool
174
175 config ZONE_DMA
176         bool
177
178 config NEED_DMA_MAP_STATE
179        def_bool y
180
181 config GENERIC_ISA_DMA
182         bool
183
184 config FIQ
185         bool
186
187 config ARCH_MTD_XIP
188         bool
189
190 config VECTORS_BASE
191         hex
192         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
193         default DRAM_BASE if REMAP_VECTORS_TO_RAM
194         default 0x00000000
195         help
196           The base address of exception vectors.
197
198 config ARM_PATCH_PHYS_VIRT
199         bool "Patch physical to virtual translations at runtime" if EMBEDDED
200         default y
201         depends on !XIP_KERNEL && MMU
202         depends on !ARCH_REALVIEW || !SPARSEMEM
203         help
204           Patch phys-to-virt and virt-to-phys translation functions at
205           boot and module load time according to the position of the
206           kernel in system memory.
207
208           This can only be used with non-XIP MMU kernels where the base
209           of physical memory is at a 16MB boundary.
210
211           Only disable this option if you know that you do not require
212           this feature (eg, building a kernel for a single machine) and
213           you need to shrink the kernel to the minimal size.
214
215 config NEED_MACH_MEMORY_H
216         bool
217         help
218           Select this when mach/memory.h is required to provide special
219           definitions for this platform.  The need for mach/memory.h should
220           be avoided when possible.
221
222 config PHYS_OFFSET
223         hex "Physical address of main memory"
224         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
225         help
226           Please provide the physical address corresponding to the
227           location of main memory in your system.
228
229 config GENERIC_BUG
230         def_bool y
231         depends on BUG
232
233 source "init/Kconfig"
234
235 source "kernel/Kconfig.freezer"
236
237 menu "System Type"
238
239 config MMU
240         bool "MMU-based Paged Memory Management Support"
241         default y
242         help
243           Select if you want MMU-based virtualised addressing space
244           support by paged memory management. If unsure, say 'Y'.
245
246 #
247 # The "ARM system type" choice list is ordered alphabetically by option
248 # text.  Please add new entries in the option alphabetic order.
249 #
250 choice
251         prompt "ARM system type"
252         default ARCH_VERSATILE
253
254 config ARCH_INTEGRATOR
255         bool "ARM Ltd. Integrator family"
256         select ARM_AMBA
257         select ARCH_HAS_CPUFREQ
258         select CLKDEV_LOOKUP
259         select HAVE_MACH_CLKDEV
260         select ICST
261         select GENERIC_CLOCKEVENTS
262         select PLAT_VERSATILE
263         select PLAT_VERSATILE_FPGA_IRQ
264         select NEED_MACH_MEMORY_H
265         help
266           Support for ARM's Integrator platform.
267
268 config ARCH_REALVIEW
269         bool "ARM Ltd. RealView family"
270         select ARM_AMBA
271         select CLKDEV_LOOKUP
272         select HAVE_MACH_CLKDEV
273         select ICST
274         select GENERIC_CLOCKEVENTS
275         select ARCH_WANT_OPTIONAL_GPIOLIB
276         select PLAT_VERSATILE
277         select PLAT_VERSATILE_CLCD
278         select ARM_TIMER_SP804
279         select GPIO_PL061 if GPIOLIB
280         select NEED_MACH_MEMORY_H
281         help
282           This enables support for ARM Ltd RealView boards.
283
284 config ARCH_VERSATILE
285         bool "ARM Ltd. Versatile family"
286         select ARM_AMBA
287         select ARM_VIC
288         select CLKDEV_LOOKUP
289         select HAVE_MACH_CLKDEV
290         select ICST
291         select GENERIC_CLOCKEVENTS
292         select ARCH_WANT_OPTIONAL_GPIOLIB
293         select PLAT_VERSATILE
294         select PLAT_VERSATILE_CLCD
295         select PLAT_VERSATILE_FPGA_IRQ
296         select ARM_TIMER_SP804
297         help
298           This enables support for ARM Ltd Versatile board.
299
300 config ARCH_VEXPRESS
301         bool "ARM Ltd. Versatile Express family"
302         select ARCH_WANT_OPTIONAL_GPIOLIB
303         select ARM_AMBA
304         select ARM_TIMER_SP804
305         select CLKDEV_LOOKUP
306         select HAVE_MACH_CLKDEV
307         select GENERIC_CLOCKEVENTS
308         select HAVE_CLK
309         select HAVE_PATA_PLATFORM
310         select ICST
311         select PLAT_VERSATILE
312         select PLAT_VERSATILE_CLCD
313         help
314           This enables support for the ARM Ltd Versatile Express boards.
315
316 config ARCH_AT91
317         bool "Atmel AT91"
318         select ARCH_REQUIRE_GPIOLIB
319         select HAVE_CLK
320         select CLKDEV_LOOKUP
321         help
322           This enables support for systems based on the Atmel AT91RM9200,
323           AT91SAM9 and AT91CAP9 processors.
324
325 config ARCH_BCMRING
326         bool "Broadcom BCMRING"
327         depends on MMU
328         select CPU_V6
329         select ARM_AMBA
330         select ARM_TIMER_SP804
331         select CLKDEV_LOOKUP
332         select GENERIC_CLOCKEVENTS
333         select ARCH_WANT_OPTIONAL_GPIOLIB
334         help
335           Support for Broadcom's BCMRing platform.
336
337 config ARCH_HIGHBANK
338         bool "Calxeda Highbank-based"
339         select ARCH_WANT_OPTIONAL_GPIOLIB
340         select ARM_AMBA
341         select ARM_GIC
342         select ARM_TIMER_SP804
343         select CLKDEV_LOOKUP
344         select CPU_V7
345         select GENERIC_CLOCKEVENTS
346         select HAVE_ARM_SCU
347         select USE_OF
348         help
349           Support for the Calxeda Highbank SoC based boards.
350
351 config ARCH_CLPS711X
352         bool "Cirrus Logic CLPS711x/EP721x-based"
353         select CPU_ARM720T
354         select ARCH_USES_GETTIMEOFFSET
355         select NEED_MACH_MEMORY_H
356         help
357           Support for Cirrus Logic 711x/721x based boards.
358
359 config ARCH_CNS3XXX
360         bool "Cavium Networks CNS3XXX family"
361         select CPU_V6K
362         select GENERIC_CLOCKEVENTS
363         select ARM_GIC
364         select MIGHT_HAVE_PCI
365         select PCI_DOMAINS if PCI
366         help
367           Support for Cavium Networks CNS3XXX platform.
368
369 config ARCH_GEMINI
370         bool "Cortina Systems Gemini"
371         select CPU_FA526
372         select ARCH_REQUIRE_GPIOLIB
373         select ARCH_USES_GETTIMEOFFSET
374         help
375           Support for the Cortina Systems Gemini family SoCs
376
377 config ARCH_PRIMA2
378         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
379         select CPU_V7
380         select NO_IOPORT
381         select GENERIC_CLOCKEVENTS
382         select CLKDEV_LOOKUP
383         select GENERIC_IRQ_CHIP
384         select USE_OF
385         select ZONE_DMA
386         help
387           Support for CSR SiRFSoC ARM Cortex A9 Platform
388
389 config ARCH_EBSA110
390         bool "EBSA-110"
391         select CPU_SA110
392         select ISA
393         select NO_IOPORT
394         select ARCH_USES_GETTIMEOFFSET
395         select NEED_MACH_MEMORY_H
396         help
397           This is an evaluation board for the StrongARM processor available
398           from Digital. It has limited hardware on-board, including an
399           Ethernet interface, two PCMCIA sockets, two serial ports and a
400           parallel port.
401
402 config ARCH_EP93XX
403         bool "EP93xx-based"
404         select CPU_ARM920T
405         select ARM_AMBA
406         select ARM_VIC
407         select CLKDEV_LOOKUP
408         select ARCH_REQUIRE_GPIOLIB
409         select ARCH_HAS_HOLES_MEMORYMODEL
410         select ARCH_USES_GETTIMEOFFSET
411         select NEED_MACH_MEMORY_H
412         help
413           This enables support for the Cirrus EP93xx series of CPUs.
414
415 config ARCH_FOOTBRIDGE
416         bool "FootBridge"
417         select CPU_SA110
418         select FOOTBRIDGE
419         select GENERIC_CLOCKEVENTS
420         select HAVE_IDE
421         select NEED_MACH_MEMORY_H
422         help
423           Support for systems based on the DC21285 companion chip
424           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
425
426 config ARCH_MXC
427         bool "Freescale MXC/iMX-based"
428         select GENERIC_CLOCKEVENTS
429         select ARCH_REQUIRE_GPIOLIB
430         select CLKDEV_LOOKUP
431         select CLKSRC_MMIO
432         select GENERIC_IRQ_CHIP
433         select HAVE_SCHED_CLOCK
434         select MULTI_IRQ_HANDLER
435         help
436           Support for Freescale MXC/iMX-based family of processors
437
438 config ARCH_MXS
439         bool "Freescale MXS-based"
440         select GENERIC_CLOCKEVENTS
441         select ARCH_REQUIRE_GPIOLIB
442         select CLKDEV_LOOKUP
443         select CLKSRC_MMIO
444         help
445           Support for Freescale MXS-based family of processors
446
447 config ARCH_NETX
448         bool "Hilscher NetX based"
449         select CLKSRC_MMIO
450         select CPU_ARM926T
451         select ARM_VIC
452         select GENERIC_CLOCKEVENTS
453         help
454           This enables support for systems based on the Hilscher NetX Soc
455
456 config ARCH_H720X
457         bool "Hynix HMS720x-based"
458         select CPU_ARM720T
459         select ISA_DMA_API
460         select ARCH_USES_GETTIMEOFFSET
461         help
462           This enables support for systems based on the Hynix HMS720x
463
464 config ARCH_IOP13XX
465         bool "IOP13xx-based"
466         depends on MMU
467         select CPU_XSC3
468         select PLAT_IOP
469         select PCI
470         select ARCH_SUPPORTS_MSI
471         select VMSPLIT_1G
472         select NEED_MACH_MEMORY_H
473         help
474           Support for Intel's IOP13XX (XScale) family of processors.
475
476 config ARCH_IOP32X
477         bool "IOP32x-based"
478         depends on MMU
479         select CPU_XSCALE
480         select PLAT_IOP
481         select PCI
482         select ARCH_REQUIRE_GPIOLIB
483         help
484           Support for Intel's 80219 and IOP32X (XScale) family of
485           processors.
486
487 config ARCH_IOP33X
488         bool "IOP33x-based"
489         depends on MMU
490         select CPU_XSCALE
491         select PLAT_IOP
492         select PCI
493         select ARCH_REQUIRE_GPIOLIB
494         help
495           Support for Intel's IOP33X (XScale) family of processors.
496
497 config ARCH_IXP23XX
498         bool "IXP23XX-based"
499         depends on MMU
500         select CPU_XSC3
501         select PCI
502         select ARCH_USES_GETTIMEOFFSET
503         select NEED_MACH_MEMORY_H
504         help
505           Support for Intel's IXP23xx (XScale) family of processors.
506
507 config ARCH_IXP2000
508         bool "IXP2400/2800-based"
509         depends on MMU
510         select CPU_XSCALE
511         select PCI
512         select ARCH_USES_GETTIMEOFFSET
513         select NEED_MACH_MEMORY_H
514         help
515           Support for Intel's IXP2400/2800 (XScale) family of processors.
516
517 config ARCH_IXP4XX
518         bool "IXP4xx-based"
519         depends on MMU
520         select CLKSRC_MMIO
521         select CPU_XSCALE
522         select GENERIC_GPIO
523         select GENERIC_CLOCKEVENTS
524         select HAVE_SCHED_CLOCK
525         select MIGHT_HAVE_PCI
526         select DMABOUNCE if PCI
527         help
528           Support for Intel's IXP4XX (XScale) family of processors.
529
530 config ARCH_DOVE
531         bool "Marvell Dove"
532         select CPU_V7
533         select PCI
534         select ARCH_REQUIRE_GPIOLIB
535         select GENERIC_CLOCKEVENTS
536         select PLAT_ORION
537         help
538           Support for the Marvell Dove SoC 88AP510
539
540 config ARCH_KIRKWOOD
541         bool "Marvell Kirkwood"
542         select CPU_FEROCEON
543         select PCI
544         select ARCH_REQUIRE_GPIOLIB
545         select GENERIC_CLOCKEVENTS
546         select PLAT_ORION
547         help
548           Support for the following Marvell Kirkwood series SoCs:
549           88F6180, 88F6192 and 88F6281.
550
551 config ARCH_LPC32XX
552         bool "NXP LPC32XX"
553         select CLKSRC_MMIO
554         select CPU_ARM926T
555         select ARCH_REQUIRE_GPIOLIB
556         select HAVE_IDE
557         select ARM_AMBA
558         select USB_ARCH_HAS_OHCI
559         select CLKDEV_LOOKUP
560         select GENERIC_CLOCKEVENTS
561         help
562           Support for the NXP LPC32XX family of processors
563
564 config ARCH_MV78XX0
565         bool "Marvell MV78xx0"
566         select CPU_FEROCEON
567         select PCI
568         select ARCH_REQUIRE_GPIOLIB
569         select GENERIC_CLOCKEVENTS
570         select PLAT_ORION
571         help
572           Support for the following Marvell MV78xx0 series SoCs:
573           MV781x0, MV782x0.
574
575 config ARCH_ORION5X
576         bool "Marvell Orion"
577         depends on MMU
578         select CPU_FEROCEON
579         select PCI
580         select ARCH_REQUIRE_GPIOLIB
581         select GENERIC_CLOCKEVENTS
582         select PLAT_ORION
583         help
584           Support for the following Marvell Orion 5x series SoCs:
585           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
586           Orion-2 (5281), Orion-1-90 (6183).
587
588 config ARCH_MMP
589         bool "Marvell PXA168/910/MMP2"
590         depends on MMU
591         select ARCH_REQUIRE_GPIOLIB
592         select CLKDEV_LOOKUP
593         select GENERIC_CLOCKEVENTS
594         select HAVE_SCHED_CLOCK
595         select TICK_ONESHOT
596         select PLAT_PXA
597         select SPARSE_IRQ
598         help
599           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
600
601 config ARCH_KS8695
602         bool "Micrel/Kendin KS8695"
603         select CPU_ARM922T
604         select ARCH_REQUIRE_GPIOLIB
605         select ARCH_USES_GETTIMEOFFSET
606         select NEED_MACH_MEMORY_H
607         help
608           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
609           System-on-Chip devices.
610
611 config ARCH_W90X900
612         bool "Nuvoton W90X900 CPU"
613         select CPU_ARM926T
614         select ARCH_REQUIRE_GPIOLIB
615         select CLKDEV_LOOKUP
616         select CLKSRC_MMIO
617         select GENERIC_CLOCKEVENTS
618         help
619           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
620           At present, the w90x900 has been renamed nuc900, regarding
621           the ARM series product line, you can login the following
622           link address to know more.
623
624           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
625                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
626
627 config ARCH_TEGRA
628         bool "NVIDIA Tegra"
629         select CLKDEV_LOOKUP
630         select CLKSRC_MMIO
631         select GENERIC_CLOCKEVENTS
632         select GENERIC_GPIO
633         select HAVE_CLK
634         select HAVE_SCHED_CLOCK
635         select ARCH_HAS_CPUFREQ
636         help
637           This enables support for NVIDIA Tegra based systems (Tegra APX,
638           Tegra 6xx and Tegra 2 series).
639
640 config ARCH_PICOXCELL
641         bool "Picochip picoXcell"
642         select ARCH_REQUIRE_GPIOLIB
643         select ARM_PATCH_PHYS_VIRT
644         select ARM_VIC
645         select CPU_V6K
646         select DW_APB_TIMER
647         select GENERIC_CLOCKEVENTS
648         select GENERIC_GPIO
649         select HAVE_SCHED_CLOCK
650         select HAVE_TCM
651         select NO_IOPORT
652         select USE_OF
653         help
654           This enables support for systems based on the Picochip picoXcell
655           family of Femtocell devices.  The picoxcell support requires device tree
656           for all boards.
657
658 config ARCH_PNX4008
659         bool "Philips Nexperia PNX4008 Mobile"
660         select CPU_ARM926T
661         select CLKDEV_LOOKUP
662         select ARCH_USES_GETTIMEOFFSET
663         help
664           This enables support for Philips PNX4008 mobile platform.
665
666 config ARCH_PXA
667         bool "PXA2xx/PXA3xx-based"
668         depends on MMU
669         select ARCH_MTD_XIP
670         select ARCH_HAS_CPUFREQ
671         select CLKDEV_LOOKUP
672         select CLKSRC_MMIO
673         select ARCH_REQUIRE_GPIOLIB
674         select GENERIC_CLOCKEVENTS
675         select HAVE_SCHED_CLOCK
676         select TICK_ONESHOT
677         select PLAT_PXA
678         select SPARSE_IRQ
679         select AUTO_ZRELADDR
680         select MULTI_IRQ_HANDLER
681         select ARM_CPU_SUSPEND if PM
682         select HAVE_IDE
683         help
684           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
685
686 config ARCH_MSM
687         bool "Qualcomm MSM"
688         select HAVE_CLK
689         select GENERIC_CLOCKEVENTS
690         select ARCH_REQUIRE_GPIOLIB
691         select CLKDEV_LOOKUP
692         help
693           Support for Qualcomm MSM/QSD based systems.  This runs on the
694           apps processor of the MSM/QSD and depends on a shared memory
695           interface to the modem processor which runs the baseband
696           stack and controls some vital subsystems
697           (clock and power control, etc).
698
699 config ARCH_SHMOBILE
700         bool "Renesas SH-Mobile / R-Mobile"
701         select HAVE_CLK
702         select CLKDEV_LOOKUP
703         select HAVE_MACH_CLKDEV
704         select GENERIC_CLOCKEVENTS
705         select NO_IOPORT
706         select SPARSE_IRQ
707         select MULTI_IRQ_HANDLER
708         select PM_GENERIC_DOMAINS if PM
709         select NEED_MACH_MEMORY_H
710         help
711           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
712
713 config ARCH_RPC
714         bool "RiscPC"
715         select ARCH_ACORN
716         select FIQ
717         select TIMER_ACORN
718         select ARCH_MAY_HAVE_PC_FDC
719         select HAVE_PATA_PLATFORM
720         select ISA_DMA_API
721         select NO_IOPORT
722         select ARCH_SPARSEMEM_ENABLE
723         select ARCH_USES_GETTIMEOFFSET
724         select HAVE_IDE
725         select NEED_MACH_MEMORY_H
726         help
727           On the Acorn Risc-PC, Linux can support the internal IDE disk and
728           CD-ROM interface, serial and parallel port, and the floppy drive.
729
730 config ARCH_SA1100
731         bool "SA1100-based"
732         select CLKSRC_MMIO
733         select CPU_SA1100
734         select ISA
735         select ARCH_SPARSEMEM_ENABLE
736         select ARCH_MTD_XIP
737         select ARCH_HAS_CPUFREQ
738         select CPU_FREQ
739         select GENERIC_CLOCKEVENTS
740         select HAVE_CLK
741         select HAVE_SCHED_CLOCK
742         select TICK_ONESHOT
743         select ARCH_REQUIRE_GPIOLIB
744         select HAVE_IDE
745         select NEED_MACH_MEMORY_H
746         help
747           Support for StrongARM 11x0 based boards.
748
749 config ARCH_S3C2410
750         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
751         select GENERIC_GPIO
752         select ARCH_HAS_CPUFREQ
753         select HAVE_CLK
754         select CLKDEV_LOOKUP
755         select ARCH_USES_GETTIMEOFFSET
756         select HAVE_S3C2410_I2C if I2C
757         help
758           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
759           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
760           the Samsung SMDK2410 development board (and derivatives).
761
762           Note, the S3C2416 and the S3C2450 are so close that they even share
763           the same SoC ID code. This means that there is no separate machine
764           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
765
766 config ARCH_S3C64XX
767         bool "Samsung S3C64XX"
768         select PLAT_SAMSUNG
769         select CPU_V6
770         select ARM_VIC
771         select HAVE_CLK
772         select CLKDEV_LOOKUP
773         select NO_IOPORT
774         select ARCH_USES_GETTIMEOFFSET
775         select ARCH_HAS_CPUFREQ
776         select ARCH_REQUIRE_GPIOLIB
777         select SAMSUNG_CLKSRC
778         select SAMSUNG_IRQ_VIC_TIMER
779         select S3C_GPIO_TRACK
780         select S3C_GPIO_PULL_UPDOWN
781         select S3C_GPIO_CFG_S3C24XX
782         select S3C_GPIO_CFG_S3C64XX
783         select S3C_DEV_NAND
784         select USB_ARCH_HAS_OHCI
785         select SAMSUNG_GPIOLIB_4BIT
786         select HAVE_S3C2410_I2C if I2C
787         select HAVE_S3C2410_WATCHDOG if WATCHDOG
788         help
789           Samsung S3C64XX series based systems
790
791 config ARCH_S5P64X0
792         bool "Samsung S5P6440 S5P6450"
793         select CPU_V6
794         select GENERIC_GPIO
795         select HAVE_CLK
796         select CLKDEV_LOOKUP
797         select CLKSRC_MMIO
798         select HAVE_S3C2410_WATCHDOG if WATCHDOG
799         select GENERIC_CLOCKEVENTS
800         select HAVE_SCHED_CLOCK
801         select HAVE_S3C2410_I2C if I2C
802         select HAVE_S3C_RTC if RTC_CLASS
803         help
804           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
805           SMDK6450.
806
807 config ARCH_S5PC100
808         bool "Samsung S5PC100"
809         select GENERIC_GPIO
810         select HAVE_CLK
811         select CLKDEV_LOOKUP
812         select CPU_V7
813         select ARM_L1_CACHE_SHIFT_6
814         select ARCH_USES_GETTIMEOFFSET
815         select HAVE_S3C2410_I2C if I2C
816         select HAVE_S3C_RTC if RTC_CLASS
817         select HAVE_S3C2410_WATCHDOG if WATCHDOG
818         help
819           Samsung S5PC100 series based systems
820
821 config ARCH_S5PV210
822         bool "Samsung S5PV210/S5PC110"
823         select CPU_V7
824         select ARCH_SPARSEMEM_ENABLE
825         select ARCH_HAS_HOLES_MEMORYMODEL
826         select GENERIC_GPIO
827         select HAVE_CLK
828         select CLKDEV_LOOKUP
829         select CLKSRC_MMIO
830         select ARM_L1_CACHE_SHIFT_6
831         select ARCH_HAS_CPUFREQ
832         select GENERIC_CLOCKEVENTS
833         select HAVE_SCHED_CLOCK
834         select HAVE_S3C2410_I2C if I2C
835         select HAVE_S3C_RTC if RTC_CLASS
836         select HAVE_S3C2410_WATCHDOG if WATCHDOG
837         select NEED_MACH_MEMORY_H
838         help
839           Samsung S5PV210/S5PC110 series based systems
840
841 config ARCH_EXYNOS4
842         bool "Samsung EXYNOS4"
843         select CPU_V7
844         select ARCH_SPARSEMEM_ENABLE
845         select ARCH_HAS_HOLES_MEMORYMODEL
846         select GENERIC_GPIO
847         select HAVE_CLK
848         select CLKDEV_LOOKUP
849         select ARCH_HAS_CPUFREQ
850         select GENERIC_CLOCKEVENTS
851         select HAVE_S3C_RTC if RTC_CLASS
852         select HAVE_S3C2410_I2C if I2C
853         select HAVE_S3C2410_WATCHDOG if WATCHDOG
854         select NEED_MACH_MEMORY_H
855         help
856           Samsung EXYNOS4 series based systems
857
858 config ARCH_SHARK
859         bool "Shark"
860         select CPU_SA110
861         select ISA
862         select ISA_DMA
863         select ZONE_DMA
864         select PCI
865         select ARCH_USES_GETTIMEOFFSET
866         select NEED_MACH_MEMORY_H
867         help
868           Support for the StrongARM based Digital DNARD machine, also known
869           as "Shark" (<http://www.shark-linux.de/shark.html>).
870
871 config ARCH_TCC_926
872         bool "Telechips TCC ARM926-based systems"
873         select CLKSRC_MMIO
874         select CPU_ARM926T
875         select HAVE_CLK
876         select CLKDEV_LOOKUP
877         select GENERIC_CLOCKEVENTS
878         help
879           Support for Telechips TCC ARM926-based systems.
880
881 config ARCH_U300
882         bool "ST-Ericsson U300 Series"
883         depends on MMU
884         select CLKSRC_MMIO
885         select CPU_ARM926T
886         select HAVE_SCHED_CLOCK
887         select HAVE_TCM
888         select ARM_AMBA
889         select ARM_PATCH_PHYS_VIRT
890         select ARM_VIC
891         select GENERIC_CLOCKEVENTS
892         select CLKDEV_LOOKUP
893         select HAVE_MACH_CLKDEV
894         select GENERIC_GPIO
895         select ARCH_REQUIRE_GPIOLIB
896         select NEED_MACH_MEMORY_H
897         help
898           Support for ST-Ericsson U300 series mobile platforms.
899
900 config ARCH_U8500
901         bool "ST-Ericsson U8500 Series"
902         select CPU_V7
903         select ARM_AMBA
904         select GENERIC_CLOCKEVENTS
905         select CLKDEV_LOOKUP
906         select ARCH_REQUIRE_GPIOLIB
907         select ARCH_HAS_CPUFREQ
908         help
909           Support for ST-Ericsson's Ux500 architecture
910
911 config ARCH_NOMADIK
912         bool "STMicroelectronics Nomadik"
913         select ARM_AMBA
914         select ARM_VIC
915         select CPU_ARM926T
916         select CLKDEV_LOOKUP
917         select GENERIC_CLOCKEVENTS
918         select ARCH_REQUIRE_GPIOLIB
919         help
920           Support for the Nomadik platform by ST-Ericsson
921
922 config ARCH_DAVINCI
923         bool "TI DaVinci"
924         select GENERIC_CLOCKEVENTS
925         select ARCH_REQUIRE_GPIOLIB
926         select ZONE_DMA
927         select HAVE_IDE
928         select CLKDEV_LOOKUP
929         select GENERIC_ALLOCATOR
930         select GENERIC_IRQ_CHIP
931         select ARCH_HAS_HOLES_MEMORYMODEL
932         help
933           Support for TI's DaVinci platform.
934
935 config ARCH_OMAP
936         bool "TI OMAP"
937         select HAVE_CLK
938         select ARCH_REQUIRE_GPIOLIB
939         select ARCH_HAS_CPUFREQ
940         select CLKSRC_MMIO
941         select GENERIC_CLOCKEVENTS
942         select HAVE_SCHED_CLOCK
943         select ARCH_HAS_HOLES_MEMORYMODEL
944         help
945           Support for TI's OMAP platform (OMAP1/2/3/4).
946
947 config PLAT_SPEAR
948         bool "ST SPEAr"
949         select ARM_AMBA
950         select ARCH_REQUIRE_GPIOLIB
951         select CLKDEV_LOOKUP
952         select CLKSRC_MMIO
953         select GENERIC_CLOCKEVENTS
954         select HAVE_CLK
955         help
956           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
957
958 config ARCH_VT8500
959         bool "VIA/WonderMedia 85xx"
960         select CPU_ARM926T
961         select GENERIC_GPIO
962         select ARCH_HAS_CPUFREQ
963         select GENERIC_CLOCKEVENTS
964         select ARCH_REQUIRE_GPIOLIB
965         select HAVE_PWM
966         help
967           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
968
969 config ARCH_ZYNQ
970         bool "Xilinx Zynq ARM Cortex A9 Platform"
971         select CPU_V7
972         select GENERIC_CLOCKEVENTS
973         select CLKDEV_LOOKUP
974         select ARM_GIC
975         select ARM_AMBA
976         select ICST
977         select USE_OF
978         help
979           Support for Xilinx Zynq ARM Cortex A9 Platform
980 endchoice
981
982 #
983 # This is sorted alphabetically by mach-* pathname.  However, plat-*
984 # Kconfigs may be included either alphabetically (according to the
985 # plat- suffix) or along side the corresponding mach-* source.
986 #
987 source "arch/arm/mach-at91/Kconfig"
988
989 source "arch/arm/mach-bcmring/Kconfig"
990
991 source "arch/arm/mach-clps711x/Kconfig"
992
993 source "arch/arm/mach-cns3xxx/Kconfig"
994
995 source "arch/arm/mach-davinci/Kconfig"
996
997 source "arch/arm/mach-dove/Kconfig"
998
999 source "arch/arm/mach-ep93xx/Kconfig"
1000
1001 source "arch/arm/mach-footbridge/Kconfig"
1002
1003 source "arch/arm/mach-gemini/Kconfig"
1004
1005 source "arch/arm/mach-h720x/Kconfig"
1006
1007 source "arch/arm/mach-integrator/Kconfig"
1008
1009 source "arch/arm/mach-iop32x/Kconfig"
1010
1011 source "arch/arm/mach-iop33x/Kconfig"
1012
1013 source "arch/arm/mach-iop13xx/Kconfig"
1014
1015 source "arch/arm/mach-ixp4xx/Kconfig"
1016
1017 source "arch/arm/mach-ixp2000/Kconfig"
1018
1019 source "arch/arm/mach-ixp23xx/Kconfig"
1020
1021 source "arch/arm/mach-kirkwood/Kconfig"
1022
1023 source "arch/arm/mach-ks8695/Kconfig"
1024
1025 source "arch/arm/mach-lpc32xx/Kconfig"
1026
1027 source "arch/arm/mach-msm/Kconfig"
1028
1029 source "arch/arm/mach-mv78xx0/Kconfig"
1030
1031 source "arch/arm/plat-mxc/Kconfig"
1032
1033 source "arch/arm/mach-mxs/Kconfig"
1034
1035 source "arch/arm/mach-netx/Kconfig"
1036
1037 source "arch/arm/mach-nomadik/Kconfig"
1038 source "arch/arm/plat-nomadik/Kconfig"
1039
1040 source "arch/arm/plat-omap/Kconfig"
1041
1042 source "arch/arm/mach-omap1/Kconfig"
1043
1044 source "arch/arm/mach-omap2/Kconfig"
1045
1046 source "arch/arm/mach-orion5x/Kconfig"
1047
1048 source "arch/arm/mach-pxa/Kconfig"
1049 source "arch/arm/plat-pxa/Kconfig"
1050
1051 source "arch/arm/mach-mmp/Kconfig"
1052
1053 source "arch/arm/mach-realview/Kconfig"
1054
1055 source "arch/arm/mach-sa1100/Kconfig"
1056
1057 source "arch/arm/plat-samsung/Kconfig"
1058 source "arch/arm/plat-s3c24xx/Kconfig"
1059 source "arch/arm/plat-s5p/Kconfig"
1060
1061 source "arch/arm/plat-spear/Kconfig"
1062
1063 source "arch/arm/plat-tcc/Kconfig"
1064
1065 if ARCH_S3C2410
1066 source "arch/arm/mach-s3c2410/Kconfig"
1067 source "arch/arm/mach-s3c2412/Kconfig"
1068 source "arch/arm/mach-s3c2416/Kconfig"
1069 source "arch/arm/mach-s3c2440/Kconfig"
1070 source "arch/arm/mach-s3c2443/Kconfig"
1071 endif
1072
1073 if ARCH_S3C64XX
1074 source "arch/arm/mach-s3c64xx/Kconfig"
1075 endif
1076
1077 source "arch/arm/mach-s5p64x0/Kconfig"
1078
1079 source "arch/arm/mach-s5pc100/Kconfig"
1080
1081 source "arch/arm/mach-s5pv210/Kconfig"
1082
1083 source "arch/arm/mach-exynos4/Kconfig"
1084
1085 source "arch/arm/mach-shmobile/Kconfig"
1086
1087 source "arch/arm/mach-tegra/Kconfig"
1088
1089 source "arch/arm/mach-u300/Kconfig"
1090
1091 source "arch/arm/mach-ux500/Kconfig"
1092
1093 source "arch/arm/mach-versatile/Kconfig"
1094
1095 source "arch/arm/mach-vexpress/Kconfig"
1096 source "arch/arm/plat-versatile/Kconfig"
1097
1098 source "arch/arm/mach-vt8500/Kconfig"
1099
1100 source "arch/arm/mach-w90x900/Kconfig"
1101
1102 # Definitions to make life easier
1103 config ARCH_ACORN
1104         bool
1105
1106 config PLAT_IOP
1107         bool
1108         select GENERIC_CLOCKEVENTS
1109         select HAVE_SCHED_CLOCK
1110
1111 config PLAT_ORION
1112         bool
1113         select CLKSRC_MMIO
1114         select GENERIC_IRQ_CHIP
1115         select HAVE_SCHED_CLOCK
1116
1117 config PLAT_PXA
1118         bool
1119
1120 config PLAT_VERSATILE
1121         bool
1122
1123 config ARM_TIMER_SP804
1124         bool
1125         select CLKSRC_MMIO
1126
1127 source arch/arm/mm/Kconfig
1128
1129 config IWMMXT
1130         bool "Enable iWMMXt support"
1131         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1132         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1133         help
1134           Enable support for iWMMXt context switching at run time if
1135           running on a CPU that supports it.
1136
1137 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1138 config XSCALE_PMU
1139         bool
1140         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1141         default y
1142
1143 config CPU_HAS_PMU
1144         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1145                    (!ARCH_OMAP3 || OMAP3_EMU)
1146         default y
1147         bool
1148
1149 config MULTI_IRQ_HANDLER
1150         bool
1151         help
1152           Allow each machine to specify it's own IRQ handler at run time.
1153
1154 if !MMU
1155 source "arch/arm/Kconfig-nommu"
1156 endif
1157
1158 config ARM_ERRATA_411920
1159         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1160         depends on CPU_V6 || CPU_V6K
1161         help
1162           Invalidation of the Instruction Cache operation can
1163           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1164           It does not affect the MPCore. This option enables the ARM Ltd.
1165           recommended workaround.
1166
1167 config ARM_ERRATA_430973
1168         bool "ARM errata: Stale prediction on replaced interworking branch"
1169         depends on CPU_V7
1170         help
1171           This option enables the workaround for the 430973 Cortex-A8
1172           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1173           interworking branch is replaced with another code sequence at the
1174           same virtual address, whether due to self-modifying code or virtual
1175           to physical address re-mapping, Cortex-A8 does not recover from the
1176           stale interworking branch prediction. This results in Cortex-A8
1177           executing the new code sequence in the incorrect ARM or Thumb state.
1178           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1179           and also flushes the branch target cache at every context switch.
1180           Note that setting specific bits in the ACTLR register may not be
1181           available in non-secure mode.
1182
1183 config ARM_ERRATA_458693
1184         bool "ARM errata: Processor deadlock when a false hazard is created"
1185         depends on CPU_V7
1186         help
1187           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1188           erratum. For very specific sequences of memory operations, it is
1189           possible for a hazard condition intended for a cache line to instead
1190           be incorrectly associated with a different cache line. This false
1191           hazard might then cause a processor deadlock. The workaround enables
1192           the L1 caching of the NEON accesses and disables the PLD instruction
1193           in the ACTLR register. Note that setting specific bits in the ACTLR
1194           register may not be available in non-secure mode.
1195
1196 config ARM_ERRATA_460075
1197         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1198         depends on CPU_V7
1199         help
1200           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1201           erratum. Any asynchronous access to the L2 cache may encounter a
1202           situation in which recent store transactions to the L2 cache are lost
1203           and overwritten with stale memory contents from external memory. The
1204           workaround disables the write-allocate mode for the L2 cache via the
1205           ACTLR register. Note that setting specific bits in the ACTLR register
1206           may not be available in non-secure mode.
1207
1208 config ARM_ERRATA_742230
1209         bool "ARM errata: DMB operation may be faulty"
1210         depends on CPU_V7 && SMP
1211         help
1212           This option enables the workaround for the 742230 Cortex-A9
1213           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1214           between two write operations may not ensure the correct visibility
1215           ordering of the two writes. This workaround sets a specific bit in
1216           the diagnostic register of the Cortex-A9 which causes the DMB
1217           instruction to behave as a DSB, ensuring the correct behaviour of
1218           the two writes.
1219
1220 config ARM_ERRATA_742231
1221         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1222         depends on CPU_V7 && SMP
1223         help
1224           This option enables the workaround for the 742231 Cortex-A9
1225           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1226           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1227           accessing some data located in the same cache line, may get corrupted
1228           data due to bad handling of the address hazard when the line gets
1229           replaced from one of the CPUs at the same time as another CPU is
1230           accessing it. This workaround sets specific bits in the diagnostic
1231           register of the Cortex-A9 which reduces the linefill issuing
1232           capabilities of the processor.
1233
1234 config PL310_ERRATA_588369
1235         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1236         depends on CACHE_L2X0
1237         help
1238            The PL310 L2 cache controller implements three types of Clean &
1239            Invalidate maintenance operations: by Physical Address
1240            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1241            They are architecturally defined to behave as the execution of a
1242            clean operation followed immediately by an invalidate operation,
1243            both performing to the same memory location. This functionality
1244            is not correctly implemented in PL310 as clean lines are not
1245            invalidated as a result of these operations.
1246
1247 config ARM_ERRATA_720789
1248         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1249         depends on CPU_V7 && SMP
1250         help
1251           This option enables the workaround for the 720789 Cortex-A9 (prior to
1252           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1253           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1254           As a consequence of this erratum, some TLB entries which should be
1255           invalidated are not, resulting in an incoherency in the system page
1256           tables. The workaround changes the TLB flushing routines to invalidate
1257           entries regardless of the ASID.
1258
1259 config PL310_ERRATA_727915
1260         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1261         depends on CACHE_L2X0
1262         help
1263           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1264           operation (offset 0x7FC). This operation runs in background so that
1265           PL310 can handle normal accesses while it is in progress. Under very
1266           rare circumstances, due to this erratum, write data can be lost when
1267           PL310 treats a cacheable write transaction during a Clean &
1268           Invalidate by Way operation.
1269
1270 config ARM_ERRATA_743622
1271         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1272         depends on CPU_V7
1273         help
1274           This option enables the workaround for the 743622 Cortex-A9
1275           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1276           optimisation in the Cortex-A9 Store Buffer may lead to data
1277           corruption. This workaround sets a specific bit in the diagnostic
1278           register of the Cortex-A9 which disables the Store Buffer
1279           optimisation, preventing the defect from occurring. This has no
1280           visible impact on the overall performance or power consumption of the
1281           processor.
1282
1283 config ARM_ERRATA_751472
1284         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1285         depends on CPU_V7 && SMP
1286         help
1287           This option enables the workaround for the 751472 Cortex-A9 (prior
1288           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1289           completion of a following broadcasted operation if the second
1290           operation is received by a CPU before the ICIALLUIS has completed,
1291           potentially leading to corrupted entries in the cache or TLB.
1292
1293 config ARM_ERRATA_753970
1294         bool "ARM errata: cache sync operation may be faulty"
1295         depends on CACHE_PL310
1296         help
1297           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1298
1299           Under some condition the effect of cache sync operation on
1300           the store buffer still remains when the operation completes.
1301           This means that the store buffer is always asked to drain and
1302           this prevents it from merging any further writes. The workaround
1303           is to replace the normal offset of cache sync operation (0x730)
1304           by another offset targeting an unmapped PL310 register 0x740.
1305           This has the same effect as the cache sync operation: store buffer
1306           drain and waiting for all buffers empty.
1307
1308 config ARM_ERRATA_754322
1309         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1310         depends on CPU_V7
1311         help
1312           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1313           r3p*) erratum. A speculative memory access may cause a page table walk
1314           which starts prior to an ASID switch but completes afterwards. This
1315           can populate the micro-TLB with a stale entry which may be hit with
1316           the new ASID. This workaround places two dsb instructions in the mm
1317           switching code so that no page table walks can cross the ASID switch.
1318
1319 config ARM_ERRATA_754327
1320         bool "ARM errata: no automatic Store Buffer drain"
1321         depends on CPU_V7 && SMP
1322         help
1323           This option enables the workaround for the 754327 Cortex-A9 (prior to
1324           r2p0) erratum. The Store Buffer does not have any automatic draining
1325           mechanism and therefore a livelock may occur if an external agent
1326           continuously polls a memory location waiting to observe an update.
1327           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1328           written polling loops from denying visibility of updates to memory.
1329
1330 config ARM_ERRATA_364296
1331         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1332         depends on CPU_V6 && !SMP
1333         help
1334           This options enables the workaround for the 364296 ARM1136
1335           r0p2 erratum (possible cache data corruption with
1336           hit-under-miss enabled). It sets the undocumented bit 31 in
1337           the auxiliary control register and the FI bit in the control
1338           register, thus disabling hit-under-miss without putting the
1339           processor into full low interrupt latency mode. ARM11MPCore
1340           is not affected.
1341
1342 config ARM_ERRATA_764369
1343         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1344         depends on CPU_V7 && SMP
1345         help
1346           This option enables the workaround for erratum 764369
1347           affecting Cortex-A9 MPCore with two or more processors (all
1348           current revisions). Under certain timing circumstances, a data
1349           cache line maintenance operation by MVA targeting an Inner
1350           Shareable memory region may fail to proceed up to either the
1351           Point of Coherency or to the Point of Unification of the
1352           system. This workaround adds a DSB instruction before the
1353           relevant cache maintenance functions and sets a specific bit
1354           in the diagnostic control register of the SCU.
1355
1356 endmenu
1357
1358 source "arch/arm/common/Kconfig"
1359
1360 menu "Bus support"
1361
1362 config ARM_AMBA
1363         bool
1364
1365 config ISA
1366         bool
1367         help
1368           Find out whether you have ISA slots on your motherboard.  ISA is the
1369           name of a bus system, i.e. the way the CPU talks to the other stuff
1370           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1371           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1372           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1373
1374 # Select ISA DMA controller support
1375 config ISA_DMA
1376         bool
1377         select ISA_DMA_API
1378
1379 # Select ISA DMA interface
1380 config ISA_DMA_API
1381         bool
1382
1383 config PCI
1384         bool "PCI support" if MIGHT_HAVE_PCI
1385         help
1386           Find out whether you have a PCI motherboard. PCI is the name of a
1387           bus system, i.e. the way the CPU talks to the other stuff inside
1388           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1389           VESA. If you have PCI, say Y, otherwise N.
1390
1391 config PCI_DOMAINS
1392         bool
1393         depends on PCI
1394
1395 config PCI_NANOENGINE
1396         bool "BSE nanoEngine PCI support"
1397         depends on SA1100_NANOENGINE
1398         help
1399           Enable PCI on the BSE nanoEngine board.
1400
1401 config PCI_SYSCALL
1402         def_bool PCI
1403
1404 # Select the host bridge type
1405 config PCI_HOST_VIA82C505
1406         bool
1407         depends on PCI && ARCH_SHARK
1408         default y
1409
1410 config PCI_HOST_ITE8152
1411         bool
1412         depends on PCI && MACH_ARMCORE
1413         default y
1414         select DMABOUNCE
1415
1416 source "drivers/pci/Kconfig"
1417
1418 source "drivers/pcmcia/Kconfig"
1419
1420 endmenu
1421
1422 menu "Kernel Features"
1423
1424 source "kernel/time/Kconfig"
1425
1426 config SMP
1427         bool "Symmetric Multi-Processing"
1428         depends on CPU_V6K || CPU_V7
1429         depends on GENERIC_CLOCKEVENTS
1430         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1431                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1432                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1433                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE || ARCH_HIGHBANK || SOC_IMX6Q
1434         depends on MMU
1435         select USE_GENERIC_SMP_HELPERS
1436         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1437         help
1438           This enables support for systems with more than one CPU. If you have
1439           a system with only one CPU, like most personal computers, say N. If
1440           you have a system with more than one CPU, say Y.
1441
1442           If you say N here, the kernel will run on single and multiprocessor
1443           machines, but will use only one CPU of a multiprocessor machine. If
1444           you say Y here, the kernel will run on many, but not all, single
1445           processor machines. On a single processor machine, the kernel will
1446           run faster if you say N here.
1447
1448           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1449           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1450           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1451
1452           If you don't know what to do here, say N.
1453
1454 config SMP_ON_UP
1455         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1456         depends on EXPERIMENTAL
1457         depends on SMP && !XIP_KERNEL
1458         default y
1459         help
1460           SMP kernels contain instructions which fail on non-SMP processors.
1461           Enabling this option allows the kernel to modify itself to make
1462           these instructions safe.  Disabling it allows about 1K of space
1463           savings.
1464
1465           If you don't know what to do here, say Y.
1466
1467 config ARM_CPU_TOPOLOGY
1468         bool "Support cpu topology definition"
1469         depends on SMP && CPU_V7
1470         default y
1471         help
1472           Support ARM cpu topology definition. The MPIDR register defines
1473           affinity between processors which is then used to describe the cpu
1474           topology of an ARM System.
1475
1476 config SCHED_MC
1477         bool "Multi-core scheduler support"
1478         depends on ARM_CPU_TOPOLOGY
1479         help
1480           Multi-core scheduler support improves the CPU scheduler's decision
1481           making when dealing with multi-core CPU chips at a cost of slightly
1482           increased overhead in some places. If unsure say N here.
1483
1484 config SCHED_SMT
1485         bool "SMT scheduler support"
1486         depends on ARM_CPU_TOPOLOGY
1487         help
1488           Improves the CPU scheduler's decision making when dealing with
1489           MultiThreading at a cost of slightly increased overhead in some
1490           places. If unsure say N here.
1491
1492 config HAVE_ARM_SCU
1493         bool
1494         help
1495           This option enables support for the ARM system coherency unit
1496
1497 config HAVE_ARM_TWD
1498         bool
1499         depends on SMP
1500         select TICK_ONESHOT
1501         help
1502           This options enables support for the ARM timer and watchdog unit
1503
1504 choice
1505         prompt "Memory split"
1506         default VMSPLIT_3G
1507         help
1508           Select the desired split between kernel and user memory.
1509
1510           If you are not absolutely sure what you are doing, leave this
1511           option alone!
1512
1513         config VMSPLIT_3G
1514                 bool "3G/1G user/kernel split"
1515         config VMSPLIT_2G
1516                 bool "2G/2G user/kernel split"
1517         config VMSPLIT_1G
1518                 bool "1G/3G user/kernel split"
1519 endchoice
1520
1521 config PAGE_OFFSET
1522         hex
1523         default 0x40000000 if VMSPLIT_1G
1524         default 0x80000000 if VMSPLIT_2G
1525         default 0xC0000000
1526
1527 config NR_CPUS
1528         int "Maximum number of CPUs (2-32)"
1529         range 2 32
1530         depends on SMP
1531         default "4"
1532
1533 config HOTPLUG_CPU
1534         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1535         depends on SMP && HOTPLUG && EXPERIMENTAL
1536         help
1537           Say Y here to experiment with turning CPUs off and on.  CPUs
1538           can be controlled through /sys/devices/system/cpu.
1539
1540 config LOCAL_TIMERS
1541         bool "Use local timer interrupts"
1542         depends on SMP
1543         default y
1544         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1545         help
1546           Enable support for local timers on SMP platforms, rather then the
1547           legacy IPI broadcast method.  Local timers allows the system
1548           accounting to be spread across the timer interval, preventing a
1549           "thundering herd" at every timer tick.
1550
1551 source kernel/Kconfig.preempt
1552
1553 config HZ
1554         int
1555         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1556                 ARCH_S5PV210 || ARCH_EXYNOS4
1557         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1558         default AT91_TIMER_HZ if ARCH_AT91
1559         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1560         default 100
1561
1562 config THUMB2_KERNEL
1563         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1564         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1565         select AEABI
1566         select ARM_ASM_UNIFIED
1567         select ARM_UNWIND
1568         help
1569           By enabling this option, the kernel will be compiled in
1570           Thumb-2 mode. A compiler/assembler that understand the unified
1571           ARM-Thumb syntax is needed.
1572
1573           If unsure, say N.
1574
1575 config THUMB2_AVOID_R_ARM_THM_JUMP11
1576         bool "Work around buggy Thumb-2 short branch relocations in gas"
1577         depends on THUMB2_KERNEL && MODULES
1578         default y
1579         help
1580           Various binutils versions can resolve Thumb-2 branches to
1581           locally-defined, preemptible global symbols as short-range "b.n"
1582           branch instructions.
1583
1584           This is a problem, because there's no guarantee the final
1585           destination of the symbol, or any candidate locations for a
1586           trampoline, are within range of the branch.  For this reason, the
1587           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1588           relocation in modules at all, and it makes little sense to add
1589           support.
1590
1591           The symptom is that the kernel fails with an "unsupported
1592           relocation" error when loading some modules.
1593
1594           Until fixed tools are available, passing
1595           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1596           code which hits this problem, at the cost of a bit of extra runtime
1597           stack usage in some cases.
1598
1599           The problem is described in more detail at:
1600               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1601
1602           Only Thumb-2 kernels are affected.
1603
1604           Unless you are sure your tools don't have this problem, say Y.
1605
1606 config ARM_ASM_UNIFIED
1607         bool
1608
1609 config AEABI
1610         bool "Use the ARM EABI to compile the kernel"
1611         help
1612           This option allows for the kernel to be compiled using the latest
1613           ARM ABI (aka EABI).  This is only useful if you are using a user
1614           space environment that is also compiled with EABI.
1615
1616           Since there are major incompatibilities between the legacy ABI and
1617           EABI, especially with regard to structure member alignment, this
1618           option also changes the kernel syscall calling convention to
1619           disambiguate both ABIs and allow for backward compatibility support
1620           (selected with CONFIG_OABI_COMPAT).
1621
1622           To use this you need GCC version 4.0.0 or later.
1623
1624 config OABI_COMPAT
1625         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1626         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1627         default y
1628         help
1629           This option preserves the old syscall interface along with the
1630           new (ARM EABI) one. It also provides a compatibility layer to
1631           intercept syscalls that have structure arguments which layout
1632           in memory differs between the legacy ABI and the new ARM EABI
1633           (only for non "thumb" binaries). This option adds a tiny
1634           overhead to all syscalls and produces a slightly larger kernel.
1635           If you know you'll be using only pure EABI user space then you
1636           can say N here. If this option is not selected and you attempt
1637           to execute a legacy ABI binary then the result will be
1638           UNPREDICTABLE (in fact it can be predicted that it won't work
1639           at all). If in doubt say Y.
1640
1641 config ARCH_HAS_HOLES_MEMORYMODEL
1642         bool
1643
1644 config ARCH_SPARSEMEM_ENABLE
1645         bool
1646
1647 config ARCH_SPARSEMEM_DEFAULT
1648         def_bool ARCH_SPARSEMEM_ENABLE
1649
1650 config ARCH_SELECT_MEMORY_MODEL
1651         def_bool ARCH_SPARSEMEM_ENABLE
1652
1653 config HAVE_ARCH_PFN_VALID
1654         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1655
1656 config HIGHMEM
1657         bool "High Memory Support"
1658         depends on MMU
1659         help
1660           The address space of ARM processors is only 4 Gigabytes large
1661           and it has to accommodate user address space, kernel address
1662           space as well as some memory mapped IO. That means that, if you
1663           have a large amount of physical memory and/or IO, not all of the
1664           memory can be "permanently mapped" by the kernel. The physical
1665           memory that is not permanently mapped is called "high memory".
1666
1667           Depending on the selected kernel/user memory split, minimum
1668           vmalloc space and actual amount of RAM, you may not need this
1669           option which should result in a slightly faster kernel.
1670
1671           If unsure, say n.
1672
1673 config HIGHPTE
1674         bool "Allocate 2nd-level pagetables from highmem"
1675         depends on HIGHMEM
1676
1677 config HW_PERF_EVENTS
1678         bool "Enable hardware performance counter support for perf events"
1679         depends on PERF_EVENTS && CPU_HAS_PMU
1680         default y
1681         help
1682           Enable hardware performance counter support for perf events. If
1683           disabled, perf events will use software events only.
1684
1685 source "mm/Kconfig"
1686
1687 config FORCE_MAX_ZONEORDER
1688         int "Maximum zone order" if ARCH_SHMOBILE
1689         range 11 64 if ARCH_SHMOBILE
1690         default "9" if SA1111
1691         default "11"
1692         help
1693           The kernel memory allocator divides physically contiguous memory
1694           blocks into "zones", where each zone is a power of two number of
1695           pages.  This option selects the largest power of two that the kernel
1696           keeps in the memory allocator.  If you need to allocate very large
1697           blocks of physically contiguous memory, then you may need to
1698           increase this value.
1699
1700           This config option is actually maximum order plus one. For example,
1701           a value of 11 means that the largest free memory block is 2^10 pages.
1702
1703 config LEDS
1704         bool "Timer and CPU usage LEDs"
1705         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1706                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1707                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1708                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1709                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1710                    ARCH_AT91 || ARCH_DAVINCI || \
1711                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1712         help
1713           If you say Y here, the LEDs on your machine will be used
1714           to provide useful information about your current system status.
1715
1716           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1717           be able to select which LEDs are active using the options below. If
1718           you are compiling a kernel for the EBSA-110 or the LART however, the
1719           red LED will simply flash regularly to indicate that the system is
1720           still functional. It is safe to say Y here if you have a CATS
1721           system, but the driver will do nothing.
1722
1723 config LEDS_TIMER
1724         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1725                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1726                             || MACH_OMAP_PERSEUS2
1727         depends on LEDS
1728         depends on !GENERIC_CLOCKEVENTS
1729         default y if ARCH_EBSA110
1730         help
1731           If you say Y here, one of the system LEDs (the green one on the
1732           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1733           will flash regularly to indicate that the system is still
1734           operational. This is mainly useful to kernel hackers who are
1735           debugging unstable kernels.
1736
1737           The LART uses the same LED for both Timer LED and CPU usage LED
1738           functions. You may choose to use both, but the Timer LED function
1739           will overrule the CPU usage LED.
1740
1741 config LEDS_CPU
1742         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1743                         !ARCH_OMAP) \
1744                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1745                         || MACH_OMAP_PERSEUS2
1746         depends on LEDS
1747         help
1748           If you say Y here, the red LED will be used to give a good real
1749           time indication of CPU usage, by lighting whenever the idle task
1750           is not currently executing.
1751
1752           The LART uses the same LED for both Timer LED and CPU usage LED
1753           functions. You may choose to use both, but the Timer LED function
1754           will overrule the CPU usage LED.
1755
1756 config ALIGNMENT_TRAP
1757         bool
1758         depends on CPU_CP15_MMU
1759         default y if !ARCH_EBSA110
1760         select HAVE_PROC_CPU if PROC_FS
1761         help
1762           ARM processors cannot fetch/store information which is not
1763           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1764           address divisible by 4. On 32-bit ARM processors, these non-aligned
1765           fetch/store instructions will be emulated in software if you say
1766           here, which has a severe performance impact. This is necessary for
1767           correct operation of some network protocols. With an IP-only
1768           configuration it is safe to say N, otherwise say Y.
1769
1770 config UACCESS_WITH_MEMCPY
1771         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1772         depends on MMU && EXPERIMENTAL
1773         default y if CPU_FEROCEON
1774         help
1775           Implement faster copy_to_user and clear_user methods for CPU
1776           cores where a 8-word STM instruction give significantly higher
1777           memory write throughput than a sequence of individual 32bit stores.
1778
1779           A possible side effect is a slight increase in scheduling latency
1780           between threads sharing the same address space if they invoke
1781           such copy operations with large buffers.
1782
1783           However, if the CPU data cache is using a write-allocate mode,
1784           this option is unlikely to provide any performance gain.
1785
1786 config SECCOMP
1787         bool
1788         prompt "Enable seccomp to safely compute untrusted bytecode"
1789         ---help---
1790           This kernel feature is useful for number crunching applications
1791           that may need to compute untrusted bytecode during their
1792           execution. By using pipes or other transports made available to
1793           the process as file descriptors supporting the read/write
1794           syscalls, it's possible to isolate those applications in
1795           their own address space using seccomp. Once seccomp is
1796           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1797           and the task is only allowed to execute a few safe syscalls
1798           defined by each seccomp mode.
1799
1800 config CC_STACKPROTECTOR
1801         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1802         depends on EXPERIMENTAL
1803         help
1804           This option turns on the -fstack-protector GCC feature. This
1805           feature puts, at the beginning of functions, a canary value on
1806           the stack just before the return address, and validates
1807           the value just before actually returning.  Stack based buffer
1808           overflows (that need to overwrite this return address) now also
1809           overwrite the canary, which gets detected and the attack is then
1810           neutralized via a kernel panic.
1811           This feature requires gcc version 4.2 or above.
1812
1813 config DEPRECATED_PARAM_STRUCT
1814         bool "Provide old way to pass kernel parameters"
1815         help
1816           This was deprecated in 2001 and announced to live on for 5 years.
1817           Some old boot loaders still use this way.
1818
1819 endmenu
1820
1821 menu "Boot options"
1822
1823 config USE_OF
1824         bool "Flattened Device Tree support"
1825         select OF
1826         select OF_EARLY_FLATTREE
1827         select IRQ_DOMAIN
1828         help
1829           Include support for flattened device tree machine descriptions.
1830
1831 # Compressed boot loader in ROM.  Yes, we really want to ask about
1832 # TEXT and BSS so we preserve their values in the config files.
1833 config ZBOOT_ROM_TEXT
1834         hex "Compressed ROM boot loader base address"
1835         default "0"
1836         help
1837           The physical address at which the ROM-able zImage is to be
1838           placed in the target.  Platforms which normally make use of
1839           ROM-able zImage formats normally set this to a suitable
1840           value in their defconfig file.
1841
1842           If ZBOOT_ROM is not enabled, this has no effect.
1843
1844 config ZBOOT_ROM_BSS
1845         hex "Compressed ROM boot loader BSS address"
1846         default "0"
1847         help
1848           The base address of an area of read/write memory in the target
1849           for the ROM-able zImage which must be available while the
1850           decompressor is running. It must be large enough to hold the
1851           entire decompressed kernel plus an additional 128 KiB.
1852           Platforms which normally make use of ROM-able zImage formats
1853           normally set this to a suitable value in their defconfig file.
1854
1855           If ZBOOT_ROM is not enabled, this has no effect.
1856
1857 config ZBOOT_ROM
1858         bool "Compressed boot loader in ROM/flash"
1859         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1860         help
1861           Say Y here if you intend to execute your compressed kernel image
1862           (zImage) directly from ROM or flash.  If unsure, say N.
1863
1864 choice
1865         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1866         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1867         default ZBOOT_ROM_NONE
1868         help
1869           Include experimental SD/MMC loading code in the ROM-able zImage.
1870           With this enabled it is possible to write the the ROM-able zImage
1871           kernel image to an MMC or SD card and boot the kernel straight
1872           from the reset vector. At reset the processor Mask ROM will load
1873           the first part of the the ROM-able zImage which in turn loads the
1874           rest the kernel image to RAM.
1875
1876 config ZBOOT_ROM_NONE
1877         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1878         help
1879           Do not load image from SD or MMC
1880
1881 config ZBOOT_ROM_MMCIF
1882         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1883         help
1884           Load image from MMCIF hardware block.
1885
1886 config ZBOOT_ROM_SH_MOBILE_SDHI
1887         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1888         help
1889           Load image from SDHI hardware block
1890
1891 endchoice
1892
1893 config ARM_APPENDED_DTB
1894         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1895         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1896         help
1897           With this option, the boot code will look for a device tree binary
1898           (DTB) appended to zImage
1899           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1900
1901           This is meant as a backward compatibility convenience for those
1902           systems with a bootloader that can't be upgraded to accommodate
1903           the documented boot protocol using a device tree.
1904
1905           Beware that there is very little in terms of protection against
1906           this option being confused by leftover garbage in memory that might
1907           look like a DTB header after a reboot if no actual DTB is appended
1908           to zImage.  Do not leave this option active in a production kernel
1909           if you don't intend to always append a DTB.  Proper passing of the
1910           location into r2 of a bootloader provided DTB is always preferable
1911           to this option.
1912
1913 config ARM_ATAG_DTB_COMPAT
1914         bool "Supplement the appended DTB with traditional ATAG information"
1915         depends on ARM_APPENDED_DTB
1916         help
1917           Some old bootloaders can't be updated to a DTB capable one, yet
1918           they provide ATAGs with memory configuration, the ramdisk address,
1919           the kernel cmdline string, etc.  Such information is dynamically
1920           provided by the bootloader and can't always be stored in a static
1921           DTB.  To allow a device tree enabled kernel to be used with such
1922           bootloaders, this option allows zImage to extract the information
1923           from the ATAG list and store it at run time into the appended DTB.
1924
1925 config CMDLINE
1926         string "Default kernel command string"
1927         default ""
1928         help
1929           On some architectures (EBSA110 and CATS), there is currently no way
1930           for the boot loader to pass arguments to the kernel. For these
1931           architectures, you should supply some command-line options at build
1932           time by entering them here. As a minimum, you should specify the
1933           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1934
1935 choice
1936         prompt "Kernel command line type" if CMDLINE != ""
1937         default CMDLINE_FROM_BOOTLOADER
1938
1939 config CMDLINE_FROM_BOOTLOADER
1940         bool "Use bootloader kernel arguments if available"
1941         help
1942           Uses the command-line options passed by the boot loader. If
1943           the boot loader doesn't provide any, the default kernel command
1944           string provided in CMDLINE will be used.
1945
1946 config CMDLINE_EXTEND
1947         bool "Extend bootloader kernel arguments"
1948         help
1949           The command-line arguments provided by the boot loader will be
1950           appended to the default kernel command string.
1951
1952 config CMDLINE_FORCE
1953         bool "Always use the default kernel command string"
1954         help
1955           Always use the default kernel command string, even if the boot
1956           loader passes other arguments to the kernel.
1957           This is useful if you cannot or don't want to change the
1958           command-line options your boot loader passes to the kernel.
1959 endchoice
1960
1961 config XIP_KERNEL
1962         bool "Kernel Execute-In-Place from ROM"
1963         depends on !ZBOOT_ROM
1964         help
1965           Execute-In-Place allows the kernel to run from non-volatile storage
1966           directly addressable by the CPU, such as NOR flash. This saves RAM
1967           space since the text section of the kernel is not loaded from flash
1968           to RAM.  Read-write sections, such as the data section and stack,
1969           are still copied to RAM.  The XIP kernel is not compressed since
1970           it has to run directly from flash, so it will take more space to
1971           store it.  The flash address used to link the kernel object files,
1972           and for storing it, is configuration dependent. Therefore, if you
1973           say Y here, you must know the proper physical address where to
1974           store the kernel image depending on your own flash memory usage.
1975
1976           Also note that the make target becomes "make xipImage" rather than
1977           "make zImage" or "make Image".  The final kernel binary to put in
1978           ROM memory will be arch/arm/boot/xipImage.
1979
1980           If unsure, say N.
1981
1982 config XIP_PHYS_ADDR
1983         hex "XIP Kernel Physical Location"
1984         depends on XIP_KERNEL
1985         default "0x00080000"
1986         help
1987           This is the physical address in your flash memory the kernel will
1988           be linked for and stored to.  This address is dependent on your
1989           own flash usage.
1990
1991 config KEXEC
1992         bool "Kexec system call (EXPERIMENTAL)"
1993         depends on EXPERIMENTAL
1994         help
1995           kexec is a system call that implements the ability to shutdown your
1996           current kernel, and to start another kernel.  It is like a reboot
1997           but it is independent of the system firmware.   And like a reboot
1998           you can start any kernel with it, not just Linux.
1999
2000           It is an ongoing process to be certain the hardware in a machine
2001           is properly shutdown, so do not be surprised if this code does not
2002           initially work for you.  It may help to enable device hotplugging
2003           support.
2004
2005 config ATAGS_PROC
2006         bool "Export atags in procfs"
2007         depends on KEXEC
2008         default y
2009         help
2010           Should the atags used to boot the kernel be exported in an "atags"
2011           file in procfs. Useful with kexec.
2012
2013 config CRASH_DUMP
2014         bool "Build kdump crash kernel (EXPERIMENTAL)"
2015         depends on EXPERIMENTAL
2016         help
2017           Generate crash dump after being started by kexec. This should
2018           be normally only set in special crash dump kernels which are
2019           loaded in the main kernel with kexec-tools into a specially
2020           reserved region and then later executed after a crash by
2021           kdump/kexec. The crash dump kernel must be compiled to a
2022           memory address not used by the main kernel
2023
2024           For more details see Documentation/kdump/kdump.txt
2025
2026 config AUTO_ZRELADDR
2027         bool "Auto calculation of the decompressed kernel image address"
2028         depends on !ZBOOT_ROM && !ARCH_U300
2029         help
2030           ZRELADDR is the physical address where the decompressed kernel
2031           image will be placed. If AUTO_ZRELADDR is selected, the address
2032           will be determined at run-time by masking the current IP with
2033           0xf8000000. This assumes the zImage being placed in the first 128MB
2034           from start of memory.
2035
2036 endmenu
2037
2038 menu "CPU Power Management"
2039
2040 if ARCH_HAS_CPUFREQ
2041
2042 source "drivers/cpufreq/Kconfig"
2043
2044 config CPU_FREQ_IMX
2045         tristate "CPUfreq driver for i.MX CPUs"
2046         depends on ARCH_MXC && CPU_FREQ
2047         help
2048           This enables the CPUfreq driver for i.MX CPUs.
2049
2050 config CPU_FREQ_SA1100
2051         bool
2052
2053 config CPU_FREQ_SA1110
2054         bool
2055
2056 config CPU_FREQ_INTEGRATOR
2057         tristate "CPUfreq driver for ARM Integrator CPUs"
2058         depends on ARCH_INTEGRATOR && CPU_FREQ
2059         default y
2060         help
2061           This enables the CPUfreq driver for ARM Integrator CPUs.
2062
2063           For details, take a look at <file:Documentation/cpu-freq>.
2064
2065           If in doubt, say Y.
2066
2067 config CPU_FREQ_PXA
2068         bool
2069         depends on CPU_FREQ && ARCH_PXA && PXA25x
2070         default y
2071         select CPU_FREQ_TABLE
2072         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2073
2074 config CPU_FREQ_S3C
2075         bool
2076         help
2077           Internal configuration node for common cpufreq on Samsung SoC
2078
2079 config CPU_FREQ_S3C24XX
2080         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2081         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
2082         select CPU_FREQ_S3C
2083         help
2084           This enables the CPUfreq driver for the Samsung S3C24XX family
2085           of CPUs.
2086
2087           For details, take a look at <file:Documentation/cpu-freq>.
2088
2089           If in doubt, say N.
2090
2091 config CPU_FREQ_S3C24XX_PLL
2092         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2093         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2094         help
2095           Compile in support for changing the PLL frequency from the
2096           S3C24XX series CPUfreq driver. The PLL takes time to settle
2097           after a frequency change, so by default it is not enabled.
2098
2099           This also means that the PLL tables for the selected CPU(s) will
2100           be built which may increase the size of the kernel image.
2101
2102 config CPU_FREQ_S3C24XX_DEBUG
2103         bool "Debug CPUfreq Samsung driver core"
2104         depends on CPU_FREQ_S3C24XX
2105         help
2106           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2107
2108 config CPU_FREQ_S3C24XX_IODEBUG
2109         bool "Debug CPUfreq Samsung driver IO timing"
2110         depends on CPU_FREQ_S3C24XX
2111         help
2112           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2113
2114 config CPU_FREQ_S3C24XX_DEBUGFS
2115         bool "Export debugfs for CPUFreq"
2116         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2117         help
2118           Export status information via debugfs.
2119
2120 endif
2121
2122 source "drivers/cpuidle/Kconfig"
2123
2124 endmenu
2125
2126 menu "Floating point emulation"
2127
2128 comment "At least one emulation must be selected"
2129
2130 config FPE_NWFPE
2131         bool "NWFPE math emulation"
2132         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2133         ---help---
2134           Say Y to include the NWFPE floating point emulator in the kernel.
2135           This is necessary to run most binaries. Linux does not currently
2136           support floating point hardware so you need to say Y here even if
2137           your machine has an FPA or floating point co-processor podule.
2138
2139           You may say N here if you are going to load the Acorn FPEmulator
2140           early in the bootup.
2141
2142 config FPE_NWFPE_XP
2143         bool "Support extended precision"
2144         depends on FPE_NWFPE
2145         help
2146           Say Y to include 80-bit support in the kernel floating-point
2147           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2148           Note that gcc does not generate 80-bit operations by default,
2149           so in most cases this option only enlarges the size of the
2150           floating point emulator without any good reason.
2151
2152           You almost surely want to say N here.
2153
2154 config FPE_FASTFPE
2155         bool "FastFPE math emulation (EXPERIMENTAL)"
2156         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2157         ---help---
2158           Say Y here to include the FAST floating point emulator in the kernel.
2159           This is an experimental much faster emulator which now also has full
2160           precision for the mantissa.  It does not support any exceptions.
2161           It is very simple, and approximately 3-6 times faster than NWFPE.
2162
2163           It should be sufficient for most programs.  It may be not suitable
2164           for scientific calculations, but you have to check this for yourself.
2165           If you do not feel you need a faster FP emulation you should better
2166           choose NWFPE.
2167
2168 config VFP
2169         bool "VFP-format floating point maths"
2170         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2171         help
2172           Say Y to include VFP support code in the kernel. This is needed
2173           if your hardware includes a VFP unit.
2174
2175           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2176           release notes and additional status information.
2177
2178           Say N if your target does not have VFP hardware.
2179
2180 config VFPv3
2181         bool
2182         depends on VFP
2183         default y if CPU_V7
2184
2185 config NEON
2186         bool "Advanced SIMD (NEON) Extension support"
2187         depends on VFPv3 && CPU_V7
2188         help
2189           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2190           Extension.
2191
2192 endmenu
2193
2194 menu "Userspace binary formats"
2195
2196 source "fs/Kconfig.binfmt"
2197
2198 config ARTHUR
2199         tristate "RISC OS personality"
2200         depends on !AEABI
2201         help
2202           Say Y here to include the kernel code necessary if you want to run
2203           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2204           experimental; if this sounds frightening, say N and sleep in peace.
2205           You can also say M here to compile this support as a module (which
2206           will be called arthur).
2207
2208 endmenu
2209
2210 menu "Power management options"
2211
2212 source "kernel/power/Kconfig"
2213
2214 config ARCH_SUSPEND_POSSIBLE
2215         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2216         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2217                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2218         def_bool y
2219
2220 config ARM_CPU_SUSPEND
2221         def_bool PM_SLEEP
2222
2223 endmenu
2224
2225 source "net/Kconfig"
2226
2227 source "drivers/Kconfig"
2228
2229 source "fs/Kconfig"
2230
2231 source "arch/arm/Kconfig.debug"
2232
2233 source "security/Kconfig"
2234
2235 source "crypto/Kconfig"
2236
2237 source "lib/Kconfig"