Merge branch 'next/dt' of git://git.linaro.org/people/arnd/arm-soc
[pandora-kernel.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE if PCI || ISA || PCMCIA
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         select CPU_PM if (SUSPEND || CPU_IDLE)
33         help
34           The ARM series is a line of low-power-consumption RISC chip designs
35           licensed by ARM Ltd and targeted at embedded applications and
36           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
37           manufactured, but legacy ARM-based PC hardware remains popular in
38           Europe.  There is an ARM Linux project with a web page at
39           <http://www.arm.linux.org.uk/>.
40
41 config ARM_HAS_SG_CHAIN
42         bool
43
44 config HAVE_PWM
45         bool
46
47 config MIGHT_HAVE_PCI
48         bool
49
50 config SYS_SUPPORTS_APM_EMULATION
51         bool
52
53 config HAVE_SCHED_CLOCK
54         bool
55
56 config GENERIC_GPIO
57         bool
58
59 config ARCH_USES_GETTIMEOFFSET
60         bool
61         default n
62
63 config GENERIC_CLOCKEVENTS
64         bool
65
66 config GENERIC_CLOCKEVENTS_BROADCAST
67         bool
68         depends on GENERIC_CLOCKEVENTS
69         default y if SMP
70
71 config KTIME_SCALAR
72         bool
73         default y
74
75 config HAVE_TCM
76         bool
77         select GENERIC_ALLOCATOR
78
79 config HAVE_PROC_CPU
80         bool
81
82 config NO_IOPORT
83         bool
84
85 config EISA
86         bool
87         ---help---
88           The Extended Industry Standard Architecture (EISA) bus was
89           developed as an open alternative to the IBM MicroChannel bus.
90
91           The EISA bus provided some of the features of the IBM MicroChannel
92           bus while maintaining backward compatibility with cards made for
93           the older ISA bus.  The EISA bus saw limited use between 1988 and
94           1995 when it was made obsolete by the PCI bus.
95
96           Say Y here if you are building a kernel for an EISA-based machine.
97
98           Otherwise, say N.
99
100 config SBUS
101         bool
102
103 config MCA
104         bool
105         help
106           MicroChannel Architecture is found in some IBM PS/2 machines and
107           laptops.  It is a bus system similar to PCI or ISA. See
108           <file:Documentation/mca.txt> (and especially the web page given
109           there) before attempting to build an MCA bus kernel.
110
111 config STACKTRACE_SUPPORT
112         bool
113         default y
114
115 config HAVE_LATENCYTOP_SUPPORT
116         bool
117         depends on !SMP
118         default y
119
120 config LOCKDEP_SUPPORT
121         bool
122         default y
123
124 config TRACE_IRQFLAGS_SUPPORT
125         bool
126         default y
127
128 config HARDIRQS_SW_RESEND
129         bool
130         default y
131
132 config GENERIC_IRQ_PROBE
133         bool
134         default y
135
136 config GENERIC_LOCKBREAK
137         bool
138         default y
139         depends on SMP && PREEMPT
140
141 config RWSEM_GENERIC_SPINLOCK
142         bool
143         default y
144
145 config RWSEM_XCHGADD_ALGORITHM
146         bool
147
148 config ARCH_HAS_ILOG2_U32
149         bool
150
151 config ARCH_HAS_ILOG2_U64
152         bool
153
154 config ARCH_HAS_CPUFREQ
155         bool
156         help
157           Internal node to signify that the ARCH has CPUFREQ support
158           and that the relevant menu configurations are displayed for
159           it.
160
161 config ARCH_HAS_CPU_IDLE_WAIT
162        def_bool y
163
164 config GENERIC_HWEIGHT
165         bool
166         default y
167
168 config GENERIC_CALIBRATE_DELAY
169         bool
170         default y
171
172 config ARCH_MAY_HAVE_PC_FDC
173         bool
174
175 config ZONE_DMA
176         bool
177
178 config NEED_DMA_MAP_STATE
179        def_bool y
180
181 config GENERIC_ISA_DMA
182         bool
183
184 config FIQ
185         bool
186
187 config ARCH_MTD_XIP
188         bool
189
190 config VECTORS_BASE
191         hex
192         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
193         default DRAM_BASE if REMAP_VECTORS_TO_RAM
194         default 0x00000000
195         help
196           The base address of exception vectors.
197
198 config ARM_PATCH_PHYS_VIRT
199         bool "Patch physical to virtual translations at runtime" if EMBEDDED
200         default y
201         depends on !XIP_KERNEL && MMU
202         depends on !ARCH_REALVIEW || !SPARSEMEM
203         help
204           Patch phys-to-virt and virt-to-phys translation functions at
205           boot and module load time according to the position of the
206           kernel in system memory.
207
208           This can only be used with non-XIP MMU kernels where the base
209           of physical memory is at a 16MB boundary.
210
211           Only disable this option if you know that you do not require
212           this feature (eg, building a kernel for a single machine) and
213           you need to shrink the kernel to the minimal size.
214
215 config NEED_MACH_MEMORY_H
216         bool
217         help
218           Select this when mach/memory.h is required to provide special
219           definitions for this platform.  The need for mach/memory.h should
220           be avoided when possible.
221
222 config PHYS_OFFSET
223         hex "Physical address of main memory"
224         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
225         help
226           Please provide the physical address corresponding to the
227           location of main memory in your system.
228
229 config GENERIC_BUG
230         def_bool y
231         depends on BUG
232
233 source "init/Kconfig"
234
235 source "kernel/Kconfig.freezer"
236
237 menu "System Type"
238
239 config MMU
240         bool "MMU-based Paged Memory Management Support"
241         default y
242         help
243           Select if you want MMU-based virtualised addressing space
244           support by paged memory management. If unsure, say 'Y'.
245
246 #
247 # The "ARM system type" choice list is ordered alphabetically by option
248 # text.  Please add new entries in the option alphabetic order.
249 #
250 choice
251         prompt "ARM system type"
252         default ARCH_VERSATILE
253
254 config ARCH_INTEGRATOR
255         bool "ARM Ltd. Integrator family"
256         select ARM_AMBA
257         select ARCH_HAS_CPUFREQ
258         select CLKDEV_LOOKUP
259         select HAVE_MACH_CLKDEV
260         select ICST
261         select GENERIC_CLOCKEVENTS
262         select PLAT_VERSATILE
263         select PLAT_VERSATILE_FPGA_IRQ
264         select NEED_MACH_MEMORY_H
265         help
266           Support for ARM's Integrator platform.
267
268 config ARCH_REALVIEW
269         bool "ARM Ltd. RealView family"
270         select ARM_AMBA
271         select CLKDEV_LOOKUP
272         select HAVE_MACH_CLKDEV
273         select ICST
274         select GENERIC_CLOCKEVENTS
275         select ARCH_WANT_OPTIONAL_GPIOLIB
276         select PLAT_VERSATILE
277         select PLAT_VERSATILE_CLCD
278         select ARM_TIMER_SP804
279         select GPIO_PL061 if GPIOLIB
280         select NEED_MACH_MEMORY_H
281         help
282           This enables support for ARM Ltd RealView boards.
283
284 config ARCH_VERSATILE
285         bool "ARM Ltd. Versatile family"
286         select ARM_AMBA
287         select ARM_VIC
288         select CLKDEV_LOOKUP
289         select HAVE_MACH_CLKDEV
290         select ICST
291         select GENERIC_CLOCKEVENTS
292         select ARCH_WANT_OPTIONAL_GPIOLIB
293         select PLAT_VERSATILE
294         select PLAT_VERSATILE_CLCD
295         select PLAT_VERSATILE_FPGA_IRQ
296         select ARM_TIMER_SP804
297         help
298           This enables support for ARM Ltd Versatile board.
299
300 config ARCH_VEXPRESS
301         bool "ARM Ltd. Versatile Express family"
302         select ARCH_WANT_OPTIONAL_GPIOLIB
303         select ARM_AMBA
304         select ARM_TIMER_SP804
305         select CLKDEV_LOOKUP
306         select HAVE_MACH_CLKDEV
307         select GENERIC_CLOCKEVENTS
308         select HAVE_CLK
309         select HAVE_PATA_PLATFORM
310         select ICST
311         select PLAT_VERSATILE
312         select PLAT_VERSATILE_CLCD
313         help
314           This enables support for the ARM Ltd Versatile Express boards.
315
316 config ARCH_AT91
317         bool "Atmel AT91"
318         select ARCH_REQUIRE_GPIOLIB
319         select HAVE_CLK
320         select CLKDEV_LOOKUP
321         help
322           This enables support for systems based on the Atmel AT91RM9200,
323           AT91SAM9 and AT91CAP9 processors.
324
325 config ARCH_BCMRING
326         bool "Broadcom BCMRING"
327         depends on MMU
328         select CPU_V6
329         select ARM_AMBA
330         select ARM_TIMER_SP804
331         select CLKDEV_LOOKUP
332         select GENERIC_CLOCKEVENTS
333         select ARCH_WANT_OPTIONAL_GPIOLIB
334         help
335           Support for Broadcom's BCMRing platform.
336
337 config ARCH_CLPS711X
338         bool "Cirrus Logic CLPS711x/EP721x-based"
339         select CPU_ARM720T
340         select ARCH_USES_GETTIMEOFFSET
341         select NEED_MACH_MEMORY_H
342         help
343           Support for Cirrus Logic 711x/721x based boards.
344
345 config ARCH_CNS3XXX
346         bool "Cavium Networks CNS3XXX family"
347         select CPU_V6K
348         select GENERIC_CLOCKEVENTS
349         select ARM_GIC
350         select MIGHT_HAVE_PCI
351         select PCI_DOMAINS if PCI
352         help
353           Support for Cavium Networks CNS3XXX platform.
354
355 config ARCH_GEMINI
356         bool "Cortina Systems Gemini"
357         select CPU_FA526
358         select ARCH_REQUIRE_GPIOLIB
359         select ARCH_USES_GETTIMEOFFSET
360         help
361           Support for the Cortina Systems Gemini family SoCs
362
363 config ARCH_PRIMA2
364         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
365         select CPU_V7
366         select NO_IOPORT
367         select GENERIC_CLOCKEVENTS
368         select CLKDEV_LOOKUP
369         select GENERIC_IRQ_CHIP
370         select USE_OF
371         select ZONE_DMA
372         help
373           Support for CSR SiRFSoC ARM Cortex A9 Platform
374
375 config ARCH_EBSA110
376         bool "EBSA-110"
377         select CPU_SA110
378         select ISA
379         select NO_IOPORT
380         select ARCH_USES_GETTIMEOFFSET
381         select NEED_MACH_MEMORY_H
382         help
383           This is an evaluation board for the StrongARM processor available
384           from Digital. It has limited hardware on-board, including an
385           Ethernet interface, two PCMCIA sockets, two serial ports and a
386           parallel port.
387
388 config ARCH_EP93XX
389         bool "EP93xx-based"
390         select CPU_ARM920T
391         select ARM_AMBA
392         select ARM_VIC
393         select CLKDEV_LOOKUP
394         select ARCH_REQUIRE_GPIOLIB
395         select ARCH_HAS_HOLES_MEMORYMODEL
396         select ARCH_USES_GETTIMEOFFSET
397         select NEED_MACH_MEMORY_H
398         help
399           This enables support for the Cirrus EP93xx series of CPUs.
400
401 config ARCH_FOOTBRIDGE
402         bool "FootBridge"
403         select CPU_SA110
404         select FOOTBRIDGE
405         select GENERIC_CLOCKEVENTS
406         select HAVE_IDE
407         select NEED_MACH_MEMORY_H
408         help
409           Support for systems based on the DC21285 companion chip
410           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
411
412 config ARCH_MXC
413         bool "Freescale MXC/iMX-based"
414         select GENERIC_CLOCKEVENTS
415         select ARCH_REQUIRE_GPIOLIB
416         select CLKDEV_LOOKUP
417         select CLKSRC_MMIO
418         select GENERIC_IRQ_CHIP
419         select HAVE_SCHED_CLOCK
420         select MULTI_IRQ_HANDLER
421         help
422           Support for Freescale MXC/iMX-based family of processors
423
424 config ARCH_MXS
425         bool "Freescale MXS-based"
426         select GENERIC_CLOCKEVENTS
427         select ARCH_REQUIRE_GPIOLIB
428         select CLKDEV_LOOKUP
429         select CLKSRC_MMIO
430         help
431           Support for Freescale MXS-based family of processors
432
433 config ARCH_NETX
434         bool "Hilscher NetX based"
435         select CLKSRC_MMIO
436         select CPU_ARM926T
437         select ARM_VIC
438         select GENERIC_CLOCKEVENTS
439         help
440           This enables support for systems based on the Hilscher NetX Soc
441
442 config ARCH_H720X
443         bool "Hynix HMS720x-based"
444         select CPU_ARM720T
445         select ISA_DMA_API
446         select ARCH_USES_GETTIMEOFFSET
447         help
448           This enables support for systems based on the Hynix HMS720x
449
450 config ARCH_IOP13XX
451         bool "IOP13xx-based"
452         depends on MMU
453         select CPU_XSC3
454         select PLAT_IOP
455         select PCI
456         select ARCH_SUPPORTS_MSI
457         select VMSPLIT_1G
458         select NEED_MACH_MEMORY_H
459         help
460           Support for Intel's IOP13XX (XScale) family of processors.
461
462 config ARCH_IOP32X
463         bool "IOP32x-based"
464         depends on MMU
465         select CPU_XSCALE
466         select PLAT_IOP
467         select PCI
468         select ARCH_REQUIRE_GPIOLIB
469         help
470           Support for Intel's 80219 and IOP32X (XScale) family of
471           processors.
472
473 config ARCH_IOP33X
474         bool "IOP33x-based"
475         depends on MMU
476         select CPU_XSCALE
477         select PLAT_IOP
478         select PCI
479         select ARCH_REQUIRE_GPIOLIB
480         help
481           Support for Intel's IOP33X (XScale) family of processors.
482
483 config ARCH_IXP23XX
484         bool "IXP23XX-based"
485         depends on MMU
486         select CPU_XSC3
487         select PCI
488         select ARCH_USES_GETTIMEOFFSET
489         select NEED_MACH_MEMORY_H
490         help
491           Support for Intel's IXP23xx (XScale) family of processors.
492
493 config ARCH_IXP2000
494         bool "IXP2400/2800-based"
495         depends on MMU
496         select CPU_XSCALE
497         select PCI
498         select ARCH_USES_GETTIMEOFFSET
499         select NEED_MACH_MEMORY_H
500         help
501           Support for Intel's IXP2400/2800 (XScale) family of processors.
502
503 config ARCH_IXP4XX
504         bool "IXP4xx-based"
505         depends on MMU
506         select CLKSRC_MMIO
507         select CPU_XSCALE
508         select GENERIC_GPIO
509         select GENERIC_CLOCKEVENTS
510         select HAVE_SCHED_CLOCK
511         select MIGHT_HAVE_PCI
512         select DMABOUNCE if PCI
513         help
514           Support for Intel's IXP4XX (XScale) family of processors.
515
516 config ARCH_DOVE
517         bool "Marvell Dove"
518         select CPU_V7
519         select PCI
520         select ARCH_REQUIRE_GPIOLIB
521         select GENERIC_CLOCKEVENTS
522         select PLAT_ORION
523         help
524           Support for the Marvell Dove SoC 88AP510
525
526 config ARCH_KIRKWOOD
527         bool "Marvell Kirkwood"
528         select CPU_FEROCEON
529         select PCI
530         select ARCH_REQUIRE_GPIOLIB
531         select GENERIC_CLOCKEVENTS
532         select PLAT_ORION
533         help
534           Support for the following Marvell Kirkwood series SoCs:
535           88F6180, 88F6192 and 88F6281.
536
537 config ARCH_LPC32XX
538         bool "NXP LPC32XX"
539         select CLKSRC_MMIO
540         select CPU_ARM926T
541         select ARCH_REQUIRE_GPIOLIB
542         select HAVE_IDE
543         select ARM_AMBA
544         select USB_ARCH_HAS_OHCI
545         select CLKDEV_LOOKUP
546         select GENERIC_CLOCKEVENTS
547         help
548           Support for the NXP LPC32XX family of processors
549
550 config ARCH_MV78XX0
551         bool "Marvell MV78xx0"
552         select CPU_FEROCEON
553         select PCI
554         select ARCH_REQUIRE_GPIOLIB
555         select GENERIC_CLOCKEVENTS
556         select PLAT_ORION
557         help
558           Support for the following Marvell MV78xx0 series SoCs:
559           MV781x0, MV782x0.
560
561 config ARCH_ORION5X
562         bool "Marvell Orion"
563         depends on MMU
564         select CPU_FEROCEON
565         select PCI
566         select ARCH_REQUIRE_GPIOLIB
567         select GENERIC_CLOCKEVENTS
568         select PLAT_ORION
569         help
570           Support for the following Marvell Orion 5x series SoCs:
571           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
572           Orion-2 (5281), Orion-1-90 (6183).
573
574 config ARCH_MMP
575         bool "Marvell PXA168/910/MMP2"
576         depends on MMU
577         select ARCH_REQUIRE_GPIOLIB
578         select CLKDEV_LOOKUP
579         select GENERIC_CLOCKEVENTS
580         select HAVE_SCHED_CLOCK
581         select TICK_ONESHOT
582         select PLAT_PXA
583         select SPARSE_IRQ
584         help
585           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
586
587 config ARCH_KS8695
588         bool "Micrel/Kendin KS8695"
589         select CPU_ARM922T
590         select ARCH_REQUIRE_GPIOLIB
591         select ARCH_USES_GETTIMEOFFSET
592         select NEED_MACH_MEMORY_H
593         help
594           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
595           System-on-Chip devices.
596
597 config ARCH_W90X900
598         bool "Nuvoton W90X900 CPU"
599         select CPU_ARM926T
600         select ARCH_REQUIRE_GPIOLIB
601         select CLKDEV_LOOKUP
602         select CLKSRC_MMIO
603         select GENERIC_CLOCKEVENTS
604         help
605           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
606           At present, the w90x900 has been renamed nuc900, regarding
607           the ARM series product line, you can login the following
608           link address to know more.
609
610           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
611                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
612
613 config ARCH_TEGRA
614         bool "NVIDIA Tegra"
615         select CLKDEV_LOOKUP
616         select CLKSRC_MMIO
617         select GENERIC_CLOCKEVENTS
618         select GENERIC_GPIO
619         select HAVE_CLK
620         select HAVE_SCHED_CLOCK
621         select ARCH_HAS_CPUFREQ
622         help
623           This enables support for NVIDIA Tegra based systems (Tegra APX,
624           Tegra 6xx and Tegra 2 series).
625
626 config ARCH_PNX4008
627         bool "Philips Nexperia PNX4008 Mobile"
628         select CPU_ARM926T
629         select CLKDEV_LOOKUP
630         select ARCH_USES_GETTIMEOFFSET
631         help
632           This enables support for Philips PNX4008 mobile platform.
633
634 config ARCH_PXA
635         bool "PXA2xx/PXA3xx-based"
636         depends on MMU
637         select ARCH_MTD_XIP
638         select ARCH_HAS_CPUFREQ
639         select CLKDEV_LOOKUP
640         select CLKSRC_MMIO
641         select ARCH_REQUIRE_GPIOLIB
642         select GENERIC_CLOCKEVENTS
643         select HAVE_SCHED_CLOCK
644         select TICK_ONESHOT
645         select PLAT_PXA
646         select SPARSE_IRQ
647         select AUTO_ZRELADDR
648         select MULTI_IRQ_HANDLER
649         select ARM_CPU_SUSPEND if PM
650         select HAVE_IDE
651         help
652           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
653
654 config ARCH_MSM
655         bool "Qualcomm MSM"
656         select HAVE_CLK
657         select GENERIC_CLOCKEVENTS
658         select ARCH_REQUIRE_GPIOLIB
659         select CLKDEV_LOOKUP
660         help
661           Support for Qualcomm MSM/QSD based systems.  This runs on the
662           apps processor of the MSM/QSD and depends on a shared memory
663           interface to the modem processor which runs the baseband
664           stack and controls some vital subsystems
665           (clock and power control, etc).
666
667 config ARCH_SHMOBILE
668         bool "Renesas SH-Mobile / R-Mobile"
669         select HAVE_CLK
670         select CLKDEV_LOOKUP
671         select HAVE_MACH_CLKDEV
672         select GENERIC_CLOCKEVENTS
673         select NO_IOPORT
674         select SPARSE_IRQ
675         select MULTI_IRQ_HANDLER
676         select PM_GENERIC_DOMAINS if PM
677         select NEED_MACH_MEMORY_H
678         help
679           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
680
681 config ARCH_RPC
682         bool "RiscPC"
683         select ARCH_ACORN
684         select FIQ
685         select TIMER_ACORN
686         select ARCH_MAY_HAVE_PC_FDC
687         select HAVE_PATA_PLATFORM
688         select ISA_DMA_API
689         select NO_IOPORT
690         select ARCH_SPARSEMEM_ENABLE
691         select ARCH_USES_GETTIMEOFFSET
692         select HAVE_IDE
693         select NEED_MACH_MEMORY_H
694         help
695           On the Acorn Risc-PC, Linux can support the internal IDE disk and
696           CD-ROM interface, serial and parallel port, and the floppy drive.
697
698 config ARCH_SA1100
699         bool "SA1100-based"
700         select CLKSRC_MMIO
701         select CPU_SA1100
702         select ISA
703         select ARCH_SPARSEMEM_ENABLE
704         select ARCH_MTD_XIP
705         select ARCH_HAS_CPUFREQ
706         select CPU_FREQ
707         select GENERIC_CLOCKEVENTS
708         select HAVE_CLK
709         select HAVE_SCHED_CLOCK
710         select TICK_ONESHOT
711         select ARCH_REQUIRE_GPIOLIB
712         select HAVE_IDE
713         select NEED_MACH_MEMORY_H
714         help
715           Support for StrongARM 11x0 based boards.
716
717 config ARCH_S3C2410
718         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
719         select GENERIC_GPIO
720         select ARCH_HAS_CPUFREQ
721         select HAVE_CLK
722         select CLKDEV_LOOKUP
723         select ARCH_USES_GETTIMEOFFSET
724         select HAVE_S3C2410_I2C if I2C
725         help
726           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
727           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
728           the Samsung SMDK2410 development board (and derivatives).
729
730           Note, the S3C2416 and the S3C2450 are so close that they even share
731           the same SoC ID code. This means that there is no separate machine
732           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
733
734 config ARCH_S3C64XX
735         bool "Samsung S3C64XX"
736         select PLAT_SAMSUNG
737         select CPU_V6
738         select ARM_VIC
739         select HAVE_CLK
740         select CLKDEV_LOOKUP
741         select NO_IOPORT
742         select ARCH_USES_GETTIMEOFFSET
743         select ARCH_HAS_CPUFREQ
744         select ARCH_REQUIRE_GPIOLIB
745         select SAMSUNG_CLKSRC
746         select SAMSUNG_IRQ_VIC_TIMER
747         select S3C_GPIO_TRACK
748         select S3C_GPIO_PULL_UPDOWN
749         select S3C_GPIO_CFG_S3C24XX
750         select S3C_GPIO_CFG_S3C64XX
751         select S3C_DEV_NAND
752         select USB_ARCH_HAS_OHCI
753         select SAMSUNG_GPIOLIB_4BIT
754         select HAVE_S3C2410_I2C if I2C
755         select HAVE_S3C2410_WATCHDOG if WATCHDOG
756         help
757           Samsung S3C64XX series based systems
758
759 config ARCH_S5P64X0
760         bool "Samsung S5P6440 S5P6450"
761         select CPU_V6
762         select GENERIC_GPIO
763         select HAVE_CLK
764         select CLKDEV_LOOKUP
765         select CLKSRC_MMIO
766         select HAVE_S3C2410_WATCHDOG if WATCHDOG
767         select GENERIC_CLOCKEVENTS
768         select HAVE_SCHED_CLOCK
769         select HAVE_S3C2410_I2C if I2C
770         select HAVE_S3C_RTC if RTC_CLASS
771         help
772           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
773           SMDK6450.
774
775 config ARCH_S5PC100
776         bool "Samsung S5PC100"
777         select GENERIC_GPIO
778         select HAVE_CLK
779         select CLKDEV_LOOKUP
780         select CPU_V7
781         select ARM_L1_CACHE_SHIFT_6
782         select ARCH_USES_GETTIMEOFFSET
783         select HAVE_S3C2410_I2C if I2C
784         select HAVE_S3C_RTC if RTC_CLASS
785         select HAVE_S3C2410_WATCHDOG if WATCHDOG
786         help
787           Samsung S5PC100 series based systems
788
789 config ARCH_S5PV210
790         bool "Samsung S5PV210/S5PC110"
791         select CPU_V7
792         select ARCH_SPARSEMEM_ENABLE
793         select ARCH_HAS_HOLES_MEMORYMODEL
794         select GENERIC_GPIO
795         select HAVE_CLK
796         select CLKDEV_LOOKUP
797         select CLKSRC_MMIO
798         select ARM_L1_CACHE_SHIFT_6
799         select ARCH_HAS_CPUFREQ
800         select GENERIC_CLOCKEVENTS
801         select HAVE_SCHED_CLOCK
802         select HAVE_S3C2410_I2C if I2C
803         select HAVE_S3C_RTC if RTC_CLASS
804         select HAVE_S3C2410_WATCHDOG if WATCHDOG
805         select NEED_MACH_MEMORY_H
806         help
807           Samsung S5PV210/S5PC110 series based systems
808
809 config ARCH_EXYNOS4
810         bool "Samsung EXYNOS4"
811         select CPU_V7
812         select ARCH_SPARSEMEM_ENABLE
813         select ARCH_HAS_HOLES_MEMORYMODEL
814         select GENERIC_GPIO
815         select HAVE_CLK
816         select CLKDEV_LOOKUP
817         select ARCH_HAS_CPUFREQ
818         select GENERIC_CLOCKEVENTS
819         select HAVE_S3C_RTC if RTC_CLASS
820         select HAVE_S3C2410_I2C if I2C
821         select HAVE_S3C2410_WATCHDOG if WATCHDOG
822         select NEED_MACH_MEMORY_H
823         help
824           Samsung EXYNOS4 series based systems
825
826 config ARCH_SHARK
827         bool "Shark"
828         select CPU_SA110
829         select ISA
830         select ISA_DMA
831         select ZONE_DMA
832         select PCI
833         select ARCH_USES_GETTIMEOFFSET
834         select NEED_MACH_MEMORY_H
835         help
836           Support for the StrongARM based Digital DNARD machine, also known
837           as "Shark" (<http://www.shark-linux.de/shark.html>).
838
839 config ARCH_TCC_926
840         bool "Telechips TCC ARM926-based systems"
841         select CLKSRC_MMIO
842         select CPU_ARM926T
843         select HAVE_CLK
844         select CLKDEV_LOOKUP
845         select GENERIC_CLOCKEVENTS
846         help
847           Support for Telechips TCC ARM926-based systems.
848
849 config ARCH_U300
850         bool "ST-Ericsson U300 Series"
851         depends on MMU
852         select CLKSRC_MMIO
853         select CPU_ARM926T
854         select HAVE_SCHED_CLOCK
855         select HAVE_TCM
856         select ARM_AMBA
857         select ARM_PATCH_PHYS_VIRT
858         select ARM_VIC
859         select GENERIC_CLOCKEVENTS
860         select CLKDEV_LOOKUP
861         select HAVE_MACH_CLKDEV
862         select GENERIC_GPIO
863         select ARCH_REQUIRE_GPIOLIB
864         select NEED_MACH_MEMORY_H
865         help
866           Support for ST-Ericsson U300 series mobile platforms.
867
868 config ARCH_U8500
869         bool "ST-Ericsson U8500 Series"
870         select CPU_V7
871         select ARM_AMBA
872         select GENERIC_CLOCKEVENTS
873         select CLKDEV_LOOKUP
874         select ARCH_REQUIRE_GPIOLIB
875         select ARCH_HAS_CPUFREQ
876         help
877           Support for ST-Ericsson's Ux500 architecture
878
879 config ARCH_NOMADIK
880         bool "STMicroelectronics Nomadik"
881         select ARM_AMBA
882         select ARM_VIC
883         select CPU_ARM926T
884         select CLKDEV_LOOKUP
885         select GENERIC_CLOCKEVENTS
886         select ARCH_REQUIRE_GPIOLIB
887         help
888           Support for the Nomadik platform by ST-Ericsson
889
890 config ARCH_DAVINCI
891         bool "TI DaVinci"
892         select GENERIC_CLOCKEVENTS
893         select ARCH_REQUIRE_GPIOLIB
894         select ZONE_DMA
895         select HAVE_IDE
896         select CLKDEV_LOOKUP
897         select GENERIC_ALLOCATOR
898         select GENERIC_IRQ_CHIP
899         select ARCH_HAS_HOLES_MEMORYMODEL
900         help
901           Support for TI's DaVinci platform.
902
903 config ARCH_OMAP
904         bool "TI OMAP"
905         select HAVE_CLK
906         select ARCH_REQUIRE_GPIOLIB
907         select ARCH_HAS_CPUFREQ
908         select CLKSRC_MMIO
909         select GENERIC_CLOCKEVENTS
910         select HAVE_SCHED_CLOCK
911         select ARCH_HAS_HOLES_MEMORYMODEL
912         help
913           Support for TI's OMAP platform (OMAP1/2/3/4).
914
915 config PLAT_SPEAR
916         bool "ST SPEAr"
917         select ARM_AMBA
918         select ARCH_REQUIRE_GPIOLIB
919         select CLKDEV_LOOKUP
920         select CLKSRC_MMIO
921         select GENERIC_CLOCKEVENTS
922         select HAVE_CLK
923         help
924           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
925
926 config ARCH_VT8500
927         bool "VIA/WonderMedia 85xx"
928         select CPU_ARM926T
929         select GENERIC_GPIO
930         select ARCH_HAS_CPUFREQ
931         select GENERIC_CLOCKEVENTS
932         select ARCH_REQUIRE_GPIOLIB
933         select HAVE_PWM
934         help
935           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
936
937 config ARCH_ZYNQ
938         bool "Xilinx Zynq ARM Cortex A9 Platform"
939         select CPU_V7
940         select GENERIC_CLOCKEVENTS
941         select CLKDEV_LOOKUP
942         select ARM_GIC
943         select ARM_AMBA
944         select ICST
945         select USE_OF
946         help
947           Support for Xilinx Zynq ARM Cortex A9 Platform
948 endchoice
949
950 #
951 # This is sorted alphabetically by mach-* pathname.  However, plat-*
952 # Kconfigs may be included either alphabetically (according to the
953 # plat- suffix) or along side the corresponding mach-* source.
954 #
955 source "arch/arm/mach-at91/Kconfig"
956
957 source "arch/arm/mach-bcmring/Kconfig"
958
959 source "arch/arm/mach-clps711x/Kconfig"
960
961 source "arch/arm/mach-cns3xxx/Kconfig"
962
963 source "arch/arm/mach-davinci/Kconfig"
964
965 source "arch/arm/mach-dove/Kconfig"
966
967 source "arch/arm/mach-ep93xx/Kconfig"
968
969 source "arch/arm/mach-footbridge/Kconfig"
970
971 source "arch/arm/mach-gemini/Kconfig"
972
973 source "arch/arm/mach-h720x/Kconfig"
974
975 source "arch/arm/mach-integrator/Kconfig"
976
977 source "arch/arm/mach-iop32x/Kconfig"
978
979 source "arch/arm/mach-iop33x/Kconfig"
980
981 source "arch/arm/mach-iop13xx/Kconfig"
982
983 source "arch/arm/mach-ixp4xx/Kconfig"
984
985 source "arch/arm/mach-ixp2000/Kconfig"
986
987 source "arch/arm/mach-ixp23xx/Kconfig"
988
989 source "arch/arm/mach-kirkwood/Kconfig"
990
991 source "arch/arm/mach-ks8695/Kconfig"
992
993 source "arch/arm/mach-lpc32xx/Kconfig"
994
995 source "arch/arm/mach-msm/Kconfig"
996
997 source "arch/arm/mach-mv78xx0/Kconfig"
998
999 source "arch/arm/plat-mxc/Kconfig"
1000
1001 source "arch/arm/mach-mxs/Kconfig"
1002
1003 source "arch/arm/mach-netx/Kconfig"
1004
1005 source "arch/arm/mach-nomadik/Kconfig"
1006 source "arch/arm/plat-nomadik/Kconfig"
1007
1008 source "arch/arm/plat-omap/Kconfig"
1009
1010 source "arch/arm/mach-omap1/Kconfig"
1011
1012 source "arch/arm/mach-omap2/Kconfig"
1013
1014 source "arch/arm/mach-orion5x/Kconfig"
1015
1016 source "arch/arm/mach-pxa/Kconfig"
1017 source "arch/arm/plat-pxa/Kconfig"
1018
1019 source "arch/arm/mach-mmp/Kconfig"
1020
1021 source "arch/arm/mach-realview/Kconfig"
1022
1023 source "arch/arm/mach-sa1100/Kconfig"
1024
1025 source "arch/arm/plat-samsung/Kconfig"
1026 source "arch/arm/plat-s3c24xx/Kconfig"
1027 source "arch/arm/plat-s5p/Kconfig"
1028
1029 source "arch/arm/plat-spear/Kconfig"
1030
1031 source "arch/arm/plat-tcc/Kconfig"
1032
1033 if ARCH_S3C2410
1034 source "arch/arm/mach-s3c2410/Kconfig"
1035 source "arch/arm/mach-s3c2412/Kconfig"
1036 source "arch/arm/mach-s3c2416/Kconfig"
1037 source "arch/arm/mach-s3c2440/Kconfig"
1038 source "arch/arm/mach-s3c2443/Kconfig"
1039 endif
1040
1041 if ARCH_S3C64XX
1042 source "arch/arm/mach-s3c64xx/Kconfig"
1043 endif
1044
1045 source "arch/arm/mach-s5p64x0/Kconfig"
1046
1047 source "arch/arm/mach-s5pc100/Kconfig"
1048
1049 source "arch/arm/mach-s5pv210/Kconfig"
1050
1051 source "arch/arm/mach-exynos4/Kconfig"
1052
1053 source "arch/arm/mach-shmobile/Kconfig"
1054
1055 source "arch/arm/mach-tegra/Kconfig"
1056
1057 source "arch/arm/mach-u300/Kconfig"
1058
1059 source "arch/arm/mach-ux500/Kconfig"
1060
1061 source "arch/arm/mach-versatile/Kconfig"
1062
1063 source "arch/arm/mach-vexpress/Kconfig"
1064 source "arch/arm/plat-versatile/Kconfig"
1065
1066 source "arch/arm/mach-vt8500/Kconfig"
1067
1068 source "arch/arm/mach-w90x900/Kconfig"
1069
1070 # Definitions to make life easier
1071 config ARCH_ACORN
1072         bool
1073
1074 config PLAT_IOP
1075         bool
1076         select GENERIC_CLOCKEVENTS
1077         select HAVE_SCHED_CLOCK
1078
1079 config PLAT_ORION
1080         bool
1081         select CLKSRC_MMIO
1082         select GENERIC_IRQ_CHIP
1083         select HAVE_SCHED_CLOCK
1084
1085 config PLAT_PXA
1086         bool
1087
1088 config PLAT_VERSATILE
1089         bool
1090
1091 config ARM_TIMER_SP804
1092         bool
1093         select CLKSRC_MMIO
1094
1095 source arch/arm/mm/Kconfig
1096
1097 config IWMMXT
1098         bool "Enable iWMMXt support"
1099         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1100         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1101         help
1102           Enable support for iWMMXt context switching at run time if
1103           running on a CPU that supports it.
1104
1105 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1106 config XSCALE_PMU
1107         bool
1108         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1109         default y
1110
1111 config CPU_HAS_PMU
1112         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1113                    (!ARCH_OMAP3 || OMAP3_EMU)
1114         default y
1115         bool
1116
1117 config MULTI_IRQ_HANDLER
1118         bool
1119         help
1120           Allow each machine to specify it's own IRQ handler at run time.
1121
1122 if !MMU
1123 source "arch/arm/Kconfig-nommu"
1124 endif
1125
1126 config ARM_ERRATA_411920
1127         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1128         depends on CPU_V6 || CPU_V6K
1129         help
1130           Invalidation of the Instruction Cache operation can
1131           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1132           It does not affect the MPCore. This option enables the ARM Ltd.
1133           recommended workaround.
1134
1135 config ARM_ERRATA_430973
1136         bool "ARM errata: Stale prediction on replaced interworking branch"
1137         depends on CPU_V7
1138         help
1139           This option enables the workaround for the 430973 Cortex-A8
1140           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1141           interworking branch is replaced with another code sequence at the
1142           same virtual address, whether due to self-modifying code or virtual
1143           to physical address re-mapping, Cortex-A8 does not recover from the
1144           stale interworking branch prediction. This results in Cortex-A8
1145           executing the new code sequence in the incorrect ARM or Thumb state.
1146           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1147           and also flushes the branch target cache at every context switch.
1148           Note that setting specific bits in the ACTLR register may not be
1149           available in non-secure mode.
1150
1151 config ARM_ERRATA_458693
1152         bool "ARM errata: Processor deadlock when a false hazard is created"
1153         depends on CPU_V7
1154         help
1155           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1156           erratum. For very specific sequences of memory operations, it is
1157           possible for a hazard condition intended for a cache line to instead
1158           be incorrectly associated with a different cache line. This false
1159           hazard might then cause a processor deadlock. The workaround enables
1160           the L1 caching of the NEON accesses and disables the PLD instruction
1161           in the ACTLR register. Note that setting specific bits in the ACTLR
1162           register may not be available in non-secure mode.
1163
1164 config ARM_ERRATA_460075
1165         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1166         depends on CPU_V7
1167         help
1168           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1169           erratum. Any asynchronous access to the L2 cache may encounter a
1170           situation in which recent store transactions to the L2 cache are lost
1171           and overwritten with stale memory contents from external memory. The
1172           workaround disables the write-allocate mode for the L2 cache via the
1173           ACTLR register. Note that setting specific bits in the ACTLR register
1174           may not be available in non-secure mode.
1175
1176 config ARM_ERRATA_742230
1177         bool "ARM errata: DMB operation may be faulty"
1178         depends on CPU_V7 && SMP
1179         help
1180           This option enables the workaround for the 742230 Cortex-A9
1181           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1182           between two write operations may not ensure the correct visibility
1183           ordering of the two writes. This workaround sets a specific bit in
1184           the diagnostic register of the Cortex-A9 which causes the DMB
1185           instruction to behave as a DSB, ensuring the correct behaviour of
1186           the two writes.
1187
1188 config ARM_ERRATA_742231
1189         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1190         depends on CPU_V7 && SMP
1191         help
1192           This option enables the workaround for the 742231 Cortex-A9
1193           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1194           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1195           accessing some data located in the same cache line, may get corrupted
1196           data due to bad handling of the address hazard when the line gets
1197           replaced from one of the CPUs at the same time as another CPU is
1198           accessing it. This workaround sets specific bits in the diagnostic
1199           register of the Cortex-A9 which reduces the linefill issuing
1200           capabilities of the processor.
1201
1202 config PL310_ERRATA_588369
1203         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1204         depends on CACHE_L2X0
1205         help
1206            The PL310 L2 cache controller implements three types of Clean &
1207            Invalidate maintenance operations: by Physical Address
1208            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1209            They are architecturally defined to behave as the execution of a
1210            clean operation followed immediately by an invalidate operation,
1211            both performing to the same memory location. This functionality
1212            is not correctly implemented in PL310 as clean lines are not
1213            invalidated as a result of these operations.
1214
1215 config ARM_ERRATA_720789
1216         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1217         depends on CPU_V7 && SMP
1218         help
1219           This option enables the workaround for the 720789 Cortex-A9 (prior to
1220           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1221           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1222           As a consequence of this erratum, some TLB entries which should be
1223           invalidated are not, resulting in an incoherency in the system page
1224           tables. The workaround changes the TLB flushing routines to invalidate
1225           entries regardless of the ASID.
1226
1227 config PL310_ERRATA_727915
1228         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1229         depends on CACHE_L2X0
1230         help
1231           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1232           operation (offset 0x7FC). This operation runs in background so that
1233           PL310 can handle normal accesses while it is in progress. Under very
1234           rare circumstances, due to this erratum, write data can be lost when
1235           PL310 treats a cacheable write transaction during a Clean &
1236           Invalidate by Way operation.
1237
1238 config ARM_ERRATA_743622
1239         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1240         depends on CPU_V7
1241         help
1242           This option enables the workaround for the 743622 Cortex-A9
1243           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1244           optimisation in the Cortex-A9 Store Buffer may lead to data
1245           corruption. This workaround sets a specific bit in the diagnostic
1246           register of the Cortex-A9 which disables the Store Buffer
1247           optimisation, preventing the defect from occurring. This has no
1248           visible impact on the overall performance or power consumption of the
1249           processor.
1250
1251 config ARM_ERRATA_751472
1252         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1253         depends on CPU_V7 && SMP
1254         help
1255           This option enables the workaround for the 751472 Cortex-A9 (prior
1256           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1257           completion of a following broadcasted operation if the second
1258           operation is received by a CPU before the ICIALLUIS has completed,
1259           potentially leading to corrupted entries in the cache or TLB.
1260
1261 config ARM_ERRATA_753970
1262         bool "ARM errata: cache sync operation may be faulty"
1263         depends on CACHE_PL310
1264         help
1265           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1266
1267           Under some condition the effect of cache sync operation on
1268           the store buffer still remains when the operation completes.
1269           This means that the store buffer is always asked to drain and
1270           this prevents it from merging any further writes. The workaround
1271           is to replace the normal offset of cache sync operation (0x730)
1272           by another offset targeting an unmapped PL310 register 0x740.
1273           This has the same effect as the cache sync operation: store buffer
1274           drain and waiting for all buffers empty.
1275
1276 config ARM_ERRATA_754322
1277         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1278         depends on CPU_V7
1279         help
1280           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1281           r3p*) erratum. A speculative memory access may cause a page table walk
1282           which starts prior to an ASID switch but completes afterwards. This
1283           can populate the micro-TLB with a stale entry which may be hit with
1284           the new ASID. This workaround places two dsb instructions in the mm
1285           switching code so that no page table walks can cross the ASID switch.
1286
1287 config ARM_ERRATA_754327
1288         bool "ARM errata: no automatic Store Buffer drain"
1289         depends on CPU_V7 && SMP
1290         help
1291           This option enables the workaround for the 754327 Cortex-A9 (prior to
1292           r2p0) erratum. The Store Buffer does not have any automatic draining
1293           mechanism and therefore a livelock may occur if an external agent
1294           continuously polls a memory location waiting to observe an update.
1295           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1296           written polling loops from denying visibility of updates to memory.
1297
1298 config ARM_ERRATA_364296
1299         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1300         depends on CPU_V6 && !SMP
1301         help
1302           This options enables the workaround for the 364296 ARM1136
1303           r0p2 erratum (possible cache data corruption with
1304           hit-under-miss enabled). It sets the undocumented bit 31 in
1305           the auxiliary control register and the FI bit in the control
1306           register, thus disabling hit-under-miss without putting the
1307           processor into full low interrupt latency mode. ARM11MPCore
1308           is not affected.
1309
1310 config ARM_ERRATA_764369
1311         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1312         depends on CPU_V7 && SMP
1313         help
1314           This option enables the workaround for erratum 764369
1315           affecting Cortex-A9 MPCore with two or more processors (all
1316           current revisions). Under certain timing circumstances, a data
1317           cache line maintenance operation by MVA targeting an Inner
1318           Shareable memory region may fail to proceed up to either the
1319           Point of Coherency or to the Point of Unification of the
1320           system. This workaround adds a DSB instruction before the
1321           relevant cache maintenance functions and sets a specific bit
1322           in the diagnostic control register of the SCU.
1323
1324 endmenu
1325
1326 source "arch/arm/common/Kconfig"
1327
1328 menu "Bus support"
1329
1330 config ARM_AMBA
1331         bool
1332
1333 config ISA
1334         bool
1335         help
1336           Find out whether you have ISA slots on your motherboard.  ISA is the
1337           name of a bus system, i.e. the way the CPU talks to the other stuff
1338           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1339           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1340           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1341
1342 # Select ISA DMA controller support
1343 config ISA_DMA
1344         bool
1345         select ISA_DMA_API
1346
1347 # Select ISA DMA interface
1348 config ISA_DMA_API
1349         bool
1350
1351 config PCI
1352         bool "PCI support" if MIGHT_HAVE_PCI
1353         help
1354           Find out whether you have a PCI motherboard. PCI is the name of a
1355           bus system, i.e. the way the CPU talks to the other stuff inside
1356           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1357           VESA. If you have PCI, say Y, otherwise N.
1358
1359 config PCI_DOMAINS
1360         bool
1361         depends on PCI
1362
1363 config PCI_NANOENGINE
1364         bool "BSE nanoEngine PCI support"
1365         depends on SA1100_NANOENGINE
1366         help
1367           Enable PCI on the BSE nanoEngine board.
1368
1369 config PCI_SYSCALL
1370         def_bool PCI
1371
1372 # Select the host bridge type
1373 config PCI_HOST_VIA82C505
1374         bool
1375         depends on PCI && ARCH_SHARK
1376         default y
1377
1378 config PCI_HOST_ITE8152
1379         bool
1380         depends on PCI && MACH_ARMCORE
1381         default y
1382         select DMABOUNCE
1383
1384 source "drivers/pci/Kconfig"
1385
1386 source "drivers/pcmcia/Kconfig"
1387
1388 endmenu
1389
1390 menu "Kernel Features"
1391
1392 source "kernel/time/Kconfig"
1393
1394 config SMP
1395         bool "Symmetric Multi-Processing"
1396         depends on CPU_V6K || CPU_V7
1397         depends on GENERIC_CLOCKEVENTS
1398         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1399                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1400                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1401                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1402         depends on MMU
1403         select USE_GENERIC_SMP_HELPERS
1404         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1405         help
1406           This enables support for systems with more than one CPU. If you have
1407           a system with only one CPU, like most personal computers, say N. If
1408           you have a system with more than one CPU, say Y.
1409
1410           If you say N here, the kernel will run on single and multiprocessor
1411           machines, but will use only one CPU of a multiprocessor machine. If
1412           you say Y here, the kernel will run on many, but not all, single
1413           processor machines. On a single processor machine, the kernel will
1414           run faster if you say N here.
1415
1416           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1417           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1418           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1419
1420           If you don't know what to do here, say N.
1421
1422 config SMP_ON_UP
1423         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1424         depends on EXPERIMENTAL
1425         depends on SMP && !XIP_KERNEL
1426         default y
1427         help
1428           SMP kernels contain instructions which fail on non-SMP processors.
1429           Enabling this option allows the kernel to modify itself to make
1430           these instructions safe.  Disabling it allows about 1K of space
1431           savings.
1432
1433           If you don't know what to do here, say Y.
1434
1435 config ARM_CPU_TOPOLOGY
1436         bool "Support cpu topology definition"
1437         depends on SMP && CPU_V7
1438         default y
1439         help
1440           Support ARM cpu topology definition. The MPIDR register defines
1441           affinity between processors which is then used to describe the cpu
1442           topology of an ARM System.
1443
1444 config SCHED_MC
1445         bool "Multi-core scheduler support"
1446         depends on ARM_CPU_TOPOLOGY
1447         help
1448           Multi-core scheduler support improves the CPU scheduler's decision
1449           making when dealing with multi-core CPU chips at a cost of slightly
1450           increased overhead in some places. If unsure say N here.
1451
1452 config SCHED_SMT
1453         bool "SMT scheduler support"
1454         depends on ARM_CPU_TOPOLOGY
1455         help
1456           Improves the CPU scheduler's decision making when dealing with
1457           MultiThreading at a cost of slightly increased overhead in some
1458           places. If unsure say N here.
1459
1460 config HAVE_ARM_SCU
1461         bool
1462         help
1463           This option enables support for the ARM system coherency unit
1464
1465 config HAVE_ARM_TWD
1466         bool
1467         depends on SMP
1468         select TICK_ONESHOT
1469         help
1470           This options enables support for the ARM timer and watchdog unit
1471
1472 choice
1473         prompt "Memory split"
1474         default VMSPLIT_3G
1475         help
1476           Select the desired split between kernel and user memory.
1477
1478           If you are not absolutely sure what you are doing, leave this
1479           option alone!
1480
1481         config VMSPLIT_3G
1482                 bool "3G/1G user/kernel split"
1483         config VMSPLIT_2G
1484                 bool "2G/2G user/kernel split"
1485         config VMSPLIT_1G
1486                 bool "1G/3G user/kernel split"
1487 endchoice
1488
1489 config PAGE_OFFSET
1490         hex
1491         default 0x40000000 if VMSPLIT_1G
1492         default 0x80000000 if VMSPLIT_2G
1493         default 0xC0000000
1494
1495 config NR_CPUS
1496         int "Maximum number of CPUs (2-32)"
1497         range 2 32
1498         depends on SMP
1499         default "4"
1500
1501 config HOTPLUG_CPU
1502         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1503         depends on SMP && HOTPLUG && EXPERIMENTAL
1504         help
1505           Say Y here to experiment with turning CPUs off and on.  CPUs
1506           can be controlled through /sys/devices/system/cpu.
1507
1508 config LOCAL_TIMERS
1509         bool "Use local timer interrupts"
1510         depends on SMP
1511         default y
1512         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1513         help
1514           Enable support for local timers on SMP platforms, rather then the
1515           legacy IPI broadcast method.  Local timers allows the system
1516           accounting to be spread across the timer interval, preventing a
1517           "thundering herd" at every timer tick.
1518
1519 source kernel/Kconfig.preempt
1520
1521 config HZ
1522         int
1523         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1524                 ARCH_S5PV210 || ARCH_EXYNOS4
1525         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1526         default AT91_TIMER_HZ if ARCH_AT91
1527         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1528         default 100
1529
1530 config THUMB2_KERNEL
1531         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1532         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1533         select AEABI
1534         select ARM_ASM_UNIFIED
1535         select ARM_UNWIND
1536         help
1537           By enabling this option, the kernel will be compiled in
1538           Thumb-2 mode. A compiler/assembler that understand the unified
1539           ARM-Thumb syntax is needed.
1540
1541           If unsure, say N.
1542
1543 config THUMB2_AVOID_R_ARM_THM_JUMP11
1544         bool "Work around buggy Thumb-2 short branch relocations in gas"
1545         depends on THUMB2_KERNEL && MODULES
1546         default y
1547         help
1548           Various binutils versions can resolve Thumb-2 branches to
1549           locally-defined, preemptible global symbols as short-range "b.n"
1550           branch instructions.
1551
1552           This is a problem, because there's no guarantee the final
1553           destination of the symbol, or any candidate locations for a
1554           trampoline, are within range of the branch.  For this reason, the
1555           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1556           relocation in modules at all, and it makes little sense to add
1557           support.
1558
1559           The symptom is that the kernel fails with an "unsupported
1560           relocation" error when loading some modules.
1561
1562           Until fixed tools are available, passing
1563           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1564           code which hits this problem, at the cost of a bit of extra runtime
1565           stack usage in some cases.
1566
1567           The problem is described in more detail at:
1568               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1569
1570           Only Thumb-2 kernels are affected.
1571
1572           Unless you are sure your tools don't have this problem, say Y.
1573
1574 config ARM_ASM_UNIFIED
1575         bool
1576
1577 config AEABI
1578         bool "Use the ARM EABI to compile the kernel"
1579         help
1580           This option allows for the kernel to be compiled using the latest
1581           ARM ABI (aka EABI).  This is only useful if you are using a user
1582           space environment that is also compiled with EABI.
1583
1584           Since there are major incompatibilities between the legacy ABI and
1585           EABI, especially with regard to structure member alignment, this
1586           option also changes the kernel syscall calling convention to
1587           disambiguate both ABIs and allow for backward compatibility support
1588           (selected with CONFIG_OABI_COMPAT).
1589
1590           To use this you need GCC version 4.0.0 or later.
1591
1592 config OABI_COMPAT
1593         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1594         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1595         default y
1596         help
1597           This option preserves the old syscall interface along with the
1598           new (ARM EABI) one. It also provides a compatibility layer to
1599           intercept syscalls that have structure arguments which layout
1600           in memory differs between the legacy ABI and the new ARM EABI
1601           (only for non "thumb" binaries). This option adds a tiny
1602           overhead to all syscalls and produces a slightly larger kernel.
1603           If you know you'll be using only pure EABI user space then you
1604           can say N here. If this option is not selected and you attempt
1605           to execute a legacy ABI binary then the result will be
1606           UNPREDICTABLE (in fact it can be predicted that it won't work
1607           at all). If in doubt say Y.
1608
1609 config ARCH_HAS_HOLES_MEMORYMODEL
1610         bool
1611
1612 config ARCH_SPARSEMEM_ENABLE
1613         bool
1614
1615 config ARCH_SPARSEMEM_DEFAULT
1616         def_bool ARCH_SPARSEMEM_ENABLE
1617
1618 config ARCH_SELECT_MEMORY_MODEL
1619         def_bool ARCH_SPARSEMEM_ENABLE
1620
1621 config HAVE_ARCH_PFN_VALID
1622         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1623
1624 config HIGHMEM
1625         bool "High Memory Support"
1626         depends on MMU
1627         help
1628           The address space of ARM processors is only 4 Gigabytes large
1629           and it has to accommodate user address space, kernel address
1630           space as well as some memory mapped IO. That means that, if you
1631           have a large amount of physical memory and/or IO, not all of the
1632           memory can be "permanently mapped" by the kernel. The physical
1633           memory that is not permanently mapped is called "high memory".
1634
1635           Depending on the selected kernel/user memory split, minimum
1636           vmalloc space and actual amount of RAM, you may not need this
1637           option which should result in a slightly faster kernel.
1638
1639           If unsure, say n.
1640
1641 config HIGHPTE
1642         bool "Allocate 2nd-level pagetables from highmem"
1643         depends on HIGHMEM
1644
1645 config HW_PERF_EVENTS
1646         bool "Enable hardware performance counter support for perf events"
1647         depends on PERF_EVENTS && CPU_HAS_PMU
1648         default y
1649         help
1650           Enable hardware performance counter support for perf events. If
1651           disabled, perf events will use software events only.
1652
1653 source "mm/Kconfig"
1654
1655 config FORCE_MAX_ZONEORDER
1656         int "Maximum zone order" if ARCH_SHMOBILE
1657         range 11 64 if ARCH_SHMOBILE
1658         default "9" if SA1111
1659         default "11"
1660         help
1661           The kernel memory allocator divides physically contiguous memory
1662           blocks into "zones", where each zone is a power of two number of
1663           pages.  This option selects the largest power of two that the kernel
1664           keeps in the memory allocator.  If you need to allocate very large
1665           blocks of physically contiguous memory, then you may need to
1666           increase this value.
1667
1668           This config option is actually maximum order plus one. For example,
1669           a value of 11 means that the largest free memory block is 2^10 pages.
1670
1671 config LEDS
1672         bool "Timer and CPU usage LEDs"
1673         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1674                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1675                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1676                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1677                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1678                    ARCH_AT91 || ARCH_DAVINCI || \
1679                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1680         help
1681           If you say Y here, the LEDs on your machine will be used
1682           to provide useful information about your current system status.
1683
1684           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1685           be able to select which LEDs are active using the options below. If
1686           you are compiling a kernel for the EBSA-110 or the LART however, the
1687           red LED will simply flash regularly to indicate that the system is
1688           still functional. It is safe to say Y here if you have a CATS
1689           system, but the driver will do nothing.
1690
1691 config LEDS_TIMER
1692         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1693                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1694                             || MACH_OMAP_PERSEUS2
1695         depends on LEDS
1696         depends on !GENERIC_CLOCKEVENTS
1697         default y if ARCH_EBSA110
1698         help
1699           If you say Y here, one of the system LEDs (the green one on the
1700           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1701           will flash regularly to indicate that the system is still
1702           operational. This is mainly useful to kernel hackers who are
1703           debugging unstable kernels.
1704
1705           The LART uses the same LED for both Timer LED and CPU usage LED
1706           functions. You may choose to use both, but the Timer LED function
1707           will overrule the CPU usage LED.
1708
1709 config LEDS_CPU
1710         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1711                         !ARCH_OMAP) \
1712                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1713                         || MACH_OMAP_PERSEUS2
1714         depends on LEDS
1715         help
1716           If you say Y here, the red LED will be used to give a good real
1717           time indication of CPU usage, by lighting whenever the idle task
1718           is not currently executing.
1719
1720           The LART uses the same LED for both Timer LED and CPU usage LED
1721           functions. You may choose to use both, but the Timer LED function
1722           will overrule the CPU usage LED.
1723
1724 config ALIGNMENT_TRAP
1725         bool
1726         depends on CPU_CP15_MMU
1727         default y if !ARCH_EBSA110
1728         select HAVE_PROC_CPU if PROC_FS
1729         help
1730           ARM processors cannot fetch/store information which is not
1731           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1732           address divisible by 4. On 32-bit ARM processors, these non-aligned
1733           fetch/store instructions will be emulated in software if you say
1734           here, which has a severe performance impact. This is necessary for
1735           correct operation of some network protocols. With an IP-only
1736           configuration it is safe to say N, otherwise say Y.
1737
1738 config UACCESS_WITH_MEMCPY
1739         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1740         depends on MMU && EXPERIMENTAL
1741         default y if CPU_FEROCEON
1742         help
1743           Implement faster copy_to_user and clear_user methods for CPU
1744           cores where a 8-word STM instruction give significantly higher
1745           memory write throughput than a sequence of individual 32bit stores.
1746
1747           A possible side effect is a slight increase in scheduling latency
1748           between threads sharing the same address space if they invoke
1749           such copy operations with large buffers.
1750
1751           However, if the CPU data cache is using a write-allocate mode,
1752           this option is unlikely to provide any performance gain.
1753
1754 config SECCOMP
1755         bool
1756         prompt "Enable seccomp to safely compute untrusted bytecode"
1757         ---help---
1758           This kernel feature is useful for number crunching applications
1759           that may need to compute untrusted bytecode during their
1760           execution. By using pipes or other transports made available to
1761           the process as file descriptors supporting the read/write
1762           syscalls, it's possible to isolate those applications in
1763           their own address space using seccomp. Once seccomp is
1764           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1765           and the task is only allowed to execute a few safe syscalls
1766           defined by each seccomp mode.
1767
1768 config CC_STACKPROTECTOR
1769         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1770         depends on EXPERIMENTAL
1771         help
1772           This option turns on the -fstack-protector GCC feature. This
1773           feature puts, at the beginning of functions, a canary value on
1774           the stack just before the return address, and validates
1775           the value just before actually returning.  Stack based buffer
1776           overflows (that need to overwrite this return address) now also
1777           overwrite the canary, which gets detected and the attack is then
1778           neutralized via a kernel panic.
1779           This feature requires gcc version 4.2 or above.
1780
1781 config DEPRECATED_PARAM_STRUCT
1782         bool "Provide old way to pass kernel parameters"
1783         help
1784           This was deprecated in 2001 and announced to live on for 5 years.
1785           Some old boot loaders still use this way.
1786
1787 endmenu
1788
1789 menu "Boot options"
1790
1791 config USE_OF
1792         bool "Flattened Device Tree support"
1793         select OF
1794         select OF_EARLY_FLATTREE
1795         select IRQ_DOMAIN
1796         help
1797           Include support for flattened device tree machine descriptions.
1798
1799 # Compressed boot loader in ROM.  Yes, we really want to ask about
1800 # TEXT and BSS so we preserve their values in the config files.
1801 config ZBOOT_ROM_TEXT
1802         hex "Compressed ROM boot loader base address"
1803         default "0"
1804         help
1805           The physical address at which the ROM-able zImage is to be
1806           placed in the target.  Platforms which normally make use of
1807           ROM-able zImage formats normally set this to a suitable
1808           value in their defconfig file.
1809
1810           If ZBOOT_ROM is not enabled, this has no effect.
1811
1812 config ZBOOT_ROM_BSS
1813         hex "Compressed ROM boot loader BSS address"
1814         default "0"
1815         help
1816           The base address of an area of read/write memory in the target
1817           for the ROM-able zImage which must be available while the
1818           decompressor is running. It must be large enough to hold the
1819           entire decompressed kernel plus an additional 128 KiB.
1820           Platforms which normally make use of ROM-able zImage formats
1821           normally set this to a suitable value in their defconfig file.
1822
1823           If ZBOOT_ROM is not enabled, this has no effect.
1824
1825 config ZBOOT_ROM
1826         bool "Compressed boot loader in ROM/flash"
1827         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1828         help
1829           Say Y here if you intend to execute your compressed kernel image
1830           (zImage) directly from ROM or flash.  If unsure, say N.
1831
1832 choice
1833         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1834         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1835         default ZBOOT_ROM_NONE
1836         help
1837           Include experimental SD/MMC loading code in the ROM-able zImage.
1838           With this enabled it is possible to write the the ROM-able zImage
1839           kernel image to an MMC or SD card and boot the kernel straight
1840           from the reset vector. At reset the processor Mask ROM will load
1841           the first part of the the ROM-able zImage which in turn loads the
1842           rest the kernel image to RAM.
1843
1844 config ZBOOT_ROM_NONE
1845         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1846         help
1847           Do not load image from SD or MMC
1848
1849 config ZBOOT_ROM_MMCIF
1850         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1851         help
1852           Load image from MMCIF hardware block.
1853
1854 config ZBOOT_ROM_SH_MOBILE_SDHI
1855         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1856         help
1857           Load image from SDHI hardware block
1858
1859 endchoice
1860
1861 config ARM_APPENDED_DTB
1862         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1863         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1864         help
1865           With this option, the boot code will look for a device tree binary
1866           (DTB) appended to zImage
1867           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1868
1869           This is meant as a backward compatibility convenience for those
1870           systems with a bootloader that can't be upgraded to accommodate
1871           the documented boot protocol using a device tree.
1872
1873           Beware that there is very little in terms of protection against
1874           this option being confused by leftover garbage in memory that might
1875           look like a DTB header after a reboot if no actual DTB is appended
1876           to zImage.  Do not leave this option active in a production kernel
1877           if you don't intend to always append a DTB.  Proper passing of the
1878           location into r2 of a bootloader provided DTB is always preferable
1879           to this option.
1880
1881 config ARM_ATAG_DTB_COMPAT
1882         bool "Supplement the appended DTB with traditional ATAG information"
1883         depends on ARM_APPENDED_DTB
1884         help
1885           Some old bootloaders can't be updated to a DTB capable one, yet
1886           they provide ATAGs with memory configuration, the ramdisk address,
1887           the kernel cmdline string, etc.  Such information is dynamically
1888           provided by the bootloader and can't always be stored in a static
1889           DTB.  To allow a device tree enabled kernel to be used with such
1890           bootloaders, this option allows zImage to extract the information
1891           from the ATAG list and store it at run time into the appended DTB.
1892
1893 config CMDLINE
1894         string "Default kernel command string"
1895         default ""
1896         help
1897           On some architectures (EBSA110 and CATS), there is currently no way
1898           for the boot loader to pass arguments to the kernel. For these
1899           architectures, you should supply some command-line options at build
1900           time by entering them here. As a minimum, you should specify the
1901           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1902
1903 choice
1904         prompt "Kernel command line type" if CMDLINE != ""
1905         default CMDLINE_FROM_BOOTLOADER
1906
1907 config CMDLINE_FROM_BOOTLOADER
1908         bool "Use bootloader kernel arguments if available"
1909         help
1910           Uses the command-line options passed by the boot loader. If
1911           the boot loader doesn't provide any, the default kernel command
1912           string provided in CMDLINE will be used.
1913
1914 config CMDLINE_EXTEND
1915         bool "Extend bootloader kernel arguments"
1916         help
1917           The command-line arguments provided by the boot loader will be
1918           appended to the default kernel command string.
1919
1920 config CMDLINE_FORCE
1921         bool "Always use the default kernel command string"
1922         help
1923           Always use the default kernel command string, even if the boot
1924           loader passes other arguments to the kernel.
1925           This is useful if you cannot or don't want to change the
1926           command-line options your boot loader passes to the kernel.
1927 endchoice
1928
1929 config XIP_KERNEL
1930         bool "Kernel Execute-In-Place from ROM"
1931         depends on !ZBOOT_ROM
1932         help
1933           Execute-In-Place allows the kernel to run from non-volatile storage
1934           directly addressable by the CPU, such as NOR flash. This saves RAM
1935           space since the text section of the kernel is not loaded from flash
1936           to RAM.  Read-write sections, such as the data section and stack,
1937           are still copied to RAM.  The XIP kernel is not compressed since
1938           it has to run directly from flash, so it will take more space to
1939           store it.  The flash address used to link the kernel object files,
1940           and for storing it, is configuration dependent. Therefore, if you
1941           say Y here, you must know the proper physical address where to
1942           store the kernel image depending on your own flash memory usage.
1943
1944           Also note that the make target becomes "make xipImage" rather than
1945           "make zImage" or "make Image".  The final kernel binary to put in
1946           ROM memory will be arch/arm/boot/xipImage.
1947
1948           If unsure, say N.
1949
1950 config XIP_PHYS_ADDR
1951         hex "XIP Kernel Physical Location"
1952         depends on XIP_KERNEL
1953         default "0x00080000"
1954         help
1955           This is the physical address in your flash memory the kernel will
1956           be linked for and stored to.  This address is dependent on your
1957           own flash usage.
1958
1959 config KEXEC
1960         bool "Kexec system call (EXPERIMENTAL)"
1961         depends on EXPERIMENTAL
1962         help
1963           kexec is a system call that implements the ability to shutdown your
1964           current kernel, and to start another kernel.  It is like a reboot
1965           but it is independent of the system firmware.   And like a reboot
1966           you can start any kernel with it, not just Linux.
1967
1968           It is an ongoing process to be certain the hardware in a machine
1969           is properly shutdown, so do not be surprised if this code does not
1970           initially work for you.  It may help to enable device hotplugging
1971           support.
1972
1973 config ATAGS_PROC
1974         bool "Export atags in procfs"
1975         depends on KEXEC
1976         default y
1977         help
1978           Should the atags used to boot the kernel be exported in an "atags"
1979           file in procfs. Useful with kexec.
1980
1981 config CRASH_DUMP
1982         bool "Build kdump crash kernel (EXPERIMENTAL)"
1983         depends on EXPERIMENTAL
1984         help
1985           Generate crash dump after being started by kexec. This should
1986           be normally only set in special crash dump kernels which are
1987           loaded in the main kernel with kexec-tools into a specially
1988           reserved region and then later executed after a crash by
1989           kdump/kexec. The crash dump kernel must be compiled to a
1990           memory address not used by the main kernel
1991
1992           For more details see Documentation/kdump/kdump.txt
1993
1994 config AUTO_ZRELADDR
1995         bool "Auto calculation of the decompressed kernel image address"
1996         depends on !ZBOOT_ROM && !ARCH_U300
1997         help
1998           ZRELADDR is the physical address where the decompressed kernel
1999           image will be placed. If AUTO_ZRELADDR is selected, the address
2000           will be determined at run-time by masking the current IP with
2001           0xf8000000. This assumes the zImage being placed in the first 128MB
2002           from start of memory.
2003
2004 endmenu
2005
2006 menu "CPU Power Management"
2007
2008 if ARCH_HAS_CPUFREQ
2009
2010 source "drivers/cpufreq/Kconfig"
2011
2012 config CPU_FREQ_IMX
2013         tristate "CPUfreq driver for i.MX CPUs"
2014         depends on ARCH_MXC && CPU_FREQ
2015         help
2016           This enables the CPUfreq driver for i.MX CPUs.
2017
2018 config CPU_FREQ_SA1100
2019         bool
2020
2021 config CPU_FREQ_SA1110
2022         bool
2023
2024 config CPU_FREQ_INTEGRATOR
2025         tristate "CPUfreq driver for ARM Integrator CPUs"
2026         depends on ARCH_INTEGRATOR && CPU_FREQ
2027         default y
2028         help
2029           This enables the CPUfreq driver for ARM Integrator CPUs.
2030
2031           For details, take a look at <file:Documentation/cpu-freq>.
2032
2033           If in doubt, say Y.
2034
2035 config CPU_FREQ_PXA
2036         bool
2037         depends on CPU_FREQ && ARCH_PXA && PXA25x
2038         default y
2039         select CPU_FREQ_TABLE
2040         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2041
2042 config CPU_FREQ_S3C
2043         bool
2044         help
2045           Internal configuration node for common cpufreq on Samsung SoC
2046
2047 config CPU_FREQ_S3C24XX
2048         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2049         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
2050         select CPU_FREQ_S3C
2051         help
2052           This enables the CPUfreq driver for the Samsung S3C24XX family
2053           of CPUs.
2054
2055           For details, take a look at <file:Documentation/cpu-freq>.
2056
2057           If in doubt, say N.
2058
2059 config CPU_FREQ_S3C24XX_PLL
2060         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2061         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2062         help
2063           Compile in support for changing the PLL frequency from the
2064           S3C24XX series CPUfreq driver. The PLL takes time to settle
2065           after a frequency change, so by default it is not enabled.
2066
2067           This also means that the PLL tables for the selected CPU(s) will
2068           be built which may increase the size of the kernel image.
2069
2070 config CPU_FREQ_S3C24XX_DEBUG
2071         bool "Debug CPUfreq Samsung driver core"
2072         depends on CPU_FREQ_S3C24XX
2073         help
2074           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2075
2076 config CPU_FREQ_S3C24XX_IODEBUG
2077         bool "Debug CPUfreq Samsung driver IO timing"
2078         depends on CPU_FREQ_S3C24XX
2079         help
2080           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2081
2082 config CPU_FREQ_S3C24XX_DEBUGFS
2083         bool "Export debugfs for CPUFreq"
2084         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2085         help
2086           Export status information via debugfs.
2087
2088 endif
2089
2090 source "drivers/cpuidle/Kconfig"
2091
2092 endmenu
2093
2094 menu "Floating point emulation"
2095
2096 comment "At least one emulation must be selected"
2097
2098 config FPE_NWFPE
2099         bool "NWFPE math emulation"
2100         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2101         ---help---
2102           Say Y to include the NWFPE floating point emulator in the kernel.
2103           This is necessary to run most binaries. Linux does not currently
2104           support floating point hardware so you need to say Y here even if
2105           your machine has an FPA or floating point co-processor podule.
2106
2107           You may say N here if you are going to load the Acorn FPEmulator
2108           early in the bootup.
2109
2110 config FPE_NWFPE_XP
2111         bool "Support extended precision"
2112         depends on FPE_NWFPE
2113         help
2114           Say Y to include 80-bit support in the kernel floating-point
2115           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2116           Note that gcc does not generate 80-bit operations by default,
2117           so in most cases this option only enlarges the size of the
2118           floating point emulator without any good reason.
2119
2120           You almost surely want to say N here.
2121
2122 config FPE_FASTFPE
2123         bool "FastFPE math emulation (EXPERIMENTAL)"
2124         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2125         ---help---
2126           Say Y here to include the FAST floating point emulator in the kernel.
2127           This is an experimental much faster emulator which now also has full
2128           precision for the mantissa.  It does not support any exceptions.
2129           It is very simple, and approximately 3-6 times faster than NWFPE.
2130
2131           It should be sufficient for most programs.  It may be not suitable
2132           for scientific calculations, but you have to check this for yourself.
2133           If you do not feel you need a faster FP emulation you should better
2134           choose NWFPE.
2135
2136 config VFP
2137         bool "VFP-format floating point maths"
2138         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2139         help
2140           Say Y to include VFP support code in the kernel. This is needed
2141           if your hardware includes a VFP unit.
2142
2143           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2144           release notes and additional status information.
2145
2146           Say N if your target does not have VFP hardware.
2147
2148 config VFPv3
2149         bool
2150         depends on VFP
2151         default y if CPU_V7
2152
2153 config NEON
2154         bool "Advanced SIMD (NEON) Extension support"
2155         depends on VFPv3 && CPU_V7
2156         help
2157           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2158           Extension.
2159
2160 endmenu
2161
2162 menu "Userspace binary formats"
2163
2164 source "fs/Kconfig.binfmt"
2165
2166 config ARTHUR
2167         tristate "RISC OS personality"
2168         depends on !AEABI
2169         help
2170           Say Y here to include the kernel code necessary if you want to run
2171           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2172           experimental; if this sounds frightening, say N and sleep in peace.
2173           You can also say M here to compile this support as a module (which
2174           will be called arthur).
2175
2176 endmenu
2177
2178 menu "Power management options"
2179
2180 source "kernel/power/Kconfig"
2181
2182 config ARCH_SUSPEND_POSSIBLE
2183         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2184         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2185                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2186         def_bool y
2187
2188 config ARM_CPU_SUSPEND
2189         def_bool PM_SLEEP
2190
2191 endmenu
2192
2193 source "net/Kconfig"
2194
2195 source "drivers/Kconfig"
2196
2197 source "fs/Kconfig"
2198
2199 source "arch/arm/Kconfig.debug"
2200
2201 source "security/Kconfig"
2202
2203 source "crypto/Kconfig"
2204
2205 source "lib/Kconfig"