9ac5a15d8ec0843b5e30c30040bb701c634e42a7
[pandora-kernel.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE if PCI || ISA || PCMCIA
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         select CPU_PM if (SUSPEND || CPU_IDLE)
33         help
34           The ARM series is a line of low-power-consumption RISC chip designs
35           licensed by ARM Ltd and targeted at embedded applications and
36           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
37           manufactured, but legacy ARM-based PC hardware remains popular in
38           Europe.  There is an ARM Linux project with a web page at
39           <http://www.arm.linux.org.uk/>.
40
41 config ARM_HAS_SG_CHAIN
42         bool
43
44 config HAVE_PWM
45         bool
46
47 config MIGHT_HAVE_PCI
48         bool
49
50 config SYS_SUPPORTS_APM_EMULATION
51         bool
52
53 config HAVE_SCHED_CLOCK
54         bool
55
56 config GENERIC_GPIO
57         bool
58
59 config ARCH_USES_GETTIMEOFFSET
60         bool
61         default n
62
63 config GENERIC_CLOCKEVENTS
64         bool
65
66 config GENERIC_CLOCKEVENTS_BROADCAST
67         bool
68         depends on GENERIC_CLOCKEVENTS
69         default y if SMP
70
71 config KTIME_SCALAR
72         bool
73         default y
74
75 config HAVE_TCM
76         bool
77         select GENERIC_ALLOCATOR
78
79 config HAVE_PROC_CPU
80         bool
81
82 config NO_IOPORT
83         bool
84
85 config EISA
86         bool
87         ---help---
88           The Extended Industry Standard Architecture (EISA) bus was
89           developed as an open alternative to the IBM MicroChannel bus.
90
91           The EISA bus provided some of the features of the IBM MicroChannel
92           bus while maintaining backward compatibility with cards made for
93           the older ISA bus.  The EISA bus saw limited use between 1988 and
94           1995 when it was made obsolete by the PCI bus.
95
96           Say Y here if you are building a kernel for an EISA-based machine.
97
98           Otherwise, say N.
99
100 config SBUS
101         bool
102
103 config MCA
104         bool
105         help
106           MicroChannel Architecture is found in some IBM PS/2 machines and
107           laptops.  It is a bus system similar to PCI or ISA. See
108           <file:Documentation/mca.txt> (and especially the web page given
109           there) before attempting to build an MCA bus kernel.
110
111 config STACKTRACE_SUPPORT
112         bool
113         default y
114
115 config HAVE_LATENCYTOP_SUPPORT
116         bool
117         depends on !SMP
118         default y
119
120 config LOCKDEP_SUPPORT
121         bool
122         default y
123
124 config TRACE_IRQFLAGS_SUPPORT
125         bool
126         default y
127
128 config HARDIRQS_SW_RESEND
129         bool
130         default y
131
132 config GENERIC_IRQ_PROBE
133         bool
134         default y
135
136 config GENERIC_LOCKBREAK
137         bool
138         default y
139         depends on SMP && PREEMPT
140
141 config RWSEM_GENERIC_SPINLOCK
142         bool
143         default y
144
145 config RWSEM_XCHGADD_ALGORITHM
146         bool
147
148 config ARCH_HAS_ILOG2_U32
149         bool
150
151 config ARCH_HAS_ILOG2_U64
152         bool
153
154 config ARCH_HAS_CPUFREQ
155         bool
156         help
157           Internal node to signify that the ARCH has CPUFREQ support
158           and that the relevant menu configurations are displayed for
159           it.
160
161 config ARCH_HAS_CPU_IDLE_WAIT
162        def_bool y
163
164 config GENERIC_HWEIGHT
165         bool
166         default y
167
168 config GENERIC_CALIBRATE_DELAY
169         bool
170         default y
171
172 config ARCH_MAY_HAVE_PC_FDC
173         bool
174
175 config ZONE_DMA
176         bool
177
178 config NEED_DMA_MAP_STATE
179        def_bool y
180
181 config GENERIC_ISA_DMA
182         bool
183
184 config FIQ
185         bool
186
187 config ARCH_MTD_XIP
188         bool
189
190 config VECTORS_BASE
191         hex
192         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
193         default DRAM_BASE if REMAP_VECTORS_TO_RAM
194         default 0x00000000
195         help
196           The base address of exception vectors.
197
198 config ARM_PATCH_PHYS_VIRT
199         bool "Patch physical to virtual translations at runtime" if EMBEDDED
200         default y
201         depends on !XIP_KERNEL && MMU
202         depends on !ARCH_REALVIEW || !SPARSEMEM
203         help
204           Patch phys-to-virt and virt-to-phys translation functions at
205           boot and module load time according to the position of the
206           kernel in system memory.
207
208           This can only be used with non-XIP MMU kernels where the base
209           of physical memory is at a 16MB boundary.
210
211           Only disable this option if you know that you do not require
212           this feature (eg, building a kernel for a single machine) and
213           you need to shrink the kernel to the minimal size.
214
215 config NEED_MACH_MEMORY_H
216         bool
217         help
218           Select this when mach/memory.h is required to provide special
219           definitions for this platform.  The need for mach/memory.h should
220           be avoided when possible.
221
222 config PHYS_OFFSET
223         hex "Physical address of main memory"
224         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
225         help
226           Please provide the physical address corresponding to the
227           location of main memory in your system.
228
229 config GENERIC_BUG
230         def_bool y
231         depends on BUG
232
233 source "init/Kconfig"
234
235 source "kernel/Kconfig.freezer"
236
237 menu "System Type"
238
239 config MMU
240         bool "MMU-based Paged Memory Management Support"
241         default y
242         help
243           Select if you want MMU-based virtualised addressing space
244           support by paged memory management. If unsure, say 'Y'.
245
246 #
247 # The "ARM system type" choice list is ordered alphabetically by option
248 # text.  Please add new entries in the option alphabetic order.
249 #
250 choice
251         prompt "ARM system type"
252         default ARCH_VERSATILE
253
254 config ARCH_INTEGRATOR
255         bool "ARM Ltd. Integrator family"
256         select ARM_AMBA
257         select ARCH_HAS_CPUFREQ
258         select CLKDEV_LOOKUP
259         select HAVE_MACH_CLKDEV
260         select ICST
261         select GENERIC_CLOCKEVENTS
262         select PLAT_VERSATILE
263         select PLAT_VERSATILE_FPGA_IRQ
264         select NEED_MACH_MEMORY_H
265         help
266           Support for ARM's Integrator platform.
267
268 config ARCH_REALVIEW
269         bool "ARM Ltd. RealView family"
270         select ARM_AMBA
271         select CLKDEV_LOOKUP
272         select HAVE_MACH_CLKDEV
273         select ICST
274         select GENERIC_CLOCKEVENTS
275         select ARCH_WANT_OPTIONAL_GPIOLIB
276         select PLAT_VERSATILE
277         select PLAT_VERSATILE_CLCD
278         select ARM_TIMER_SP804
279         select GPIO_PL061 if GPIOLIB
280         select NEED_MACH_MEMORY_H
281         help
282           This enables support for ARM Ltd RealView boards.
283
284 config ARCH_VERSATILE
285         bool "ARM Ltd. Versatile family"
286         select ARM_AMBA
287         select ARM_VIC
288         select CLKDEV_LOOKUP
289         select HAVE_MACH_CLKDEV
290         select ICST
291         select GENERIC_CLOCKEVENTS
292         select ARCH_WANT_OPTIONAL_GPIOLIB
293         select PLAT_VERSATILE
294         select PLAT_VERSATILE_CLCD
295         select PLAT_VERSATILE_FPGA_IRQ
296         select ARM_TIMER_SP804
297         help
298           This enables support for ARM Ltd Versatile board.
299
300 config ARCH_VEXPRESS
301         bool "ARM Ltd. Versatile Express family"
302         select ARCH_WANT_OPTIONAL_GPIOLIB
303         select ARM_AMBA
304         select ARM_TIMER_SP804
305         select CLKDEV_LOOKUP
306         select HAVE_MACH_CLKDEV
307         select GENERIC_CLOCKEVENTS
308         select HAVE_CLK
309         select HAVE_PATA_PLATFORM
310         select ICST
311         select PLAT_VERSATILE
312         select PLAT_VERSATILE_CLCD
313         help
314           This enables support for the ARM Ltd Versatile Express boards.
315
316 config ARCH_AT91
317         bool "Atmel AT91"
318         select ARCH_REQUIRE_GPIOLIB
319         select HAVE_CLK
320         select CLKDEV_LOOKUP
321         help
322           This enables support for systems based on the Atmel AT91RM9200,
323           AT91SAM9 and AT91CAP9 processors.
324
325 config ARCH_BCMRING
326         bool "Broadcom BCMRING"
327         depends on MMU
328         select CPU_V6
329         select ARM_AMBA
330         select ARM_TIMER_SP804
331         select CLKDEV_LOOKUP
332         select GENERIC_CLOCKEVENTS
333         select ARCH_WANT_OPTIONAL_GPIOLIB
334         help
335           Support for Broadcom's BCMRing platform.
336
337 config ARCH_CLPS711X
338         bool "Cirrus Logic CLPS711x/EP721x-based"
339         select CPU_ARM720T
340         select ARCH_USES_GETTIMEOFFSET
341         select NEED_MACH_MEMORY_H
342         help
343           Support for Cirrus Logic 711x/721x based boards.
344
345 config ARCH_CNS3XXX
346         bool "Cavium Networks CNS3XXX family"
347         select CPU_V6K
348         select GENERIC_CLOCKEVENTS
349         select ARM_GIC
350         select MIGHT_HAVE_PCI
351         select PCI_DOMAINS if PCI
352         help
353           Support for Cavium Networks CNS3XXX platform.
354
355 config ARCH_GEMINI
356         bool "Cortina Systems Gemini"
357         select CPU_FA526
358         select ARCH_REQUIRE_GPIOLIB
359         select ARCH_USES_GETTIMEOFFSET
360         help
361           Support for the Cortina Systems Gemini family SoCs
362
363 config ARCH_PRIMA2
364         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
365         select CPU_V7
366         select NO_IOPORT
367         select GENERIC_CLOCKEVENTS
368         select CLKDEV_LOOKUP
369         select GENERIC_IRQ_CHIP
370         select USE_OF
371         select ZONE_DMA
372         help
373           Support for CSR SiRFSoC ARM Cortex A9 Platform
374
375 config ARCH_EBSA110
376         bool "EBSA-110"
377         select CPU_SA110
378         select ISA
379         select NO_IOPORT
380         select ARCH_USES_GETTIMEOFFSET
381         select NEED_MACH_MEMORY_H
382         help
383           This is an evaluation board for the StrongARM processor available
384           from Digital. It has limited hardware on-board, including an
385           Ethernet interface, two PCMCIA sockets, two serial ports and a
386           parallel port.
387
388 config ARCH_EP93XX
389         bool "EP93xx-based"
390         select CPU_ARM920T
391         select ARM_AMBA
392         select ARM_VIC
393         select CLKDEV_LOOKUP
394         select ARCH_REQUIRE_GPIOLIB
395         select ARCH_HAS_HOLES_MEMORYMODEL
396         select ARCH_USES_GETTIMEOFFSET
397         select NEED_MACH_MEMORY_H
398         help
399           This enables support for the Cirrus EP93xx series of CPUs.
400
401 config ARCH_FOOTBRIDGE
402         bool "FootBridge"
403         select CPU_SA110
404         select FOOTBRIDGE
405         select GENERIC_CLOCKEVENTS
406         select HAVE_IDE
407         select NEED_MACH_MEMORY_H
408         help
409           Support for systems based on the DC21285 companion chip
410           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
411
412 config ARCH_MXC
413         bool "Freescale MXC/iMX-based"
414         select GENERIC_CLOCKEVENTS
415         select ARCH_REQUIRE_GPIOLIB
416         select CLKDEV_LOOKUP
417         select CLKSRC_MMIO
418         select GENERIC_IRQ_CHIP
419         select HAVE_SCHED_CLOCK
420         help
421           Support for Freescale MXC/iMX-based family of processors
422
423 config ARCH_MXS
424         bool "Freescale MXS-based"
425         select GENERIC_CLOCKEVENTS
426         select ARCH_REQUIRE_GPIOLIB
427         select CLKDEV_LOOKUP
428         select CLKSRC_MMIO
429         help
430           Support for Freescale MXS-based family of processors
431
432 config ARCH_NETX
433         bool "Hilscher NetX based"
434         select CLKSRC_MMIO
435         select CPU_ARM926T
436         select ARM_VIC
437         select GENERIC_CLOCKEVENTS
438         help
439           This enables support for systems based on the Hilscher NetX Soc
440
441 config ARCH_H720X
442         bool "Hynix HMS720x-based"
443         select CPU_ARM720T
444         select ISA_DMA_API
445         select ARCH_USES_GETTIMEOFFSET
446         help
447           This enables support for systems based on the Hynix HMS720x
448
449 config ARCH_IOP13XX
450         bool "IOP13xx-based"
451         depends on MMU
452         select CPU_XSC3
453         select PLAT_IOP
454         select PCI
455         select ARCH_SUPPORTS_MSI
456         select VMSPLIT_1G
457         select NEED_MACH_MEMORY_H
458         help
459           Support for Intel's IOP13XX (XScale) family of processors.
460
461 config ARCH_IOP32X
462         bool "IOP32x-based"
463         depends on MMU
464         select CPU_XSCALE
465         select PLAT_IOP
466         select PCI
467         select ARCH_REQUIRE_GPIOLIB
468         help
469           Support for Intel's 80219 and IOP32X (XScale) family of
470           processors.
471
472 config ARCH_IOP33X
473         bool "IOP33x-based"
474         depends on MMU
475         select CPU_XSCALE
476         select PLAT_IOP
477         select PCI
478         select ARCH_REQUIRE_GPIOLIB
479         help
480           Support for Intel's IOP33X (XScale) family of processors.
481
482 config ARCH_IXP23XX
483         bool "IXP23XX-based"
484         depends on MMU
485         select CPU_XSC3
486         select PCI
487         select ARCH_USES_GETTIMEOFFSET
488         select NEED_MACH_MEMORY_H
489         help
490           Support for Intel's IXP23xx (XScale) family of processors.
491
492 config ARCH_IXP2000
493         bool "IXP2400/2800-based"
494         depends on MMU
495         select CPU_XSCALE
496         select PCI
497         select ARCH_USES_GETTIMEOFFSET
498         select NEED_MACH_MEMORY_H
499         help
500           Support for Intel's IXP2400/2800 (XScale) family of processors.
501
502 config ARCH_IXP4XX
503         bool "IXP4xx-based"
504         depends on MMU
505         select CLKSRC_MMIO
506         select CPU_XSCALE
507         select GENERIC_GPIO
508         select GENERIC_CLOCKEVENTS
509         select HAVE_SCHED_CLOCK
510         select MIGHT_HAVE_PCI
511         select DMABOUNCE if PCI
512         help
513           Support for Intel's IXP4XX (XScale) family of processors.
514
515 config ARCH_DOVE
516         bool "Marvell Dove"
517         select CPU_V7
518         select PCI
519         select ARCH_REQUIRE_GPIOLIB
520         select GENERIC_CLOCKEVENTS
521         select PLAT_ORION
522         help
523           Support for the Marvell Dove SoC 88AP510
524
525 config ARCH_KIRKWOOD
526         bool "Marvell Kirkwood"
527         select CPU_FEROCEON
528         select PCI
529         select ARCH_REQUIRE_GPIOLIB
530         select GENERIC_CLOCKEVENTS
531         select PLAT_ORION
532         help
533           Support for the following Marvell Kirkwood series SoCs:
534           88F6180, 88F6192 and 88F6281.
535
536 config ARCH_LPC32XX
537         bool "NXP LPC32XX"
538         select CLKSRC_MMIO
539         select CPU_ARM926T
540         select ARCH_REQUIRE_GPIOLIB
541         select HAVE_IDE
542         select ARM_AMBA
543         select USB_ARCH_HAS_OHCI
544         select CLKDEV_LOOKUP
545         select GENERIC_CLOCKEVENTS
546         help
547           Support for the NXP LPC32XX family of processors
548
549 config ARCH_MV78XX0
550         bool "Marvell MV78xx0"
551         select CPU_FEROCEON
552         select PCI
553         select ARCH_REQUIRE_GPIOLIB
554         select GENERIC_CLOCKEVENTS
555         select PLAT_ORION
556         help
557           Support for the following Marvell MV78xx0 series SoCs:
558           MV781x0, MV782x0.
559
560 config ARCH_ORION5X
561         bool "Marvell Orion"
562         depends on MMU
563         select CPU_FEROCEON
564         select PCI
565         select ARCH_REQUIRE_GPIOLIB
566         select GENERIC_CLOCKEVENTS
567         select PLAT_ORION
568         help
569           Support for the following Marvell Orion 5x series SoCs:
570           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
571           Orion-2 (5281), Orion-1-90 (6183).
572
573 config ARCH_MMP
574         bool "Marvell PXA168/910/MMP2"
575         depends on MMU
576         select ARCH_REQUIRE_GPIOLIB
577         select CLKDEV_LOOKUP
578         select GENERIC_CLOCKEVENTS
579         select HAVE_SCHED_CLOCK
580         select TICK_ONESHOT
581         select PLAT_PXA
582         select SPARSE_IRQ
583         help
584           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
585
586 config ARCH_KS8695
587         bool "Micrel/Kendin KS8695"
588         select CPU_ARM922T
589         select ARCH_REQUIRE_GPIOLIB
590         select ARCH_USES_GETTIMEOFFSET
591         select NEED_MACH_MEMORY_H
592         help
593           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
594           System-on-Chip devices.
595
596 config ARCH_W90X900
597         bool "Nuvoton W90X900 CPU"
598         select CPU_ARM926T
599         select ARCH_REQUIRE_GPIOLIB
600         select CLKDEV_LOOKUP
601         select CLKSRC_MMIO
602         select GENERIC_CLOCKEVENTS
603         help
604           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
605           At present, the w90x900 has been renamed nuc900, regarding
606           the ARM series product line, you can login the following
607           link address to know more.
608
609           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
610                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
611
612 config ARCH_NUC93X
613         bool "Nuvoton NUC93X CPU"
614         select CPU_ARM926T
615         select CLKDEV_LOOKUP
616         help
617           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
618           low-power and high performance MPEG-4/JPEG multimedia controller chip.
619
620 config ARCH_TEGRA
621         bool "NVIDIA Tegra"
622         select CLKDEV_LOOKUP
623         select CLKSRC_MMIO
624         select GENERIC_CLOCKEVENTS
625         select GENERIC_GPIO
626         select HAVE_CLK
627         select HAVE_SCHED_CLOCK
628         select ARCH_HAS_CPUFREQ
629         help
630           This enables support for NVIDIA Tegra based systems (Tegra APX,
631           Tegra 6xx and Tegra 2 series).
632
633 config ARCH_PNX4008
634         bool "Philips Nexperia PNX4008 Mobile"
635         select CPU_ARM926T
636         select CLKDEV_LOOKUP
637         select ARCH_USES_GETTIMEOFFSET
638         help
639           This enables support for Philips PNX4008 mobile platform.
640
641 config ARCH_PXA
642         bool "PXA2xx/PXA3xx-based"
643         depends on MMU
644         select ARCH_MTD_XIP
645         select ARCH_HAS_CPUFREQ
646         select CLKDEV_LOOKUP
647         select CLKSRC_MMIO
648         select ARCH_REQUIRE_GPIOLIB
649         select GENERIC_CLOCKEVENTS
650         select HAVE_SCHED_CLOCK
651         select TICK_ONESHOT
652         select PLAT_PXA
653         select SPARSE_IRQ
654         select AUTO_ZRELADDR
655         select MULTI_IRQ_HANDLER
656         select ARM_CPU_SUSPEND if PM
657         select HAVE_IDE
658         help
659           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
660
661 config ARCH_MSM
662         bool "Qualcomm MSM"
663         select HAVE_CLK
664         select GENERIC_CLOCKEVENTS
665         select ARCH_REQUIRE_GPIOLIB
666         select CLKDEV_LOOKUP
667         help
668           Support for Qualcomm MSM/QSD based systems.  This runs on the
669           apps processor of the MSM/QSD and depends on a shared memory
670           interface to the modem processor which runs the baseband
671           stack and controls some vital subsystems
672           (clock and power control, etc).
673
674 config ARCH_SHMOBILE
675         bool "Renesas SH-Mobile / R-Mobile"
676         select HAVE_CLK
677         select CLKDEV_LOOKUP
678         select HAVE_MACH_CLKDEV
679         select GENERIC_CLOCKEVENTS
680         select NO_IOPORT
681         select SPARSE_IRQ
682         select MULTI_IRQ_HANDLER
683         select PM_GENERIC_DOMAINS if PM
684         select NEED_MACH_MEMORY_H
685         help
686           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
687
688 config ARCH_RPC
689         bool "RiscPC"
690         select ARCH_ACORN
691         select FIQ
692         select TIMER_ACORN
693         select ARCH_MAY_HAVE_PC_FDC
694         select HAVE_PATA_PLATFORM
695         select ISA_DMA_API
696         select NO_IOPORT
697         select ARCH_SPARSEMEM_ENABLE
698         select ARCH_USES_GETTIMEOFFSET
699         select HAVE_IDE
700         select NEED_MACH_MEMORY_H
701         help
702           On the Acorn Risc-PC, Linux can support the internal IDE disk and
703           CD-ROM interface, serial and parallel port, and the floppy drive.
704
705 config ARCH_SA1100
706         bool "SA1100-based"
707         select CLKSRC_MMIO
708         select CPU_SA1100
709         select ISA
710         select ARCH_SPARSEMEM_ENABLE
711         select ARCH_MTD_XIP
712         select ARCH_HAS_CPUFREQ
713         select CPU_FREQ
714         select GENERIC_CLOCKEVENTS
715         select HAVE_CLK
716         select HAVE_SCHED_CLOCK
717         select TICK_ONESHOT
718         select ARCH_REQUIRE_GPIOLIB
719         select HAVE_IDE
720         select NEED_MACH_MEMORY_H
721         help
722           Support for StrongARM 11x0 based boards.
723
724 config ARCH_S3C2410
725         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
726         select GENERIC_GPIO
727         select ARCH_HAS_CPUFREQ
728         select HAVE_CLK
729         select CLKDEV_LOOKUP
730         select ARCH_USES_GETTIMEOFFSET
731         select HAVE_S3C2410_I2C if I2C
732         help
733           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
734           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
735           the Samsung SMDK2410 development board (and derivatives).
736
737           Note, the S3C2416 and the S3C2450 are so close that they even share
738           the same SoC ID code. This means that there is no separate machine
739           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
740
741 config ARCH_S3C64XX
742         bool "Samsung S3C64XX"
743         select PLAT_SAMSUNG
744         select CPU_V6
745         select ARM_VIC
746         select HAVE_CLK
747         select CLKDEV_LOOKUP
748         select NO_IOPORT
749         select ARCH_USES_GETTIMEOFFSET
750         select ARCH_HAS_CPUFREQ
751         select ARCH_REQUIRE_GPIOLIB
752         select SAMSUNG_CLKSRC
753         select SAMSUNG_IRQ_VIC_TIMER
754         select S3C_GPIO_TRACK
755         select S3C_GPIO_PULL_UPDOWN
756         select S3C_GPIO_CFG_S3C24XX
757         select S3C_GPIO_CFG_S3C64XX
758         select S3C_DEV_NAND
759         select USB_ARCH_HAS_OHCI
760         select SAMSUNG_GPIOLIB_4BIT
761         select HAVE_S3C2410_I2C if I2C
762         select HAVE_S3C2410_WATCHDOG if WATCHDOG
763         help
764           Samsung S3C64XX series based systems
765
766 config ARCH_S5P64X0
767         bool "Samsung S5P6440 S5P6450"
768         select CPU_V6
769         select GENERIC_GPIO
770         select HAVE_CLK
771         select CLKDEV_LOOKUP
772         select CLKSRC_MMIO
773         select HAVE_S3C2410_WATCHDOG if WATCHDOG
774         select GENERIC_CLOCKEVENTS
775         select HAVE_SCHED_CLOCK
776         select HAVE_S3C2410_I2C if I2C
777         select HAVE_S3C_RTC if RTC_CLASS
778         help
779           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
780           SMDK6450.
781
782 config ARCH_S5PC100
783         bool "Samsung S5PC100"
784         select GENERIC_GPIO
785         select HAVE_CLK
786         select CLKDEV_LOOKUP
787         select CPU_V7
788         select ARM_L1_CACHE_SHIFT_6
789         select ARCH_USES_GETTIMEOFFSET
790         select HAVE_S3C2410_I2C if I2C
791         select HAVE_S3C_RTC if RTC_CLASS
792         select HAVE_S3C2410_WATCHDOG if WATCHDOG
793         help
794           Samsung S5PC100 series based systems
795
796 config ARCH_S5PV210
797         bool "Samsung S5PV210/S5PC110"
798         select CPU_V7
799         select ARCH_SPARSEMEM_ENABLE
800         select ARCH_HAS_HOLES_MEMORYMODEL
801         select GENERIC_GPIO
802         select HAVE_CLK
803         select CLKDEV_LOOKUP
804         select CLKSRC_MMIO
805         select ARM_L1_CACHE_SHIFT_6
806         select ARCH_HAS_CPUFREQ
807         select GENERIC_CLOCKEVENTS
808         select HAVE_SCHED_CLOCK
809         select HAVE_S3C2410_I2C if I2C
810         select HAVE_S3C_RTC if RTC_CLASS
811         select HAVE_S3C2410_WATCHDOG if WATCHDOG
812         select NEED_MACH_MEMORY_H
813         help
814           Samsung S5PV210/S5PC110 series based systems
815
816 config ARCH_EXYNOS4
817         bool "Samsung EXYNOS4"
818         select CPU_V7
819         select ARCH_SPARSEMEM_ENABLE
820         select ARCH_HAS_HOLES_MEMORYMODEL
821         select GENERIC_GPIO
822         select HAVE_CLK
823         select CLKDEV_LOOKUP
824         select ARCH_HAS_CPUFREQ
825         select GENERIC_CLOCKEVENTS
826         select HAVE_S3C_RTC if RTC_CLASS
827         select HAVE_S3C2410_I2C if I2C
828         select HAVE_S3C2410_WATCHDOG if WATCHDOG
829         select NEED_MACH_MEMORY_H
830         help
831           Samsung EXYNOS4 series based systems
832
833 config ARCH_SHARK
834         bool "Shark"
835         select CPU_SA110
836         select ISA
837         select ISA_DMA
838         select ZONE_DMA
839         select PCI
840         select ARCH_USES_GETTIMEOFFSET
841         select NEED_MACH_MEMORY_H
842         help
843           Support for the StrongARM based Digital DNARD machine, also known
844           as "Shark" (<http://www.shark-linux.de/shark.html>).
845
846 config ARCH_TCC_926
847         bool "Telechips TCC ARM926-based systems"
848         select CLKSRC_MMIO
849         select CPU_ARM926T
850         select HAVE_CLK
851         select CLKDEV_LOOKUP
852         select GENERIC_CLOCKEVENTS
853         help
854           Support for Telechips TCC ARM926-based systems.
855
856 config ARCH_U300
857         bool "ST-Ericsson U300 Series"
858         depends on MMU
859         select CLKSRC_MMIO
860         select CPU_ARM926T
861         select HAVE_SCHED_CLOCK
862         select HAVE_TCM
863         select ARM_AMBA
864         select ARM_PATCH_PHYS_VIRT
865         select ARM_VIC
866         select GENERIC_CLOCKEVENTS
867         select CLKDEV_LOOKUP
868         select HAVE_MACH_CLKDEV
869         select GENERIC_GPIO
870         select ARCH_REQUIRE_GPIOLIB
871         select NEED_MACH_MEMORY_H
872         help
873           Support for ST-Ericsson U300 series mobile platforms.
874
875 config ARCH_U8500
876         bool "ST-Ericsson U8500 Series"
877         select CPU_V7
878         select ARM_AMBA
879         select GENERIC_CLOCKEVENTS
880         select CLKDEV_LOOKUP
881         select ARCH_REQUIRE_GPIOLIB
882         select ARCH_HAS_CPUFREQ
883         help
884           Support for ST-Ericsson's Ux500 architecture
885
886 config ARCH_NOMADIK
887         bool "STMicroelectronics Nomadik"
888         select ARM_AMBA
889         select ARM_VIC
890         select CPU_ARM926T
891         select CLKDEV_LOOKUP
892         select GENERIC_CLOCKEVENTS
893         select ARCH_REQUIRE_GPIOLIB
894         help
895           Support for the Nomadik platform by ST-Ericsson
896
897 config ARCH_DAVINCI
898         bool "TI DaVinci"
899         select GENERIC_CLOCKEVENTS
900         select ARCH_REQUIRE_GPIOLIB
901         select ZONE_DMA
902         select HAVE_IDE
903         select CLKDEV_LOOKUP
904         select GENERIC_ALLOCATOR
905         select GENERIC_IRQ_CHIP
906         select ARCH_HAS_HOLES_MEMORYMODEL
907         help
908           Support for TI's DaVinci platform.
909
910 config ARCH_OMAP
911         bool "TI OMAP"
912         select HAVE_CLK
913         select ARCH_REQUIRE_GPIOLIB
914         select ARCH_HAS_CPUFREQ
915         select CLKSRC_MMIO
916         select GENERIC_CLOCKEVENTS
917         select HAVE_SCHED_CLOCK
918         select ARCH_HAS_HOLES_MEMORYMODEL
919         help
920           Support for TI's OMAP platform (OMAP1/2/3/4).
921
922 config PLAT_SPEAR
923         bool "ST SPEAr"
924         select ARM_AMBA
925         select ARCH_REQUIRE_GPIOLIB
926         select CLKDEV_LOOKUP
927         select CLKSRC_MMIO
928         select GENERIC_CLOCKEVENTS
929         select HAVE_CLK
930         help
931           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
932
933 config ARCH_VT8500
934         bool "VIA/WonderMedia 85xx"
935         select CPU_ARM926T
936         select GENERIC_GPIO
937         select ARCH_HAS_CPUFREQ
938         select GENERIC_CLOCKEVENTS
939         select ARCH_REQUIRE_GPIOLIB
940         select HAVE_PWM
941         help
942           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
943
944 config ARCH_ZYNQ
945         bool "Xilinx Zynq ARM Cortex A9 Platform"
946         select CPU_V7
947         select GENERIC_CLOCKEVENTS
948         select CLKDEV_LOOKUP
949         select ARM_GIC
950         select ARM_AMBA
951         select ICST
952         select USE_OF
953         help
954           Support for Xilinx Zynq ARM Cortex A9 Platform
955 endchoice
956
957 #
958 # This is sorted alphabetically by mach-* pathname.  However, plat-*
959 # Kconfigs may be included either alphabetically (according to the
960 # plat- suffix) or along side the corresponding mach-* source.
961 #
962 source "arch/arm/mach-at91/Kconfig"
963
964 source "arch/arm/mach-bcmring/Kconfig"
965
966 source "arch/arm/mach-clps711x/Kconfig"
967
968 source "arch/arm/mach-cns3xxx/Kconfig"
969
970 source "arch/arm/mach-davinci/Kconfig"
971
972 source "arch/arm/mach-dove/Kconfig"
973
974 source "arch/arm/mach-ep93xx/Kconfig"
975
976 source "arch/arm/mach-footbridge/Kconfig"
977
978 source "arch/arm/mach-gemini/Kconfig"
979
980 source "arch/arm/mach-h720x/Kconfig"
981
982 source "arch/arm/mach-integrator/Kconfig"
983
984 source "arch/arm/mach-iop32x/Kconfig"
985
986 source "arch/arm/mach-iop33x/Kconfig"
987
988 source "arch/arm/mach-iop13xx/Kconfig"
989
990 source "arch/arm/mach-ixp4xx/Kconfig"
991
992 source "arch/arm/mach-ixp2000/Kconfig"
993
994 source "arch/arm/mach-ixp23xx/Kconfig"
995
996 source "arch/arm/mach-kirkwood/Kconfig"
997
998 source "arch/arm/mach-ks8695/Kconfig"
999
1000 source "arch/arm/mach-lpc32xx/Kconfig"
1001
1002 source "arch/arm/mach-msm/Kconfig"
1003
1004 source "arch/arm/mach-mv78xx0/Kconfig"
1005
1006 source "arch/arm/plat-mxc/Kconfig"
1007
1008 source "arch/arm/mach-mxs/Kconfig"
1009
1010 source "arch/arm/mach-netx/Kconfig"
1011
1012 source "arch/arm/mach-nomadik/Kconfig"
1013 source "arch/arm/plat-nomadik/Kconfig"
1014
1015 source "arch/arm/mach-nuc93x/Kconfig"
1016
1017 source "arch/arm/plat-omap/Kconfig"
1018
1019 source "arch/arm/mach-omap1/Kconfig"
1020
1021 source "arch/arm/mach-omap2/Kconfig"
1022
1023 source "arch/arm/mach-orion5x/Kconfig"
1024
1025 source "arch/arm/mach-pxa/Kconfig"
1026 source "arch/arm/plat-pxa/Kconfig"
1027
1028 source "arch/arm/mach-mmp/Kconfig"
1029
1030 source "arch/arm/mach-realview/Kconfig"
1031
1032 source "arch/arm/mach-sa1100/Kconfig"
1033
1034 source "arch/arm/plat-samsung/Kconfig"
1035 source "arch/arm/plat-s3c24xx/Kconfig"
1036 source "arch/arm/plat-s5p/Kconfig"
1037
1038 source "arch/arm/plat-spear/Kconfig"
1039
1040 source "arch/arm/plat-tcc/Kconfig"
1041
1042 if ARCH_S3C2410
1043 source "arch/arm/mach-s3c2410/Kconfig"
1044 source "arch/arm/mach-s3c2412/Kconfig"
1045 source "arch/arm/mach-s3c2416/Kconfig"
1046 source "arch/arm/mach-s3c2440/Kconfig"
1047 source "arch/arm/mach-s3c2443/Kconfig"
1048 endif
1049
1050 if ARCH_S3C64XX
1051 source "arch/arm/mach-s3c64xx/Kconfig"
1052 endif
1053
1054 source "arch/arm/mach-s5p64x0/Kconfig"
1055
1056 source "arch/arm/mach-s5pc100/Kconfig"
1057
1058 source "arch/arm/mach-s5pv210/Kconfig"
1059
1060 source "arch/arm/mach-exynos4/Kconfig"
1061
1062 source "arch/arm/mach-shmobile/Kconfig"
1063
1064 source "arch/arm/mach-tegra/Kconfig"
1065
1066 source "arch/arm/mach-u300/Kconfig"
1067
1068 source "arch/arm/mach-ux500/Kconfig"
1069
1070 source "arch/arm/mach-versatile/Kconfig"
1071
1072 source "arch/arm/mach-vexpress/Kconfig"
1073 source "arch/arm/plat-versatile/Kconfig"
1074
1075 source "arch/arm/mach-vt8500/Kconfig"
1076
1077 source "arch/arm/mach-w90x900/Kconfig"
1078
1079 # Definitions to make life easier
1080 config ARCH_ACORN
1081         bool
1082
1083 config PLAT_IOP
1084         bool
1085         select GENERIC_CLOCKEVENTS
1086         select HAVE_SCHED_CLOCK
1087
1088 config PLAT_ORION
1089         bool
1090         select CLKSRC_MMIO
1091         select GENERIC_IRQ_CHIP
1092         select HAVE_SCHED_CLOCK
1093
1094 config PLAT_PXA
1095         bool
1096
1097 config PLAT_VERSATILE
1098         bool
1099
1100 config ARM_TIMER_SP804
1101         bool
1102         select CLKSRC_MMIO
1103
1104 source arch/arm/mm/Kconfig
1105
1106 config IWMMXT
1107         bool "Enable iWMMXt support"
1108         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1109         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1110         help
1111           Enable support for iWMMXt context switching at run time if
1112           running on a CPU that supports it.
1113
1114 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1115 config XSCALE_PMU
1116         bool
1117         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1118         default y
1119
1120 config CPU_HAS_PMU
1121         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1122                    (!ARCH_OMAP3 || OMAP3_EMU)
1123         default y
1124         bool
1125
1126 config MULTI_IRQ_HANDLER
1127         bool
1128         help
1129           Allow each machine to specify it's own IRQ handler at run time.
1130
1131 if !MMU
1132 source "arch/arm/Kconfig-nommu"
1133 endif
1134
1135 config ARM_ERRATA_411920
1136         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1137         depends on CPU_V6 || CPU_V6K
1138         help
1139           Invalidation of the Instruction Cache operation can
1140           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1141           It does not affect the MPCore. This option enables the ARM Ltd.
1142           recommended workaround.
1143
1144 config ARM_ERRATA_430973
1145         bool "ARM errata: Stale prediction on replaced interworking branch"
1146         depends on CPU_V7
1147         help
1148           This option enables the workaround for the 430973 Cortex-A8
1149           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1150           interworking branch is replaced with another code sequence at the
1151           same virtual address, whether due to self-modifying code or virtual
1152           to physical address re-mapping, Cortex-A8 does not recover from the
1153           stale interworking branch prediction. This results in Cortex-A8
1154           executing the new code sequence in the incorrect ARM or Thumb state.
1155           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1156           and also flushes the branch target cache at every context switch.
1157           Note that setting specific bits in the ACTLR register may not be
1158           available in non-secure mode.
1159
1160 config ARM_ERRATA_458693
1161         bool "ARM errata: Processor deadlock when a false hazard is created"
1162         depends on CPU_V7
1163         help
1164           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1165           erratum. For very specific sequences of memory operations, it is
1166           possible for a hazard condition intended for a cache line to instead
1167           be incorrectly associated with a different cache line. This false
1168           hazard might then cause a processor deadlock. The workaround enables
1169           the L1 caching of the NEON accesses and disables the PLD instruction
1170           in the ACTLR register. Note that setting specific bits in the ACTLR
1171           register may not be available in non-secure mode.
1172
1173 config ARM_ERRATA_460075
1174         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1175         depends on CPU_V7
1176         help
1177           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1178           erratum. Any asynchronous access to the L2 cache may encounter a
1179           situation in which recent store transactions to the L2 cache are lost
1180           and overwritten with stale memory contents from external memory. The
1181           workaround disables the write-allocate mode for the L2 cache via the
1182           ACTLR register. Note that setting specific bits in the ACTLR register
1183           may not be available in non-secure mode.
1184
1185 config ARM_ERRATA_742230
1186         bool "ARM errata: DMB operation may be faulty"
1187         depends on CPU_V7 && SMP
1188         help
1189           This option enables the workaround for the 742230 Cortex-A9
1190           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1191           between two write operations may not ensure the correct visibility
1192           ordering of the two writes. This workaround sets a specific bit in
1193           the diagnostic register of the Cortex-A9 which causes the DMB
1194           instruction to behave as a DSB, ensuring the correct behaviour of
1195           the two writes.
1196
1197 config ARM_ERRATA_742231
1198         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1199         depends on CPU_V7 && SMP
1200         help
1201           This option enables the workaround for the 742231 Cortex-A9
1202           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1203           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1204           accessing some data located in the same cache line, may get corrupted
1205           data due to bad handling of the address hazard when the line gets
1206           replaced from one of the CPUs at the same time as another CPU is
1207           accessing it. This workaround sets specific bits in the diagnostic
1208           register of the Cortex-A9 which reduces the linefill issuing
1209           capabilities of the processor.
1210
1211 config PL310_ERRATA_588369
1212         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1213         depends on CACHE_L2X0
1214         help
1215            The PL310 L2 cache controller implements three types of Clean &
1216            Invalidate maintenance operations: by Physical Address
1217            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1218            They are architecturally defined to behave as the execution of a
1219            clean operation followed immediately by an invalidate operation,
1220            both performing to the same memory location. This functionality
1221            is not correctly implemented in PL310 as clean lines are not
1222            invalidated as a result of these operations.
1223
1224 config ARM_ERRATA_720789
1225         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1226         depends on CPU_V7 && SMP
1227         help
1228           This option enables the workaround for the 720789 Cortex-A9 (prior to
1229           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1230           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1231           As a consequence of this erratum, some TLB entries which should be
1232           invalidated are not, resulting in an incoherency in the system page
1233           tables. The workaround changes the TLB flushing routines to invalidate
1234           entries regardless of the ASID.
1235
1236 config PL310_ERRATA_727915
1237         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1238         depends on CACHE_L2X0
1239         help
1240           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1241           operation (offset 0x7FC). This operation runs in background so that
1242           PL310 can handle normal accesses while it is in progress. Under very
1243           rare circumstances, due to this erratum, write data can be lost when
1244           PL310 treats a cacheable write transaction during a Clean &
1245           Invalidate by Way operation.
1246
1247 config ARM_ERRATA_743622
1248         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1249         depends on CPU_V7
1250         help
1251           This option enables the workaround for the 743622 Cortex-A9
1252           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1253           optimisation in the Cortex-A9 Store Buffer may lead to data
1254           corruption. This workaround sets a specific bit in the diagnostic
1255           register of the Cortex-A9 which disables the Store Buffer
1256           optimisation, preventing the defect from occurring. This has no
1257           visible impact on the overall performance or power consumption of the
1258           processor.
1259
1260 config ARM_ERRATA_751472
1261         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1262         depends on CPU_V7 && SMP
1263         help
1264           This option enables the workaround for the 751472 Cortex-A9 (prior
1265           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1266           completion of a following broadcasted operation if the second
1267           operation is received by a CPU before the ICIALLUIS has completed,
1268           potentially leading to corrupted entries in the cache or TLB.
1269
1270 config ARM_ERRATA_753970
1271         bool "ARM errata: cache sync operation may be faulty"
1272         depends on CACHE_PL310
1273         help
1274           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1275
1276           Under some condition the effect of cache sync operation on
1277           the store buffer still remains when the operation completes.
1278           This means that the store buffer is always asked to drain and
1279           this prevents it from merging any further writes. The workaround
1280           is to replace the normal offset of cache sync operation (0x730)
1281           by another offset targeting an unmapped PL310 register 0x740.
1282           This has the same effect as the cache sync operation: store buffer
1283           drain and waiting for all buffers empty.
1284
1285 config ARM_ERRATA_754322
1286         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1287         depends on CPU_V7
1288         help
1289           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1290           r3p*) erratum. A speculative memory access may cause a page table walk
1291           which starts prior to an ASID switch but completes afterwards. This
1292           can populate the micro-TLB with a stale entry which may be hit with
1293           the new ASID. This workaround places two dsb instructions in the mm
1294           switching code so that no page table walks can cross the ASID switch.
1295
1296 config ARM_ERRATA_754327
1297         bool "ARM errata: no automatic Store Buffer drain"
1298         depends on CPU_V7 && SMP
1299         help
1300           This option enables the workaround for the 754327 Cortex-A9 (prior to
1301           r2p0) erratum. The Store Buffer does not have any automatic draining
1302           mechanism and therefore a livelock may occur if an external agent
1303           continuously polls a memory location waiting to observe an update.
1304           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1305           written polling loops from denying visibility of updates to memory.
1306
1307 config ARM_ERRATA_364296
1308         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1309         depends on CPU_V6 && !SMP
1310         help
1311           This options enables the workaround for the 364296 ARM1136
1312           r0p2 erratum (possible cache data corruption with
1313           hit-under-miss enabled). It sets the undocumented bit 31 in
1314           the auxiliary control register and the FI bit in the control
1315           register, thus disabling hit-under-miss without putting the
1316           processor into full low interrupt latency mode. ARM11MPCore
1317           is not affected.
1318
1319 config ARM_ERRATA_764369
1320         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1321         depends on CPU_V7 && SMP
1322         help
1323           This option enables the workaround for erratum 764369
1324           affecting Cortex-A9 MPCore with two or more processors (all
1325           current revisions). Under certain timing circumstances, a data
1326           cache line maintenance operation by MVA targeting an Inner
1327           Shareable memory region may fail to proceed up to either the
1328           Point of Coherency or to the Point of Unification of the
1329           system. This workaround adds a DSB instruction before the
1330           relevant cache maintenance functions and sets a specific bit
1331           in the diagnostic control register of the SCU.
1332
1333 endmenu
1334
1335 source "arch/arm/common/Kconfig"
1336
1337 menu "Bus support"
1338
1339 config ARM_AMBA
1340         bool
1341
1342 config ISA
1343         bool
1344         help
1345           Find out whether you have ISA slots on your motherboard.  ISA is the
1346           name of a bus system, i.e. the way the CPU talks to the other stuff
1347           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1348           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1349           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1350
1351 # Select ISA DMA controller support
1352 config ISA_DMA
1353         bool
1354         select ISA_DMA_API
1355
1356 # Select ISA DMA interface
1357 config ISA_DMA_API
1358         bool
1359
1360 config PCI
1361         bool "PCI support" if MIGHT_HAVE_PCI
1362         help
1363           Find out whether you have a PCI motherboard. PCI is the name of a
1364           bus system, i.e. the way the CPU talks to the other stuff inside
1365           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1366           VESA. If you have PCI, say Y, otherwise N.
1367
1368 config PCI_DOMAINS
1369         bool
1370         depends on PCI
1371
1372 config PCI_NANOENGINE
1373         bool "BSE nanoEngine PCI support"
1374         depends on SA1100_NANOENGINE
1375         help
1376           Enable PCI on the BSE nanoEngine board.
1377
1378 config PCI_SYSCALL
1379         def_bool PCI
1380
1381 # Select the host bridge type
1382 config PCI_HOST_VIA82C505
1383         bool
1384         depends on PCI && ARCH_SHARK
1385         default y
1386
1387 config PCI_HOST_ITE8152
1388         bool
1389         depends on PCI && MACH_ARMCORE
1390         default y
1391         select DMABOUNCE
1392
1393 source "drivers/pci/Kconfig"
1394
1395 source "drivers/pcmcia/Kconfig"
1396
1397 endmenu
1398
1399 menu "Kernel Features"
1400
1401 source "kernel/time/Kconfig"
1402
1403 config SMP
1404         bool "Symmetric Multi-Processing"
1405         depends on CPU_V6K || CPU_V7
1406         depends on GENERIC_CLOCKEVENTS
1407         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1408                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1409                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1410                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1411         depends on MMU
1412         select USE_GENERIC_SMP_HELPERS
1413         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1414         help
1415           This enables support for systems with more than one CPU. If you have
1416           a system with only one CPU, like most personal computers, say N. If
1417           you have a system with more than one CPU, say Y.
1418
1419           If you say N here, the kernel will run on single and multiprocessor
1420           machines, but will use only one CPU of a multiprocessor machine. If
1421           you say Y here, the kernel will run on many, but not all, single
1422           processor machines. On a single processor machine, the kernel will
1423           run faster if you say N here.
1424
1425           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1426           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1427           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1428
1429           If you don't know what to do here, say N.
1430
1431 config SMP_ON_UP
1432         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1433         depends on EXPERIMENTAL
1434         depends on SMP && !XIP_KERNEL
1435         default y
1436         help
1437           SMP kernels contain instructions which fail on non-SMP processors.
1438           Enabling this option allows the kernel to modify itself to make
1439           these instructions safe.  Disabling it allows about 1K of space
1440           savings.
1441
1442           If you don't know what to do here, say Y.
1443
1444 config ARM_CPU_TOPOLOGY
1445         bool "Support cpu topology definition"
1446         depends on SMP && CPU_V7
1447         default y
1448         help
1449           Support ARM cpu topology definition. The MPIDR register defines
1450           affinity between processors which is then used to describe the cpu
1451           topology of an ARM System.
1452
1453 config SCHED_MC
1454         bool "Multi-core scheduler support"
1455         depends on ARM_CPU_TOPOLOGY
1456         help
1457           Multi-core scheduler support improves the CPU scheduler's decision
1458           making when dealing with multi-core CPU chips at a cost of slightly
1459           increased overhead in some places. If unsure say N here.
1460
1461 config SCHED_SMT
1462         bool "SMT scheduler support"
1463         depends on ARM_CPU_TOPOLOGY
1464         help
1465           Improves the CPU scheduler's decision making when dealing with
1466           MultiThreading at a cost of slightly increased overhead in some
1467           places. If unsure say N here.
1468
1469 config HAVE_ARM_SCU
1470         bool
1471         help
1472           This option enables support for the ARM system coherency unit
1473
1474 config HAVE_ARM_TWD
1475         bool
1476         depends on SMP
1477         select TICK_ONESHOT
1478         help
1479           This options enables support for the ARM timer and watchdog unit
1480
1481 choice
1482         prompt "Memory split"
1483         default VMSPLIT_3G
1484         help
1485           Select the desired split between kernel and user memory.
1486
1487           If you are not absolutely sure what you are doing, leave this
1488           option alone!
1489
1490         config VMSPLIT_3G
1491                 bool "3G/1G user/kernel split"
1492         config VMSPLIT_2G
1493                 bool "2G/2G user/kernel split"
1494         config VMSPLIT_1G
1495                 bool "1G/3G user/kernel split"
1496 endchoice
1497
1498 config PAGE_OFFSET
1499         hex
1500         default 0x40000000 if VMSPLIT_1G
1501         default 0x80000000 if VMSPLIT_2G
1502         default 0xC0000000
1503
1504 config NR_CPUS
1505         int "Maximum number of CPUs (2-32)"
1506         range 2 32
1507         depends on SMP
1508         default "4"
1509
1510 config HOTPLUG_CPU
1511         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1512         depends on SMP && HOTPLUG && EXPERIMENTAL
1513         help
1514           Say Y here to experiment with turning CPUs off and on.  CPUs
1515           can be controlled through /sys/devices/system/cpu.
1516
1517 config LOCAL_TIMERS
1518         bool "Use local timer interrupts"
1519         depends on SMP
1520         default y
1521         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1522         help
1523           Enable support for local timers on SMP platforms, rather then the
1524           legacy IPI broadcast method.  Local timers allows the system
1525           accounting to be spread across the timer interval, preventing a
1526           "thundering herd" at every timer tick.
1527
1528 source kernel/Kconfig.preempt
1529
1530 config HZ
1531         int
1532         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1533                 ARCH_S5PV210 || ARCH_EXYNOS4
1534         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1535         default AT91_TIMER_HZ if ARCH_AT91
1536         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1537         default 100
1538
1539 config THUMB2_KERNEL
1540         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1541         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1542         select AEABI
1543         select ARM_ASM_UNIFIED
1544         select ARM_UNWIND
1545         help
1546           By enabling this option, the kernel will be compiled in
1547           Thumb-2 mode. A compiler/assembler that understand the unified
1548           ARM-Thumb syntax is needed.
1549
1550           If unsure, say N.
1551
1552 config THUMB2_AVOID_R_ARM_THM_JUMP11
1553         bool "Work around buggy Thumb-2 short branch relocations in gas"
1554         depends on THUMB2_KERNEL && MODULES
1555         default y
1556         help
1557           Various binutils versions can resolve Thumb-2 branches to
1558           locally-defined, preemptible global symbols as short-range "b.n"
1559           branch instructions.
1560
1561           This is a problem, because there's no guarantee the final
1562           destination of the symbol, or any candidate locations for a
1563           trampoline, are within range of the branch.  For this reason, the
1564           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1565           relocation in modules at all, and it makes little sense to add
1566           support.
1567
1568           The symptom is that the kernel fails with an "unsupported
1569           relocation" error when loading some modules.
1570
1571           Until fixed tools are available, passing
1572           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1573           code which hits this problem, at the cost of a bit of extra runtime
1574           stack usage in some cases.
1575
1576           The problem is described in more detail at:
1577               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1578
1579           Only Thumb-2 kernels are affected.
1580
1581           Unless you are sure your tools don't have this problem, say Y.
1582
1583 config ARM_ASM_UNIFIED
1584         bool
1585
1586 config AEABI
1587         bool "Use the ARM EABI to compile the kernel"
1588         help
1589           This option allows for the kernel to be compiled using the latest
1590           ARM ABI (aka EABI).  This is only useful if you are using a user
1591           space environment that is also compiled with EABI.
1592
1593           Since there are major incompatibilities between the legacy ABI and
1594           EABI, especially with regard to structure member alignment, this
1595           option also changes the kernel syscall calling convention to
1596           disambiguate both ABIs and allow for backward compatibility support
1597           (selected with CONFIG_OABI_COMPAT).
1598
1599           To use this you need GCC version 4.0.0 or later.
1600
1601 config OABI_COMPAT
1602         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1603         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1604         default y
1605         help
1606           This option preserves the old syscall interface along with the
1607           new (ARM EABI) one. It also provides a compatibility layer to
1608           intercept syscalls that have structure arguments which layout
1609           in memory differs between the legacy ABI and the new ARM EABI
1610           (only for non "thumb" binaries). This option adds a tiny
1611           overhead to all syscalls and produces a slightly larger kernel.
1612           If you know you'll be using only pure EABI user space then you
1613           can say N here. If this option is not selected and you attempt
1614           to execute a legacy ABI binary then the result will be
1615           UNPREDICTABLE (in fact it can be predicted that it won't work
1616           at all). If in doubt say Y.
1617
1618 config ARCH_HAS_HOLES_MEMORYMODEL
1619         bool
1620
1621 config ARCH_SPARSEMEM_ENABLE
1622         bool
1623
1624 config ARCH_SPARSEMEM_DEFAULT
1625         def_bool ARCH_SPARSEMEM_ENABLE
1626
1627 config ARCH_SELECT_MEMORY_MODEL
1628         def_bool ARCH_SPARSEMEM_ENABLE
1629
1630 config HAVE_ARCH_PFN_VALID
1631         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1632
1633 config HIGHMEM
1634         bool "High Memory Support"
1635         depends on MMU
1636         help
1637           The address space of ARM processors is only 4 Gigabytes large
1638           and it has to accommodate user address space, kernel address
1639           space as well as some memory mapped IO. That means that, if you
1640           have a large amount of physical memory and/or IO, not all of the
1641           memory can be "permanently mapped" by the kernel. The physical
1642           memory that is not permanently mapped is called "high memory".
1643
1644           Depending on the selected kernel/user memory split, minimum
1645           vmalloc space and actual amount of RAM, you may not need this
1646           option which should result in a slightly faster kernel.
1647
1648           If unsure, say n.
1649
1650 config HIGHPTE
1651         bool "Allocate 2nd-level pagetables from highmem"
1652         depends on HIGHMEM
1653
1654 config HW_PERF_EVENTS
1655         bool "Enable hardware performance counter support for perf events"
1656         depends on PERF_EVENTS && CPU_HAS_PMU
1657         default y
1658         help
1659           Enable hardware performance counter support for perf events. If
1660           disabled, perf events will use software events only.
1661
1662 source "mm/Kconfig"
1663
1664 config FORCE_MAX_ZONEORDER
1665         int "Maximum zone order" if ARCH_SHMOBILE
1666         range 11 64 if ARCH_SHMOBILE
1667         default "9" if SA1111
1668         default "11"
1669         help
1670           The kernel memory allocator divides physically contiguous memory
1671           blocks into "zones", where each zone is a power of two number of
1672           pages.  This option selects the largest power of two that the kernel
1673           keeps in the memory allocator.  If you need to allocate very large
1674           blocks of physically contiguous memory, then you may need to
1675           increase this value.
1676
1677           This config option is actually maximum order plus one. For example,
1678           a value of 11 means that the largest free memory block is 2^10 pages.
1679
1680 config LEDS
1681         bool "Timer and CPU usage LEDs"
1682         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1683                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1684                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1685                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1686                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1687                    ARCH_AT91 || ARCH_DAVINCI || \
1688                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1689         help
1690           If you say Y here, the LEDs on your machine will be used
1691           to provide useful information about your current system status.
1692
1693           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1694           be able to select which LEDs are active using the options below. If
1695           you are compiling a kernel for the EBSA-110 or the LART however, the
1696           red LED will simply flash regularly to indicate that the system is
1697           still functional. It is safe to say Y here if you have a CATS
1698           system, but the driver will do nothing.
1699
1700 config LEDS_TIMER
1701         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1702                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1703                             || MACH_OMAP_PERSEUS2
1704         depends on LEDS
1705         depends on !GENERIC_CLOCKEVENTS
1706         default y if ARCH_EBSA110
1707         help
1708           If you say Y here, one of the system LEDs (the green one on the
1709           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1710           will flash regularly to indicate that the system is still
1711           operational. This is mainly useful to kernel hackers who are
1712           debugging unstable kernels.
1713
1714           The LART uses the same LED for both Timer LED and CPU usage LED
1715           functions. You may choose to use both, but the Timer LED function
1716           will overrule the CPU usage LED.
1717
1718 config LEDS_CPU
1719         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1720                         !ARCH_OMAP) \
1721                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1722                         || MACH_OMAP_PERSEUS2
1723         depends on LEDS
1724         help
1725           If you say Y here, the red LED will be used to give a good real
1726           time indication of CPU usage, by lighting whenever the idle task
1727           is not currently executing.
1728
1729           The LART uses the same LED for both Timer LED and CPU usage LED
1730           functions. You may choose to use both, but the Timer LED function
1731           will overrule the CPU usage LED.
1732
1733 config ALIGNMENT_TRAP
1734         bool
1735         depends on CPU_CP15_MMU
1736         default y if !ARCH_EBSA110
1737         select HAVE_PROC_CPU if PROC_FS
1738         help
1739           ARM processors cannot fetch/store information which is not
1740           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1741           address divisible by 4. On 32-bit ARM processors, these non-aligned
1742           fetch/store instructions will be emulated in software if you say
1743           here, which has a severe performance impact. This is necessary for
1744           correct operation of some network protocols. With an IP-only
1745           configuration it is safe to say N, otherwise say Y.
1746
1747 config UACCESS_WITH_MEMCPY
1748         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1749         depends on MMU && EXPERIMENTAL
1750         default y if CPU_FEROCEON
1751         help
1752           Implement faster copy_to_user and clear_user methods for CPU
1753           cores where a 8-word STM instruction give significantly higher
1754           memory write throughput than a sequence of individual 32bit stores.
1755
1756           A possible side effect is a slight increase in scheduling latency
1757           between threads sharing the same address space if they invoke
1758           such copy operations with large buffers.
1759
1760           However, if the CPU data cache is using a write-allocate mode,
1761           this option is unlikely to provide any performance gain.
1762
1763 config SECCOMP
1764         bool
1765         prompt "Enable seccomp to safely compute untrusted bytecode"
1766         ---help---
1767           This kernel feature is useful for number crunching applications
1768           that may need to compute untrusted bytecode during their
1769           execution. By using pipes or other transports made available to
1770           the process as file descriptors supporting the read/write
1771           syscalls, it's possible to isolate those applications in
1772           their own address space using seccomp. Once seccomp is
1773           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1774           and the task is only allowed to execute a few safe syscalls
1775           defined by each seccomp mode.
1776
1777 config CC_STACKPROTECTOR
1778         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1779         depends on EXPERIMENTAL
1780         help
1781           This option turns on the -fstack-protector GCC feature. This
1782           feature puts, at the beginning of functions, a canary value on
1783           the stack just before the return address, and validates
1784           the value just before actually returning.  Stack based buffer
1785           overflows (that need to overwrite this return address) now also
1786           overwrite the canary, which gets detected and the attack is then
1787           neutralized via a kernel panic.
1788           This feature requires gcc version 4.2 or above.
1789
1790 config DEPRECATED_PARAM_STRUCT
1791         bool "Provide old way to pass kernel parameters"
1792         help
1793           This was deprecated in 2001 and announced to live on for 5 years.
1794           Some old boot loaders still use this way.
1795
1796 endmenu
1797
1798 menu "Boot options"
1799
1800 config USE_OF
1801         bool "Flattened Device Tree support"
1802         select OF
1803         select OF_EARLY_FLATTREE
1804         select IRQ_DOMAIN
1805         help
1806           Include support for flattened device tree machine descriptions.
1807
1808 # Compressed boot loader in ROM.  Yes, we really want to ask about
1809 # TEXT and BSS so we preserve their values in the config files.
1810 config ZBOOT_ROM_TEXT
1811         hex "Compressed ROM boot loader base address"
1812         default "0"
1813         help
1814           The physical address at which the ROM-able zImage is to be
1815           placed in the target.  Platforms which normally make use of
1816           ROM-able zImage formats normally set this to a suitable
1817           value in their defconfig file.
1818
1819           If ZBOOT_ROM is not enabled, this has no effect.
1820
1821 config ZBOOT_ROM_BSS
1822         hex "Compressed ROM boot loader BSS address"
1823         default "0"
1824         help
1825           The base address of an area of read/write memory in the target
1826           for the ROM-able zImage which must be available while the
1827           decompressor is running. It must be large enough to hold the
1828           entire decompressed kernel plus an additional 128 KiB.
1829           Platforms which normally make use of ROM-able zImage formats
1830           normally set this to a suitable value in their defconfig file.
1831
1832           If ZBOOT_ROM is not enabled, this has no effect.
1833
1834 config ZBOOT_ROM
1835         bool "Compressed boot loader in ROM/flash"
1836         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1837         help
1838           Say Y here if you intend to execute your compressed kernel image
1839           (zImage) directly from ROM or flash.  If unsure, say N.
1840
1841 choice
1842         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1843         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1844         default ZBOOT_ROM_NONE
1845         help
1846           Include experimental SD/MMC loading code in the ROM-able zImage.
1847           With this enabled it is possible to write the the ROM-able zImage
1848           kernel image to an MMC or SD card and boot the kernel straight
1849           from the reset vector. At reset the processor Mask ROM will load
1850           the first part of the the ROM-able zImage which in turn loads the
1851           rest the kernel image to RAM.
1852
1853 config ZBOOT_ROM_NONE
1854         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1855         help
1856           Do not load image from SD or MMC
1857
1858 config ZBOOT_ROM_MMCIF
1859         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1860         help
1861           Load image from MMCIF hardware block.
1862
1863 config ZBOOT_ROM_SH_MOBILE_SDHI
1864         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1865         help
1866           Load image from SDHI hardware block
1867
1868 endchoice
1869
1870 config ARM_APPENDED_DTB
1871         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1872         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1873         help
1874           With this option, the boot code will look for a device tree binary
1875           (DTB) appended to zImage
1876           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1877
1878           This is meant as a backward compatibility convenience for those
1879           systems with a bootloader that can't be upgraded to accommodate
1880           the documented boot protocol using a device tree.
1881
1882           Beware that there is very little in terms of protection against
1883           this option being confused by leftover garbage in memory that might
1884           look like a DTB header after a reboot if no actual DTB is appended
1885           to zImage.  Do not leave this option active in a production kernel
1886           if you don't intend to always append a DTB.  Proper passing of the
1887           location into r2 of a bootloader provided DTB is always preferable
1888           to this option.
1889
1890 config ARM_ATAG_DTB_COMPAT
1891         bool "Supplement the appended DTB with traditional ATAG information"
1892         depends on ARM_APPENDED_DTB
1893         help
1894           Some old bootloaders can't be updated to a DTB capable one, yet
1895           they provide ATAGs with memory configuration, the ramdisk address,
1896           the kernel cmdline string, etc.  Such information is dynamically
1897           provided by the bootloader and can't always be stored in a static
1898           DTB.  To allow a device tree enabled kernel to be used with such
1899           bootloaders, this option allows zImage to extract the information
1900           from the ATAG list and store it at run time into the appended DTB.
1901
1902 config CMDLINE
1903         string "Default kernel command string"
1904         default ""
1905         help
1906           On some architectures (EBSA110 and CATS), there is currently no way
1907           for the boot loader to pass arguments to the kernel. For these
1908           architectures, you should supply some command-line options at build
1909           time by entering them here. As a minimum, you should specify the
1910           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1911
1912 choice
1913         prompt "Kernel command line type" if CMDLINE != ""
1914         default CMDLINE_FROM_BOOTLOADER
1915
1916 config CMDLINE_FROM_BOOTLOADER
1917         bool "Use bootloader kernel arguments if available"
1918         help
1919           Uses the command-line options passed by the boot loader. If
1920           the boot loader doesn't provide any, the default kernel command
1921           string provided in CMDLINE will be used.
1922
1923 config CMDLINE_EXTEND
1924         bool "Extend bootloader kernel arguments"
1925         help
1926           The command-line arguments provided by the boot loader will be
1927           appended to the default kernel command string.
1928
1929 config CMDLINE_FORCE
1930         bool "Always use the default kernel command string"
1931         help
1932           Always use the default kernel command string, even if the boot
1933           loader passes other arguments to the kernel.
1934           This is useful if you cannot or don't want to change the
1935           command-line options your boot loader passes to the kernel.
1936 endchoice
1937
1938 config XIP_KERNEL
1939         bool "Kernel Execute-In-Place from ROM"
1940         depends on !ZBOOT_ROM
1941         help
1942           Execute-In-Place allows the kernel to run from non-volatile storage
1943           directly addressable by the CPU, such as NOR flash. This saves RAM
1944           space since the text section of the kernel is not loaded from flash
1945           to RAM.  Read-write sections, such as the data section and stack,
1946           are still copied to RAM.  The XIP kernel is not compressed since
1947           it has to run directly from flash, so it will take more space to
1948           store it.  The flash address used to link the kernel object files,
1949           and for storing it, is configuration dependent. Therefore, if you
1950           say Y here, you must know the proper physical address where to
1951           store the kernel image depending on your own flash memory usage.
1952
1953           Also note that the make target becomes "make xipImage" rather than
1954           "make zImage" or "make Image".  The final kernel binary to put in
1955           ROM memory will be arch/arm/boot/xipImage.
1956
1957           If unsure, say N.
1958
1959 config XIP_PHYS_ADDR
1960         hex "XIP Kernel Physical Location"
1961         depends on XIP_KERNEL
1962         default "0x00080000"
1963         help
1964           This is the physical address in your flash memory the kernel will
1965           be linked for and stored to.  This address is dependent on your
1966           own flash usage.
1967
1968 config KEXEC
1969         bool "Kexec system call (EXPERIMENTAL)"
1970         depends on EXPERIMENTAL
1971         help
1972           kexec is a system call that implements the ability to shutdown your
1973           current kernel, and to start another kernel.  It is like a reboot
1974           but it is independent of the system firmware.   And like a reboot
1975           you can start any kernel with it, not just Linux.
1976
1977           It is an ongoing process to be certain the hardware in a machine
1978           is properly shutdown, so do not be surprised if this code does not
1979           initially work for you.  It may help to enable device hotplugging
1980           support.
1981
1982 config ATAGS_PROC
1983         bool "Export atags in procfs"
1984         depends on KEXEC
1985         default y
1986         help
1987           Should the atags used to boot the kernel be exported in an "atags"
1988           file in procfs. Useful with kexec.
1989
1990 config CRASH_DUMP
1991         bool "Build kdump crash kernel (EXPERIMENTAL)"
1992         depends on EXPERIMENTAL
1993         help
1994           Generate crash dump after being started by kexec. This should
1995           be normally only set in special crash dump kernels which are
1996           loaded in the main kernel with kexec-tools into a specially
1997           reserved region and then later executed after a crash by
1998           kdump/kexec. The crash dump kernel must be compiled to a
1999           memory address not used by the main kernel
2000
2001           For more details see Documentation/kdump/kdump.txt
2002
2003 config AUTO_ZRELADDR
2004         bool "Auto calculation of the decompressed kernel image address"
2005         depends on !ZBOOT_ROM && !ARCH_U300
2006         help
2007           ZRELADDR is the physical address where the decompressed kernel
2008           image will be placed. If AUTO_ZRELADDR is selected, the address
2009           will be determined at run-time by masking the current IP with
2010           0xf8000000. This assumes the zImage being placed in the first 128MB
2011           from start of memory.
2012
2013 endmenu
2014
2015 menu "CPU Power Management"
2016
2017 if ARCH_HAS_CPUFREQ
2018
2019 source "drivers/cpufreq/Kconfig"
2020
2021 config CPU_FREQ_IMX
2022         tristate "CPUfreq driver for i.MX CPUs"
2023         depends on ARCH_MXC && CPU_FREQ
2024         help
2025           This enables the CPUfreq driver for i.MX CPUs.
2026
2027 config CPU_FREQ_SA1100
2028         bool
2029
2030 config CPU_FREQ_SA1110
2031         bool
2032
2033 config CPU_FREQ_INTEGRATOR
2034         tristate "CPUfreq driver for ARM Integrator CPUs"
2035         depends on ARCH_INTEGRATOR && CPU_FREQ
2036         default y
2037         help
2038           This enables the CPUfreq driver for ARM Integrator CPUs.
2039
2040           For details, take a look at <file:Documentation/cpu-freq>.
2041
2042           If in doubt, say Y.
2043
2044 config CPU_FREQ_PXA
2045         bool
2046         depends on CPU_FREQ && ARCH_PXA && PXA25x
2047         default y
2048         select CPU_FREQ_TABLE
2049         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2050
2051 config CPU_FREQ_S3C
2052         bool
2053         help
2054           Internal configuration node for common cpufreq on Samsung SoC
2055
2056 config CPU_FREQ_S3C24XX
2057         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2058         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
2059         select CPU_FREQ_S3C
2060         help
2061           This enables the CPUfreq driver for the Samsung S3C24XX family
2062           of CPUs.
2063
2064           For details, take a look at <file:Documentation/cpu-freq>.
2065
2066           If in doubt, say N.
2067
2068 config CPU_FREQ_S3C24XX_PLL
2069         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2070         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2071         help
2072           Compile in support for changing the PLL frequency from the
2073           S3C24XX series CPUfreq driver. The PLL takes time to settle
2074           after a frequency change, so by default it is not enabled.
2075
2076           This also means that the PLL tables for the selected CPU(s) will
2077           be built which may increase the size of the kernel image.
2078
2079 config CPU_FREQ_S3C24XX_DEBUG
2080         bool "Debug CPUfreq Samsung driver core"
2081         depends on CPU_FREQ_S3C24XX
2082         help
2083           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2084
2085 config CPU_FREQ_S3C24XX_IODEBUG
2086         bool "Debug CPUfreq Samsung driver IO timing"
2087         depends on CPU_FREQ_S3C24XX
2088         help
2089           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2090
2091 config CPU_FREQ_S3C24XX_DEBUGFS
2092         bool "Export debugfs for CPUFreq"
2093         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2094         help
2095           Export status information via debugfs.
2096
2097 endif
2098
2099 source "drivers/cpuidle/Kconfig"
2100
2101 endmenu
2102
2103 menu "Floating point emulation"
2104
2105 comment "At least one emulation must be selected"
2106
2107 config FPE_NWFPE
2108         bool "NWFPE math emulation"
2109         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2110         ---help---
2111           Say Y to include the NWFPE floating point emulator in the kernel.
2112           This is necessary to run most binaries. Linux does not currently
2113           support floating point hardware so you need to say Y here even if
2114           your machine has an FPA or floating point co-processor podule.
2115
2116           You may say N here if you are going to load the Acorn FPEmulator
2117           early in the bootup.
2118
2119 config FPE_NWFPE_XP
2120         bool "Support extended precision"
2121         depends on FPE_NWFPE
2122         help
2123           Say Y to include 80-bit support in the kernel floating-point
2124           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2125           Note that gcc does not generate 80-bit operations by default,
2126           so in most cases this option only enlarges the size of the
2127           floating point emulator without any good reason.
2128
2129           You almost surely want to say N here.
2130
2131 config FPE_FASTFPE
2132         bool "FastFPE math emulation (EXPERIMENTAL)"
2133         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2134         ---help---
2135           Say Y here to include the FAST floating point emulator in the kernel.
2136           This is an experimental much faster emulator which now also has full
2137           precision for the mantissa.  It does not support any exceptions.
2138           It is very simple, and approximately 3-6 times faster than NWFPE.
2139
2140           It should be sufficient for most programs.  It may be not suitable
2141           for scientific calculations, but you have to check this for yourself.
2142           If you do not feel you need a faster FP emulation you should better
2143           choose NWFPE.
2144
2145 config VFP
2146         bool "VFP-format floating point maths"
2147         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2148         help
2149           Say Y to include VFP support code in the kernel. This is needed
2150           if your hardware includes a VFP unit.
2151
2152           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2153           release notes and additional status information.
2154
2155           Say N if your target does not have VFP hardware.
2156
2157 config VFPv3
2158         bool
2159         depends on VFP
2160         default y if CPU_V7
2161
2162 config NEON
2163         bool "Advanced SIMD (NEON) Extension support"
2164         depends on VFPv3 && CPU_V7
2165         help
2166           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2167           Extension.
2168
2169 endmenu
2170
2171 menu "Userspace binary formats"
2172
2173 source "fs/Kconfig.binfmt"
2174
2175 config ARTHUR
2176         tristate "RISC OS personality"
2177         depends on !AEABI
2178         help
2179           Say Y here to include the kernel code necessary if you want to run
2180           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2181           experimental; if this sounds frightening, say N and sleep in peace.
2182           You can also say M here to compile this support as a module (which
2183           will be called arthur).
2184
2185 endmenu
2186
2187 menu "Power management options"
2188
2189 source "kernel/power/Kconfig"
2190
2191 config ARCH_SUSPEND_POSSIBLE
2192         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2193         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2194                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2195         def_bool y
2196
2197 config ARM_CPU_SUSPEND
2198         def_bool PM_SLEEP
2199
2200 endmenu
2201
2202 source "net/Kconfig"
2203
2204 source "drivers/Kconfig"
2205
2206 source "fs/Kconfig"
2207
2208 source "arch/arm/Kconfig.debug"
2209
2210 source "security/Kconfig"
2211
2212 source "crypto/Kconfig"
2213
2214 source "lib/Kconfig"