ARM: mach-nuc93x: delete
[pandora-kernel.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         help
33           The ARM series is a line of low-power-consumption RISC chip designs
34           licensed by ARM Ltd and targeted at embedded applications and
35           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
36           manufactured, but legacy ARM-based PC hardware remains popular in
37           Europe.  There is an ARM Linux project with a web page at
38           <http://www.arm.linux.org.uk/>.
39
40 config ARM_HAS_SG_CHAIN
41         bool
42
43 config HAVE_PWM
44         bool
45
46 config MIGHT_HAVE_PCI
47         bool
48
49 config SYS_SUPPORTS_APM_EMULATION
50         bool
51
52 config HAVE_SCHED_CLOCK
53         bool
54
55 config GENERIC_GPIO
56         bool
57
58 config ARCH_USES_GETTIMEOFFSET
59         bool
60         default n
61
62 config GENERIC_CLOCKEVENTS
63         bool
64
65 config GENERIC_CLOCKEVENTS_BROADCAST
66         bool
67         depends on GENERIC_CLOCKEVENTS
68         default y if SMP
69
70 config KTIME_SCALAR
71         bool
72         default y
73
74 config HAVE_TCM
75         bool
76         select GENERIC_ALLOCATOR
77
78 config HAVE_PROC_CPU
79         bool
80
81 config NO_IOPORT
82         bool
83
84 config EISA
85         bool
86         ---help---
87           The Extended Industry Standard Architecture (EISA) bus was
88           developed as an open alternative to the IBM MicroChannel bus.
89
90           The EISA bus provided some of the features of the IBM MicroChannel
91           bus while maintaining backward compatibility with cards made for
92           the older ISA bus.  The EISA bus saw limited use between 1988 and
93           1995 when it was made obsolete by the PCI bus.
94
95           Say Y here if you are building a kernel for an EISA-based machine.
96
97           Otherwise, say N.
98
99 config SBUS
100         bool
101
102 config MCA
103         bool
104         help
105           MicroChannel Architecture is found in some IBM PS/2 machines and
106           laptops.  It is a bus system similar to PCI or ISA. See
107           <file:Documentation/mca.txt> (and especially the web page given
108           there) before attempting to build an MCA bus kernel.
109
110 config STACKTRACE_SUPPORT
111         bool
112         default y
113
114 config HAVE_LATENCYTOP_SUPPORT
115         bool
116         depends on !SMP
117         default y
118
119 config LOCKDEP_SUPPORT
120         bool
121         default y
122
123 config TRACE_IRQFLAGS_SUPPORT
124         bool
125         default y
126
127 config HARDIRQS_SW_RESEND
128         bool
129         default y
130
131 config GENERIC_IRQ_PROBE
132         bool
133         default y
134
135 config GENERIC_LOCKBREAK
136         bool
137         default y
138         depends on SMP && PREEMPT
139
140 config RWSEM_GENERIC_SPINLOCK
141         bool
142         default y
143
144 config RWSEM_XCHGADD_ALGORITHM
145         bool
146
147 config ARCH_HAS_ILOG2_U32
148         bool
149
150 config ARCH_HAS_ILOG2_U64
151         bool
152
153 config ARCH_HAS_CPUFREQ
154         bool
155         help
156           Internal node to signify that the ARCH has CPUFREQ support
157           and that the relevant menu configurations are displayed for
158           it.
159
160 config ARCH_HAS_CPU_IDLE_WAIT
161        def_bool y
162
163 config GENERIC_HWEIGHT
164         bool
165         default y
166
167 config GENERIC_CALIBRATE_DELAY
168         bool
169         default y
170
171 config ARCH_MAY_HAVE_PC_FDC
172         bool
173
174 config ZONE_DMA
175         bool
176
177 config NEED_DMA_MAP_STATE
178        def_bool y
179
180 config GENERIC_ISA_DMA
181         bool
182
183 config FIQ
184         bool
185
186 config ARCH_MTD_XIP
187         bool
188
189 config VECTORS_BASE
190         hex
191         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
192         default DRAM_BASE if REMAP_VECTORS_TO_RAM
193         default 0x00000000
194         help
195           The base address of exception vectors.
196
197 config ARM_PATCH_PHYS_VIRT
198         bool "Patch physical to virtual translations at runtime"
199         depends on !XIP_KERNEL && MMU
200         depends on !ARCH_REALVIEW || !SPARSEMEM
201         help
202           Patch phys-to-virt and virt-to-phys translation functions at
203           boot and module load time according to the position of the
204           kernel in system memory.
205
206           This can only be used with non-XIP MMU kernels where the base
207           of physical memory is at a 16MB boundary, or theoretically 64K
208           for the MSM machine class.
209
210 config ARM_PATCH_PHYS_VIRT_16BIT
211         def_bool y
212         depends on ARM_PATCH_PHYS_VIRT && ARCH_MSM
213         help
214           This option extends the physical to virtual translation patching
215           to allow physical memory down to a theoretical minimum of 64K
216           boundaries.
217
218 source "init/Kconfig"
219
220 source "kernel/Kconfig.freezer"
221
222 menu "System Type"
223
224 config MMU
225         bool "MMU-based Paged Memory Management Support"
226         default y
227         help
228           Select if you want MMU-based virtualised addressing space
229           support by paged memory management. If unsure, say 'Y'.
230
231 #
232 # The "ARM system type" choice list is ordered alphabetically by option
233 # text.  Please add new entries in the option alphabetic order.
234 #
235 choice
236         prompt "ARM system type"
237         default ARCH_VERSATILE
238
239 config ARCH_INTEGRATOR
240         bool "ARM Ltd. Integrator family"
241         select ARM_AMBA
242         select ARCH_HAS_CPUFREQ
243         select CLKDEV_LOOKUP
244         select HAVE_MACH_CLKDEV
245         select ICST
246         select GENERIC_CLOCKEVENTS
247         select PLAT_VERSATILE
248         select PLAT_VERSATILE_FPGA_IRQ
249         help
250           Support for ARM's Integrator platform.
251
252 config ARCH_REALVIEW
253         bool "ARM Ltd. RealView family"
254         select ARM_AMBA
255         select CLKDEV_LOOKUP
256         select HAVE_MACH_CLKDEV
257         select ICST
258         select GENERIC_CLOCKEVENTS
259         select ARCH_WANT_OPTIONAL_GPIOLIB
260         select PLAT_VERSATILE
261         select PLAT_VERSATILE_CLCD
262         select ARM_TIMER_SP804
263         select GPIO_PL061 if GPIOLIB
264         help
265           This enables support for ARM Ltd RealView boards.
266
267 config ARCH_VERSATILE
268         bool "ARM Ltd. Versatile family"
269         select ARM_AMBA
270         select ARM_VIC
271         select CLKDEV_LOOKUP
272         select HAVE_MACH_CLKDEV
273         select ICST
274         select GENERIC_CLOCKEVENTS
275         select ARCH_WANT_OPTIONAL_GPIOLIB
276         select PLAT_VERSATILE
277         select PLAT_VERSATILE_CLCD
278         select PLAT_VERSATILE_FPGA_IRQ
279         select ARM_TIMER_SP804
280         help
281           This enables support for ARM Ltd Versatile board.
282
283 config ARCH_VEXPRESS
284         bool "ARM Ltd. Versatile Express family"
285         select ARCH_WANT_OPTIONAL_GPIOLIB
286         select ARM_AMBA
287         select ARM_TIMER_SP804
288         select CLKDEV_LOOKUP
289         select HAVE_MACH_CLKDEV
290         select GENERIC_CLOCKEVENTS
291         select HAVE_CLK
292         select HAVE_PATA_PLATFORM
293         select ICST
294         select PLAT_VERSATILE
295         select PLAT_VERSATILE_CLCD
296         help
297           This enables support for the ARM Ltd Versatile Express boards.
298
299 config ARCH_AT91
300         bool "Atmel AT91"
301         select ARCH_REQUIRE_GPIOLIB
302         select HAVE_CLK
303         select CLKDEV_LOOKUP
304         select ARM_PATCH_PHYS_VIRT if MMU
305         help
306           This enables support for systems based on the Atmel AT91RM9200,
307           AT91SAM9 and AT91CAP9 processors.
308
309 config ARCH_BCMRING
310         bool "Broadcom BCMRING"
311         depends on MMU
312         select CPU_V6
313         select ARM_AMBA
314         select ARM_TIMER_SP804
315         select CLKDEV_LOOKUP
316         select GENERIC_CLOCKEVENTS
317         select ARCH_WANT_OPTIONAL_GPIOLIB
318         help
319           Support for Broadcom's BCMRing platform.
320
321 config ARCH_CLPS711X
322         bool "Cirrus Logic CLPS711x/EP721x-based"
323         select CPU_ARM720T
324         select ARCH_USES_GETTIMEOFFSET
325         help
326           Support for Cirrus Logic 711x/721x based boards.
327
328 config ARCH_CNS3XXX
329         bool "Cavium Networks CNS3XXX family"
330         select CPU_V6K
331         select GENERIC_CLOCKEVENTS
332         select ARM_GIC
333         select MIGHT_HAVE_PCI
334         select PCI_DOMAINS if PCI
335         help
336           Support for Cavium Networks CNS3XXX platform.
337
338 config ARCH_GEMINI
339         bool "Cortina Systems Gemini"
340         select CPU_FA526
341         select ARCH_REQUIRE_GPIOLIB
342         select ARCH_USES_GETTIMEOFFSET
343         help
344           Support for the Cortina Systems Gemini family SoCs
345
346 config ARCH_PRIMA2
347         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
348         select CPU_V7
349         select GENERIC_TIME
350         select NO_IOPORT
351         select GENERIC_CLOCKEVENTS
352         select CLKDEV_LOOKUP
353         select GENERIC_IRQ_CHIP
354         select USE_OF
355         select ZONE_DMA
356         help
357           Support for CSR SiRFSoC ARM Cortex A9 Platform
358
359 config ARCH_EBSA110
360         bool "EBSA-110"
361         select CPU_SA110
362         select ISA
363         select NO_IOPORT
364         select ARCH_USES_GETTIMEOFFSET
365         help
366           This is an evaluation board for the StrongARM processor available
367           from Digital. It has limited hardware on-board, including an
368           Ethernet interface, two PCMCIA sockets, two serial ports and a
369           parallel port.
370
371 config ARCH_EP93XX
372         bool "EP93xx-based"
373         select CPU_ARM920T
374         select ARM_AMBA
375         select ARM_VIC
376         select CLKDEV_LOOKUP
377         select ARCH_REQUIRE_GPIOLIB
378         select ARCH_HAS_HOLES_MEMORYMODEL
379         select ARCH_USES_GETTIMEOFFSET
380         help
381           This enables support for the Cirrus EP93xx series of CPUs.
382
383 config ARCH_FOOTBRIDGE
384         bool "FootBridge"
385         select CPU_SA110
386         select FOOTBRIDGE
387         select GENERIC_CLOCKEVENTS
388         help
389           Support for systems based on the DC21285 companion chip
390           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
391
392 config ARCH_MXC
393         bool "Freescale MXC/iMX-based"
394         select GENERIC_CLOCKEVENTS
395         select ARCH_REQUIRE_GPIOLIB
396         select CLKDEV_LOOKUP
397         select CLKSRC_MMIO
398         select GENERIC_IRQ_CHIP
399         select HAVE_SCHED_CLOCK
400         help
401           Support for Freescale MXC/iMX-based family of processors
402
403 config ARCH_MXS
404         bool "Freescale MXS-based"
405         select GENERIC_CLOCKEVENTS
406         select ARCH_REQUIRE_GPIOLIB
407         select CLKDEV_LOOKUP
408         select CLKSRC_MMIO
409         help
410           Support for Freescale MXS-based family of processors
411
412 config ARCH_NETX
413         bool "Hilscher NetX based"
414         select CLKSRC_MMIO
415         select CPU_ARM926T
416         select ARM_VIC
417         select GENERIC_CLOCKEVENTS
418         help
419           This enables support for systems based on the Hilscher NetX Soc
420
421 config ARCH_H720X
422         bool "Hynix HMS720x-based"
423         select CPU_ARM720T
424         select ISA_DMA_API
425         select ARCH_USES_GETTIMEOFFSET
426         help
427           This enables support for systems based on the Hynix HMS720x
428
429 config ARCH_IOP13XX
430         bool "IOP13xx-based"
431         depends on MMU
432         select CPU_XSC3
433         select PLAT_IOP
434         select PCI
435         select ARCH_SUPPORTS_MSI
436         select VMSPLIT_1G
437         help
438           Support for Intel's IOP13XX (XScale) family of processors.
439
440 config ARCH_IOP32X
441         bool "IOP32x-based"
442         depends on MMU
443         select CPU_XSCALE
444         select PLAT_IOP
445         select PCI
446         select ARCH_REQUIRE_GPIOLIB
447         help
448           Support for Intel's 80219 and IOP32X (XScale) family of
449           processors.
450
451 config ARCH_IOP33X
452         bool "IOP33x-based"
453         depends on MMU
454         select CPU_XSCALE
455         select PLAT_IOP
456         select PCI
457         select ARCH_REQUIRE_GPIOLIB
458         help
459           Support for Intel's IOP33X (XScale) family of processors.
460
461 config ARCH_IXP23XX
462         bool "IXP23XX-based"
463         depends on MMU
464         select CPU_XSC3
465         select PCI
466         select ARCH_USES_GETTIMEOFFSET
467         help
468           Support for Intel's IXP23xx (XScale) family of processors.
469
470 config ARCH_IXP2000
471         bool "IXP2400/2800-based"
472         depends on MMU
473         select CPU_XSCALE
474         select PCI
475         select ARCH_USES_GETTIMEOFFSET
476         help
477           Support for Intel's IXP2400/2800 (XScale) family of processors.
478
479 config ARCH_IXP4XX
480         bool "IXP4xx-based"
481         depends on MMU
482         select CLKSRC_MMIO
483         select CPU_XSCALE
484         select GENERIC_GPIO
485         select GENERIC_CLOCKEVENTS
486         select HAVE_SCHED_CLOCK
487         select MIGHT_HAVE_PCI
488         select DMABOUNCE if PCI
489         help
490           Support for Intel's IXP4XX (XScale) family of processors.
491
492 config ARCH_DOVE
493         bool "Marvell Dove"
494         select CPU_V7
495         select PCI
496         select ARCH_REQUIRE_GPIOLIB
497         select GENERIC_CLOCKEVENTS
498         select PLAT_ORION
499         help
500           Support for the Marvell Dove SoC 88AP510
501
502 config ARCH_KIRKWOOD
503         bool "Marvell Kirkwood"
504         select CPU_FEROCEON
505         select PCI
506         select ARCH_REQUIRE_GPIOLIB
507         select GENERIC_CLOCKEVENTS
508         select PLAT_ORION
509         help
510           Support for the following Marvell Kirkwood series SoCs:
511           88F6180, 88F6192 and 88F6281.
512
513 config ARCH_LPC32XX
514         bool "NXP LPC32XX"
515         select CLKSRC_MMIO
516         select CPU_ARM926T
517         select ARCH_REQUIRE_GPIOLIB
518         select HAVE_IDE
519         select ARM_AMBA
520         select USB_ARCH_HAS_OHCI
521         select CLKDEV_LOOKUP
522         select GENERIC_TIME
523         select GENERIC_CLOCKEVENTS
524         help
525           Support for the NXP LPC32XX family of processors
526
527 config ARCH_MV78XX0
528         bool "Marvell MV78xx0"
529         select CPU_FEROCEON
530         select PCI
531         select ARCH_REQUIRE_GPIOLIB
532         select GENERIC_CLOCKEVENTS
533         select PLAT_ORION
534         help
535           Support for the following Marvell MV78xx0 series SoCs:
536           MV781x0, MV782x0.
537
538 config ARCH_ORION5X
539         bool "Marvell Orion"
540         depends on MMU
541         select CPU_FEROCEON
542         select PCI
543         select ARCH_REQUIRE_GPIOLIB
544         select GENERIC_CLOCKEVENTS
545         select PLAT_ORION
546         help
547           Support for the following Marvell Orion 5x series SoCs:
548           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
549           Orion-2 (5281), Orion-1-90 (6183).
550
551 config ARCH_MMP
552         bool "Marvell PXA168/910/MMP2"
553         depends on MMU
554         select ARCH_REQUIRE_GPIOLIB
555         select CLKDEV_LOOKUP
556         select GENERIC_CLOCKEVENTS
557         select HAVE_SCHED_CLOCK
558         select TICK_ONESHOT
559         select PLAT_PXA
560         select SPARSE_IRQ
561         help
562           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
563
564 config ARCH_KS8695
565         bool "Micrel/Kendin KS8695"
566         select CPU_ARM922T
567         select ARCH_REQUIRE_GPIOLIB
568         select ARCH_USES_GETTIMEOFFSET
569         help
570           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
571           System-on-Chip devices.
572
573 config ARCH_W90X900
574         bool "Nuvoton W90X900 CPU"
575         select CPU_ARM926T
576         select ARCH_REQUIRE_GPIOLIB
577         select CLKDEV_LOOKUP
578         select CLKSRC_MMIO
579         select GENERIC_CLOCKEVENTS
580         help
581           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
582           At present, the w90x900 has been renamed nuc900, regarding
583           the ARM series product line, you can login the following
584           link address to know more.
585
586           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
587                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
588
589 config ARCH_TEGRA
590         bool "NVIDIA Tegra"
591         select CLKDEV_LOOKUP
592         select CLKSRC_MMIO
593         select GENERIC_TIME
594         select GENERIC_CLOCKEVENTS
595         select GENERIC_GPIO
596         select HAVE_CLK
597         select HAVE_SCHED_CLOCK
598         select ARCH_HAS_CPUFREQ
599         help
600           This enables support for NVIDIA Tegra based systems (Tegra APX,
601           Tegra 6xx and Tegra 2 series).
602
603 config ARCH_PNX4008
604         bool "Philips Nexperia PNX4008 Mobile"
605         select CPU_ARM926T
606         select CLKDEV_LOOKUP
607         select ARCH_USES_GETTIMEOFFSET
608         help
609           This enables support for Philips PNX4008 mobile platform.
610
611 config ARCH_PXA
612         bool "PXA2xx/PXA3xx-based"
613         depends on MMU
614         select ARCH_MTD_XIP
615         select ARCH_HAS_CPUFREQ
616         select CLKDEV_LOOKUP
617         select CLKSRC_MMIO
618         select ARCH_REQUIRE_GPIOLIB
619         select GENERIC_CLOCKEVENTS
620         select HAVE_SCHED_CLOCK
621         select TICK_ONESHOT
622         select PLAT_PXA
623         select SPARSE_IRQ
624         select AUTO_ZRELADDR
625         select MULTI_IRQ_HANDLER
626         help
627           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
628
629 config ARCH_MSM
630         bool "Qualcomm MSM"
631         select HAVE_CLK
632         select GENERIC_CLOCKEVENTS
633         select ARCH_REQUIRE_GPIOLIB
634         select CLKDEV_LOOKUP
635         help
636           Support for Qualcomm MSM/QSD based systems.  This runs on the
637           apps processor of the MSM/QSD and depends on a shared memory
638           interface to the modem processor which runs the baseband
639           stack and controls some vital subsystems
640           (clock and power control, etc).
641
642 config ARCH_SHMOBILE
643         bool "Renesas SH-Mobile / R-Mobile"
644         select HAVE_CLK
645         select CLKDEV_LOOKUP
646         select HAVE_MACH_CLKDEV
647         select GENERIC_CLOCKEVENTS
648         select NO_IOPORT
649         select SPARSE_IRQ
650         select MULTI_IRQ_HANDLER
651         select PM_GENERIC_DOMAINS if PM
652         help
653           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
654
655 config ARCH_RPC
656         bool "RiscPC"
657         select ARCH_ACORN
658         select FIQ
659         select TIMER_ACORN
660         select ARCH_MAY_HAVE_PC_FDC
661         select HAVE_PATA_PLATFORM
662         select ISA_DMA_API
663         select NO_IOPORT
664         select ARCH_SPARSEMEM_ENABLE
665         select ARCH_USES_GETTIMEOFFSET
666         help
667           On the Acorn Risc-PC, Linux can support the internal IDE disk and
668           CD-ROM interface, serial and parallel port, and the floppy drive.
669
670 config ARCH_SA1100
671         bool "SA1100-based"
672         select CLKSRC_MMIO
673         select CPU_SA1100
674         select ISA
675         select ARCH_SPARSEMEM_ENABLE
676         select ARCH_MTD_XIP
677         select ARCH_HAS_CPUFREQ
678         select CPU_FREQ
679         select GENERIC_CLOCKEVENTS
680         select HAVE_CLK
681         select HAVE_SCHED_CLOCK
682         select TICK_ONESHOT
683         select ARCH_REQUIRE_GPIOLIB
684         help
685           Support for StrongARM 11x0 based boards.
686
687 config ARCH_S3C2410
688         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
689         select GENERIC_GPIO
690         select ARCH_HAS_CPUFREQ
691         select HAVE_CLK
692         select CLKDEV_LOOKUP
693         select ARCH_USES_GETTIMEOFFSET
694         select HAVE_S3C2410_I2C if I2C
695         help
696           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
697           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
698           the Samsung SMDK2410 development board (and derivatives).
699
700           Note, the S3C2416 and the S3C2450 are so close that they even share
701           the same SoC ID code. This means that there is no separate machine
702           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
703
704 config ARCH_S3C64XX
705         bool "Samsung S3C64XX"
706         select PLAT_SAMSUNG
707         select CPU_V6
708         select ARM_VIC
709         select HAVE_CLK
710         select CLKDEV_LOOKUP
711         select NO_IOPORT
712         select ARCH_USES_GETTIMEOFFSET
713         select ARCH_HAS_CPUFREQ
714         select ARCH_REQUIRE_GPIOLIB
715         select SAMSUNG_CLKSRC
716         select SAMSUNG_IRQ_VIC_TIMER
717         select SAMSUNG_IRQ_UART
718         select S3C_GPIO_TRACK
719         select S3C_GPIO_PULL_UPDOWN
720         select S3C_GPIO_CFG_S3C24XX
721         select S3C_GPIO_CFG_S3C64XX
722         select S3C_DEV_NAND
723         select USB_ARCH_HAS_OHCI
724         select SAMSUNG_GPIOLIB_4BIT
725         select HAVE_S3C2410_I2C if I2C
726         select HAVE_S3C2410_WATCHDOG if WATCHDOG
727         help
728           Samsung S3C64XX series based systems
729
730 config ARCH_S5P64X0
731         bool "Samsung S5P6440 S5P6450"
732         select CPU_V6
733         select GENERIC_GPIO
734         select HAVE_CLK
735         select CLKDEV_LOOKUP
736         select CLKSRC_MMIO
737         select HAVE_S3C2410_WATCHDOG if WATCHDOG
738         select GENERIC_CLOCKEVENTS
739         select HAVE_SCHED_CLOCK
740         select HAVE_S3C2410_I2C if I2C
741         select HAVE_S3C_RTC if RTC_CLASS
742         help
743           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
744           SMDK6450.
745
746 config ARCH_S5PC100
747         bool "Samsung S5PC100"
748         select GENERIC_GPIO
749         select HAVE_CLK
750         select CLKDEV_LOOKUP
751         select CPU_V7
752         select ARM_L1_CACHE_SHIFT_6
753         select ARCH_USES_GETTIMEOFFSET
754         select HAVE_S3C2410_I2C if I2C
755         select HAVE_S3C_RTC if RTC_CLASS
756         select HAVE_S3C2410_WATCHDOG if WATCHDOG
757         help
758           Samsung S5PC100 series based systems
759
760 config ARCH_S5PV210
761         bool "Samsung S5PV210/S5PC110"
762         select CPU_V7
763         select ARCH_SPARSEMEM_ENABLE
764         select ARCH_HAS_HOLES_MEMORYMODEL
765         select GENERIC_GPIO
766         select HAVE_CLK
767         select CLKDEV_LOOKUP
768         select CLKSRC_MMIO
769         select ARM_L1_CACHE_SHIFT_6
770         select ARCH_HAS_CPUFREQ
771         select GENERIC_CLOCKEVENTS
772         select HAVE_SCHED_CLOCK
773         select HAVE_S3C2410_I2C if I2C
774         select HAVE_S3C_RTC if RTC_CLASS
775         select HAVE_S3C2410_WATCHDOG if WATCHDOG
776         help
777           Samsung S5PV210/S5PC110 series based systems
778
779 config ARCH_EXYNOS4
780         bool "Samsung EXYNOS4"
781         select CPU_V7
782         select ARCH_SPARSEMEM_ENABLE
783         select ARCH_HAS_HOLES_MEMORYMODEL
784         select GENERIC_GPIO
785         select HAVE_CLK
786         select CLKDEV_LOOKUP
787         select ARCH_HAS_CPUFREQ
788         select GENERIC_CLOCKEVENTS
789         select HAVE_S3C_RTC if RTC_CLASS
790         select HAVE_S3C2410_I2C if I2C
791         select HAVE_S3C2410_WATCHDOG if WATCHDOG
792         help
793           Samsung EXYNOS4 series based systems
794
795 config ARCH_SHARK
796         bool "Shark"
797         select CPU_SA110
798         select ISA
799         select ISA_DMA
800         select ZONE_DMA
801         select PCI
802         select ARCH_USES_GETTIMEOFFSET
803         help
804           Support for the StrongARM based Digital DNARD machine, also known
805           as "Shark" (<http://www.shark-linux.de/shark.html>).
806
807 config ARCH_TCC_926
808         bool "Telechips TCC ARM926-based systems"
809         select CLKSRC_MMIO
810         select CPU_ARM926T
811         select HAVE_CLK
812         select CLKDEV_LOOKUP
813         select GENERIC_CLOCKEVENTS
814         help
815           Support for Telechips TCC ARM926-based systems.
816
817 config ARCH_U300
818         bool "ST-Ericsson U300 Series"
819         depends on MMU
820         select CLKSRC_MMIO
821         select CPU_ARM926T
822         select HAVE_SCHED_CLOCK
823         select HAVE_TCM
824         select ARM_AMBA
825         select ARM_VIC
826         select GENERIC_CLOCKEVENTS
827         select CLKDEV_LOOKUP
828         select HAVE_MACH_CLKDEV
829         select GENERIC_GPIO
830         help
831           Support for ST-Ericsson U300 series mobile platforms.
832
833 config ARCH_U8500
834         bool "ST-Ericsson U8500 Series"
835         select CPU_V7
836         select ARM_AMBA
837         select GENERIC_CLOCKEVENTS
838         select CLKDEV_LOOKUP
839         select ARCH_REQUIRE_GPIOLIB
840         select ARCH_HAS_CPUFREQ
841         help
842           Support for ST-Ericsson's Ux500 architecture
843
844 config ARCH_NOMADIK
845         bool "STMicroelectronics Nomadik"
846         select ARM_AMBA
847         select ARM_VIC
848         select CPU_ARM926T
849         select CLKDEV_LOOKUP
850         select GENERIC_CLOCKEVENTS
851         select ARCH_REQUIRE_GPIOLIB
852         help
853           Support for the Nomadik platform by ST-Ericsson
854
855 config ARCH_DAVINCI
856         bool "TI DaVinci"
857         select GENERIC_CLOCKEVENTS
858         select ARCH_REQUIRE_GPIOLIB
859         select ZONE_DMA
860         select HAVE_IDE
861         select CLKDEV_LOOKUP
862         select GENERIC_ALLOCATOR
863         select GENERIC_IRQ_CHIP
864         select ARCH_HAS_HOLES_MEMORYMODEL
865         help
866           Support for TI's DaVinci platform.
867
868 config ARCH_OMAP
869         bool "TI OMAP"
870         select HAVE_CLK
871         select ARCH_REQUIRE_GPIOLIB
872         select ARCH_HAS_CPUFREQ
873         select CLKSRC_MMIO
874         select GENERIC_CLOCKEVENTS
875         select HAVE_SCHED_CLOCK
876         select ARCH_HAS_HOLES_MEMORYMODEL
877         help
878           Support for TI's OMAP platform (OMAP1/2/3/4).
879
880 config PLAT_SPEAR
881         bool "ST SPEAr"
882         select ARM_AMBA
883         select ARCH_REQUIRE_GPIOLIB
884         select CLKDEV_LOOKUP
885         select CLKSRC_MMIO
886         select GENERIC_CLOCKEVENTS
887         select HAVE_CLK
888         help
889           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
890
891 config ARCH_VT8500
892         bool "VIA/WonderMedia 85xx"
893         select CPU_ARM926T
894         select GENERIC_GPIO
895         select ARCH_HAS_CPUFREQ
896         select GENERIC_CLOCKEVENTS
897         select ARCH_REQUIRE_GPIOLIB
898         select HAVE_PWM
899         help
900           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
901
902 config ARCH_ZYNQ
903         bool "Xilinx Zynq ARM Cortex A9 Platform"
904         select CPU_V7
905         select GENERIC_TIME
906         select GENERIC_CLOCKEVENTS
907         select CLKDEV_LOOKUP
908         select ARM_GIC
909         select ARM_AMBA
910         select ICST
911         select USE_OF
912         help
913           Support for Xilinx Zynq ARM Cortex A9 Platform
914 endchoice
915
916 #
917 # This is sorted alphabetically by mach-* pathname.  However, plat-*
918 # Kconfigs may be included either alphabetically (according to the
919 # plat- suffix) or along side the corresponding mach-* source.
920 #
921 source "arch/arm/mach-at91/Kconfig"
922
923 source "arch/arm/mach-bcmring/Kconfig"
924
925 source "arch/arm/mach-clps711x/Kconfig"
926
927 source "arch/arm/mach-cns3xxx/Kconfig"
928
929 source "arch/arm/mach-davinci/Kconfig"
930
931 source "arch/arm/mach-dove/Kconfig"
932
933 source "arch/arm/mach-ep93xx/Kconfig"
934
935 source "arch/arm/mach-footbridge/Kconfig"
936
937 source "arch/arm/mach-gemini/Kconfig"
938
939 source "arch/arm/mach-h720x/Kconfig"
940
941 source "arch/arm/mach-integrator/Kconfig"
942
943 source "arch/arm/mach-iop32x/Kconfig"
944
945 source "arch/arm/mach-iop33x/Kconfig"
946
947 source "arch/arm/mach-iop13xx/Kconfig"
948
949 source "arch/arm/mach-ixp4xx/Kconfig"
950
951 source "arch/arm/mach-ixp2000/Kconfig"
952
953 source "arch/arm/mach-ixp23xx/Kconfig"
954
955 source "arch/arm/mach-kirkwood/Kconfig"
956
957 source "arch/arm/mach-ks8695/Kconfig"
958
959 source "arch/arm/mach-lpc32xx/Kconfig"
960
961 source "arch/arm/mach-msm/Kconfig"
962
963 source "arch/arm/mach-mv78xx0/Kconfig"
964
965 source "arch/arm/plat-mxc/Kconfig"
966
967 source "arch/arm/mach-mxs/Kconfig"
968
969 source "arch/arm/mach-netx/Kconfig"
970
971 source "arch/arm/mach-nomadik/Kconfig"
972 source "arch/arm/plat-nomadik/Kconfig"
973
974 source "arch/arm/plat-omap/Kconfig"
975
976 source "arch/arm/mach-omap1/Kconfig"
977
978 source "arch/arm/mach-omap2/Kconfig"
979
980 source "arch/arm/mach-orion5x/Kconfig"
981
982 source "arch/arm/mach-pxa/Kconfig"
983 source "arch/arm/plat-pxa/Kconfig"
984
985 source "arch/arm/mach-mmp/Kconfig"
986
987 source "arch/arm/mach-realview/Kconfig"
988
989 source "arch/arm/mach-sa1100/Kconfig"
990
991 source "arch/arm/plat-samsung/Kconfig"
992 source "arch/arm/plat-s3c24xx/Kconfig"
993 source "arch/arm/plat-s5p/Kconfig"
994
995 source "arch/arm/plat-spear/Kconfig"
996
997 source "arch/arm/plat-tcc/Kconfig"
998
999 if ARCH_S3C2410
1000 source "arch/arm/mach-s3c2410/Kconfig"
1001 source "arch/arm/mach-s3c2412/Kconfig"
1002 source "arch/arm/mach-s3c2416/Kconfig"
1003 source "arch/arm/mach-s3c2440/Kconfig"
1004 source "arch/arm/mach-s3c2443/Kconfig"
1005 endif
1006
1007 if ARCH_S3C64XX
1008 source "arch/arm/mach-s3c64xx/Kconfig"
1009 endif
1010
1011 source "arch/arm/mach-s5p64x0/Kconfig"
1012
1013 source "arch/arm/mach-s5pc100/Kconfig"
1014
1015 source "arch/arm/mach-s5pv210/Kconfig"
1016
1017 source "arch/arm/mach-exynos4/Kconfig"
1018
1019 source "arch/arm/mach-shmobile/Kconfig"
1020
1021 source "arch/arm/mach-tegra/Kconfig"
1022
1023 source "arch/arm/mach-u300/Kconfig"
1024
1025 source "arch/arm/mach-ux500/Kconfig"
1026
1027 source "arch/arm/mach-versatile/Kconfig"
1028
1029 source "arch/arm/mach-vexpress/Kconfig"
1030 source "arch/arm/plat-versatile/Kconfig"
1031
1032 source "arch/arm/mach-vt8500/Kconfig"
1033
1034 source "arch/arm/mach-w90x900/Kconfig"
1035
1036 # Definitions to make life easier
1037 config ARCH_ACORN
1038         bool
1039
1040 config PLAT_IOP
1041         bool
1042         select GENERIC_CLOCKEVENTS
1043         select HAVE_SCHED_CLOCK
1044
1045 config PLAT_ORION
1046         bool
1047         select CLKSRC_MMIO
1048         select GENERIC_IRQ_CHIP
1049         select HAVE_SCHED_CLOCK
1050
1051 config PLAT_PXA
1052         bool
1053
1054 config PLAT_VERSATILE
1055         bool
1056
1057 config ARM_TIMER_SP804
1058         bool
1059         select CLKSRC_MMIO
1060
1061 source arch/arm/mm/Kconfig
1062
1063 config IWMMXT
1064         bool "Enable iWMMXt support"
1065         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1066         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1067         help
1068           Enable support for iWMMXt context switching at run time if
1069           running on a CPU that supports it.
1070
1071 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1072 config XSCALE_PMU
1073         bool
1074         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1075         default y
1076
1077 config CPU_HAS_PMU
1078         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1079                    (!ARCH_OMAP3 || OMAP3_EMU)
1080         default y
1081         bool
1082
1083 config MULTI_IRQ_HANDLER
1084         bool
1085         help
1086           Allow each machine to specify it's own IRQ handler at run time.
1087
1088 if !MMU
1089 source "arch/arm/Kconfig-nommu"
1090 endif
1091
1092 config ARM_ERRATA_411920
1093         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1094         depends on CPU_V6 || CPU_V6K
1095         help
1096           Invalidation of the Instruction Cache operation can
1097           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1098           It does not affect the MPCore. This option enables the ARM Ltd.
1099           recommended workaround.
1100
1101 config ARM_ERRATA_430973
1102         bool "ARM errata: Stale prediction on replaced interworking branch"
1103         depends on CPU_V7
1104         help
1105           This option enables the workaround for the 430973 Cortex-A8
1106           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1107           interworking branch is replaced with another code sequence at the
1108           same virtual address, whether due to self-modifying code or virtual
1109           to physical address re-mapping, Cortex-A8 does not recover from the
1110           stale interworking branch prediction. This results in Cortex-A8
1111           executing the new code sequence in the incorrect ARM or Thumb state.
1112           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1113           and also flushes the branch target cache at every context switch.
1114           Note that setting specific bits in the ACTLR register may not be
1115           available in non-secure mode.
1116
1117 config ARM_ERRATA_458693
1118         bool "ARM errata: Processor deadlock when a false hazard is created"
1119         depends on CPU_V7
1120         help
1121           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1122           erratum. For very specific sequences of memory operations, it is
1123           possible for a hazard condition intended for a cache line to instead
1124           be incorrectly associated with a different cache line. This false
1125           hazard might then cause a processor deadlock. The workaround enables
1126           the L1 caching of the NEON accesses and disables the PLD instruction
1127           in the ACTLR register. Note that setting specific bits in the ACTLR
1128           register may not be available in non-secure mode.
1129
1130 config ARM_ERRATA_460075
1131         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1132         depends on CPU_V7
1133         help
1134           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1135           erratum. Any asynchronous access to the L2 cache may encounter a
1136           situation in which recent store transactions to the L2 cache are lost
1137           and overwritten with stale memory contents from external memory. The
1138           workaround disables the write-allocate mode for the L2 cache via the
1139           ACTLR register. Note that setting specific bits in the ACTLR register
1140           may not be available in non-secure mode.
1141
1142 config ARM_ERRATA_742230
1143         bool "ARM errata: DMB operation may be faulty"
1144         depends on CPU_V7 && SMP
1145         help
1146           This option enables the workaround for the 742230 Cortex-A9
1147           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1148           between two write operations may not ensure the correct visibility
1149           ordering of the two writes. This workaround sets a specific bit in
1150           the diagnostic register of the Cortex-A9 which causes the DMB
1151           instruction to behave as a DSB, ensuring the correct behaviour of
1152           the two writes.
1153
1154 config ARM_ERRATA_742231
1155         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1156         depends on CPU_V7 && SMP
1157         help
1158           This option enables the workaround for the 742231 Cortex-A9
1159           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1160           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1161           accessing some data located in the same cache line, may get corrupted
1162           data due to bad handling of the address hazard when the line gets
1163           replaced from one of the CPUs at the same time as another CPU is
1164           accessing it. This workaround sets specific bits in the diagnostic
1165           register of the Cortex-A9 which reduces the linefill issuing
1166           capabilities of the processor.
1167
1168 config PL310_ERRATA_588369
1169         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1170         depends on CACHE_L2X0
1171         help
1172            The PL310 L2 cache controller implements three types of Clean &
1173            Invalidate maintenance operations: by Physical Address
1174            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1175            They are architecturally defined to behave as the execution of a
1176            clean operation followed immediately by an invalidate operation,
1177            both performing to the same memory location. This functionality
1178            is not correctly implemented in PL310 as clean lines are not
1179            invalidated as a result of these operations.
1180
1181 config ARM_ERRATA_720789
1182         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1183         depends on CPU_V7 && SMP
1184         help
1185           This option enables the workaround for the 720789 Cortex-A9 (prior to
1186           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1187           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1188           As a consequence of this erratum, some TLB entries which should be
1189           invalidated are not, resulting in an incoherency in the system page
1190           tables. The workaround changes the TLB flushing routines to invalidate
1191           entries regardless of the ASID.
1192
1193 config PL310_ERRATA_727915
1194         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1195         depends on CACHE_L2X0
1196         help
1197           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1198           operation (offset 0x7FC). This operation runs in background so that
1199           PL310 can handle normal accesses while it is in progress. Under very
1200           rare circumstances, due to this erratum, write data can be lost when
1201           PL310 treats a cacheable write transaction during a Clean &
1202           Invalidate by Way operation.
1203
1204 config ARM_ERRATA_743622
1205         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1206         depends on CPU_V7
1207         help
1208           This option enables the workaround for the 743622 Cortex-A9
1209           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1210           optimisation in the Cortex-A9 Store Buffer may lead to data
1211           corruption. This workaround sets a specific bit in the diagnostic
1212           register of the Cortex-A9 which disables the Store Buffer
1213           optimisation, preventing the defect from occurring. This has no
1214           visible impact on the overall performance or power consumption of the
1215           processor.
1216
1217 config ARM_ERRATA_751472
1218         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1219         depends on CPU_V7 && SMP
1220         help
1221           This option enables the workaround for the 751472 Cortex-A9 (prior
1222           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1223           completion of a following broadcasted operation if the second
1224           operation is received by a CPU before the ICIALLUIS has completed,
1225           potentially leading to corrupted entries in the cache or TLB.
1226
1227 config ARM_ERRATA_753970
1228         bool "ARM errata: cache sync operation may be faulty"
1229         depends on CACHE_PL310
1230         help
1231           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1232
1233           Under some condition the effect of cache sync operation on
1234           the store buffer still remains when the operation completes.
1235           This means that the store buffer is always asked to drain and
1236           this prevents it from merging any further writes. The workaround
1237           is to replace the normal offset of cache sync operation (0x730)
1238           by another offset targeting an unmapped PL310 register 0x740.
1239           This has the same effect as the cache sync operation: store buffer
1240           drain and waiting for all buffers empty.
1241
1242 config ARM_ERRATA_754322
1243         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1244         depends on CPU_V7
1245         help
1246           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1247           r3p*) erratum. A speculative memory access may cause a page table walk
1248           which starts prior to an ASID switch but completes afterwards. This
1249           can populate the micro-TLB with a stale entry which may be hit with
1250           the new ASID. This workaround places two dsb instructions in the mm
1251           switching code so that no page table walks can cross the ASID switch.
1252
1253 config ARM_ERRATA_754327
1254         bool "ARM errata: no automatic Store Buffer drain"
1255         depends on CPU_V7 && SMP
1256         help
1257           This option enables the workaround for the 754327 Cortex-A9 (prior to
1258           r2p0) erratum. The Store Buffer does not have any automatic draining
1259           mechanism and therefore a livelock may occur if an external agent
1260           continuously polls a memory location waiting to observe an update.
1261           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1262           written polling loops from denying visibility of updates to memory.
1263
1264 config ARM_ERRATA_364296
1265         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1266         depends on CPU_V6 && !SMP
1267         help
1268           This options enables the workaround for the 364296 ARM1136
1269           r0p2 erratum (possible cache data corruption with
1270           hit-under-miss enabled). It sets the undocumented bit 31 in
1271           the auxiliary control register and the FI bit in the control
1272           register, thus disabling hit-under-miss without putting the
1273           processor into full low interrupt latency mode. ARM11MPCore
1274           is not affected.
1275
1276 endmenu
1277
1278 source "arch/arm/common/Kconfig"
1279
1280 menu "Bus support"
1281
1282 config ARM_AMBA
1283         bool
1284
1285 config ISA
1286         bool
1287         help
1288           Find out whether you have ISA slots on your motherboard.  ISA is the
1289           name of a bus system, i.e. the way the CPU talks to the other stuff
1290           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1291           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1292           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1293
1294 # Select ISA DMA controller support
1295 config ISA_DMA
1296         bool
1297         select ISA_DMA_API
1298
1299 # Select ISA DMA interface
1300 config ISA_DMA_API
1301         bool
1302
1303 config PCI
1304         bool "PCI support" if MIGHT_HAVE_PCI
1305         help
1306           Find out whether you have a PCI motherboard. PCI is the name of a
1307           bus system, i.e. the way the CPU talks to the other stuff inside
1308           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1309           VESA. If you have PCI, say Y, otherwise N.
1310
1311 config PCI_DOMAINS
1312         bool
1313         depends on PCI
1314
1315 config PCI_NANOENGINE
1316         bool "BSE nanoEngine PCI support"
1317         depends on SA1100_NANOENGINE
1318         help
1319           Enable PCI on the BSE nanoEngine board.
1320
1321 config PCI_SYSCALL
1322         def_bool PCI
1323
1324 # Select the host bridge type
1325 config PCI_HOST_VIA82C505
1326         bool
1327         depends on PCI && ARCH_SHARK
1328         default y
1329
1330 config PCI_HOST_ITE8152
1331         bool
1332         depends on PCI && MACH_ARMCORE
1333         default y
1334         select DMABOUNCE
1335
1336 source "drivers/pci/Kconfig"
1337
1338 source "drivers/pcmcia/Kconfig"
1339
1340 endmenu
1341
1342 menu "Kernel Features"
1343
1344 source "kernel/time/Kconfig"
1345
1346 config SMP
1347         bool "Symmetric Multi-Processing"
1348         depends on CPU_V6K || CPU_V7
1349         depends on GENERIC_CLOCKEVENTS
1350         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1351                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1352                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1353                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1354         select USE_GENERIC_SMP_HELPERS
1355         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1356         help
1357           This enables support for systems with more than one CPU. If you have
1358           a system with only one CPU, like most personal computers, say N. If
1359           you have a system with more than one CPU, say Y.
1360
1361           If you say N here, the kernel will run on single and multiprocessor
1362           machines, but will use only one CPU of a multiprocessor machine. If
1363           you say Y here, the kernel will run on many, but not all, single
1364           processor machines. On a single processor machine, the kernel will
1365           run faster if you say N here.
1366
1367           See also <file:Documentation/i386/IO-APIC.txt>,
1368           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1369           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1370
1371           If you don't know what to do here, say N.
1372
1373 config SMP_ON_UP
1374         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1375         depends on EXPERIMENTAL
1376         depends on SMP && !XIP_KERNEL
1377         default y
1378         help
1379           SMP kernels contain instructions which fail on non-SMP processors.
1380           Enabling this option allows the kernel to modify itself to make
1381           these instructions safe.  Disabling it allows about 1K of space
1382           savings.
1383
1384           If you don't know what to do here, say Y.
1385
1386 config HAVE_ARM_SCU
1387         bool
1388         help
1389           This option enables support for the ARM system coherency unit
1390
1391 config HAVE_ARM_TWD
1392         bool
1393         depends on SMP
1394         select TICK_ONESHOT
1395         help
1396           This options enables support for the ARM timer and watchdog unit
1397
1398 choice
1399         prompt "Memory split"
1400         default VMSPLIT_3G
1401         help
1402           Select the desired split between kernel and user memory.
1403
1404           If you are not absolutely sure what you are doing, leave this
1405           option alone!
1406
1407         config VMSPLIT_3G
1408                 bool "3G/1G user/kernel split"
1409         config VMSPLIT_2G
1410                 bool "2G/2G user/kernel split"
1411         config VMSPLIT_1G
1412                 bool "1G/3G user/kernel split"
1413 endchoice
1414
1415 config PAGE_OFFSET
1416         hex
1417         default 0x40000000 if VMSPLIT_1G
1418         default 0x80000000 if VMSPLIT_2G
1419         default 0xC0000000
1420
1421 config NR_CPUS
1422         int "Maximum number of CPUs (2-32)"
1423         range 2 32
1424         depends on SMP
1425         default "4"
1426
1427 config HOTPLUG_CPU
1428         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1429         depends on SMP && HOTPLUG && EXPERIMENTAL
1430         help
1431           Say Y here to experiment with turning CPUs off and on.  CPUs
1432           can be controlled through /sys/devices/system/cpu.
1433
1434 config LOCAL_TIMERS
1435         bool "Use local timer interrupts"
1436         depends on SMP
1437         default y
1438         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1439         help
1440           Enable support for local timers on SMP platforms, rather then the
1441           legacy IPI broadcast method.  Local timers allows the system
1442           accounting to be spread across the timer interval, preventing a
1443           "thundering herd" at every timer tick.
1444
1445 source kernel/Kconfig.preempt
1446
1447 config HZ
1448         int
1449         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1450                 ARCH_S5PV210 || ARCH_EXYNOS4
1451         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1452         default AT91_TIMER_HZ if ARCH_AT91
1453         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1454         default 100
1455
1456 config THUMB2_KERNEL
1457         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1458         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1459         select AEABI
1460         select ARM_ASM_UNIFIED
1461         help
1462           By enabling this option, the kernel will be compiled in
1463           Thumb-2 mode. A compiler/assembler that understand the unified
1464           ARM-Thumb syntax is needed.
1465
1466           If unsure, say N.
1467
1468 config THUMB2_AVOID_R_ARM_THM_JUMP11
1469         bool "Work around buggy Thumb-2 short branch relocations in gas"
1470         depends on THUMB2_KERNEL && MODULES
1471         default y
1472         help
1473           Various binutils versions can resolve Thumb-2 branches to
1474           locally-defined, preemptible global symbols as short-range "b.n"
1475           branch instructions.
1476
1477           This is a problem, because there's no guarantee the final
1478           destination of the symbol, or any candidate locations for a
1479           trampoline, are within range of the branch.  For this reason, the
1480           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1481           relocation in modules at all, and it makes little sense to add
1482           support.
1483
1484           The symptom is that the kernel fails with an "unsupported
1485           relocation" error when loading some modules.
1486
1487           Until fixed tools are available, passing
1488           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1489           code which hits this problem, at the cost of a bit of extra runtime
1490           stack usage in some cases.
1491
1492           The problem is described in more detail at:
1493               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1494
1495           Only Thumb-2 kernels are affected.
1496
1497           Unless you are sure your tools don't have this problem, say Y.
1498
1499 config ARM_ASM_UNIFIED
1500         bool
1501
1502 config AEABI
1503         bool "Use the ARM EABI to compile the kernel"
1504         help
1505           This option allows for the kernel to be compiled using the latest
1506           ARM ABI (aka EABI).  This is only useful if you are using a user
1507           space environment that is also compiled with EABI.
1508
1509           Since there are major incompatibilities between the legacy ABI and
1510           EABI, especially with regard to structure member alignment, this
1511           option also changes the kernel syscall calling convention to
1512           disambiguate both ABIs and allow for backward compatibility support
1513           (selected with CONFIG_OABI_COMPAT).
1514
1515           To use this you need GCC version 4.0.0 or later.
1516
1517 config OABI_COMPAT
1518         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1519         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1520         default y
1521         help
1522           This option preserves the old syscall interface along with the
1523           new (ARM EABI) one. It also provides a compatibility layer to
1524           intercept syscalls that have structure arguments which layout
1525           in memory differs between the legacy ABI and the new ARM EABI
1526           (only for non "thumb" binaries). This option adds a tiny
1527           overhead to all syscalls and produces a slightly larger kernel.
1528           If you know you'll be using only pure EABI user space then you
1529           can say N here. If this option is not selected and you attempt
1530           to execute a legacy ABI binary then the result will be
1531           UNPREDICTABLE (in fact it can be predicted that it won't work
1532           at all). If in doubt say Y.
1533
1534 config ARCH_HAS_HOLES_MEMORYMODEL
1535         bool
1536
1537 config ARCH_SPARSEMEM_ENABLE
1538         bool
1539
1540 config ARCH_SPARSEMEM_DEFAULT
1541         def_bool ARCH_SPARSEMEM_ENABLE
1542
1543 config ARCH_SELECT_MEMORY_MODEL
1544         def_bool ARCH_SPARSEMEM_ENABLE
1545
1546 config HAVE_ARCH_PFN_VALID
1547         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1548
1549 config HIGHMEM
1550         bool "High Memory Support"
1551         depends on MMU
1552         help
1553           The address space of ARM processors is only 4 Gigabytes large
1554           and it has to accommodate user address space, kernel address
1555           space as well as some memory mapped IO. That means that, if you
1556           have a large amount of physical memory and/or IO, not all of the
1557           memory can be "permanently mapped" by the kernel. The physical
1558           memory that is not permanently mapped is called "high memory".
1559
1560           Depending on the selected kernel/user memory split, minimum
1561           vmalloc space and actual amount of RAM, you may not need this
1562           option which should result in a slightly faster kernel.
1563
1564           If unsure, say n.
1565
1566 config HIGHPTE
1567         bool "Allocate 2nd-level pagetables from highmem"
1568         depends on HIGHMEM
1569
1570 config HW_PERF_EVENTS
1571         bool "Enable hardware performance counter support for perf events"
1572         depends on PERF_EVENTS && CPU_HAS_PMU
1573         default y
1574         help
1575           Enable hardware performance counter support for perf events. If
1576           disabled, perf events will use software events only.
1577
1578 source "mm/Kconfig"
1579
1580 config FORCE_MAX_ZONEORDER
1581         int "Maximum zone order" if ARCH_SHMOBILE
1582         range 11 64 if ARCH_SHMOBILE
1583         default "9" if SA1111
1584         default "11"
1585         help
1586           The kernel memory allocator divides physically contiguous memory
1587           blocks into "zones", where each zone is a power of two number of
1588           pages.  This option selects the largest power of two that the kernel
1589           keeps in the memory allocator.  If you need to allocate very large
1590           blocks of physically contiguous memory, then you may need to
1591           increase this value.
1592
1593           This config option is actually maximum order plus one. For example,
1594           a value of 11 means that the largest free memory block is 2^10 pages.
1595
1596 config LEDS
1597         bool "Timer and CPU usage LEDs"
1598         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1599                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1600                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1601                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1602                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1603                    ARCH_AT91 || ARCH_DAVINCI || \
1604                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1605         help
1606           If you say Y here, the LEDs on your machine will be used
1607           to provide useful information about your current system status.
1608
1609           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1610           be able to select which LEDs are active using the options below. If
1611           you are compiling a kernel for the EBSA-110 or the LART however, the
1612           red LED will simply flash regularly to indicate that the system is
1613           still functional. It is safe to say Y here if you have a CATS
1614           system, but the driver will do nothing.
1615
1616 config LEDS_TIMER
1617         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1618                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1619                             || MACH_OMAP_PERSEUS2
1620         depends on LEDS
1621         depends on !GENERIC_CLOCKEVENTS
1622         default y if ARCH_EBSA110
1623         help
1624           If you say Y here, one of the system LEDs (the green one on the
1625           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1626           will flash regularly to indicate that the system is still
1627           operational. This is mainly useful to kernel hackers who are
1628           debugging unstable kernels.
1629
1630           The LART uses the same LED for both Timer LED and CPU usage LED
1631           functions. You may choose to use both, but the Timer LED function
1632           will overrule the CPU usage LED.
1633
1634 config LEDS_CPU
1635         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1636                         !ARCH_OMAP) \
1637                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1638                         || MACH_OMAP_PERSEUS2
1639         depends on LEDS
1640         help
1641           If you say Y here, the red LED will be used to give a good real
1642           time indication of CPU usage, by lighting whenever the idle task
1643           is not currently executing.
1644
1645           The LART uses the same LED for both Timer LED and CPU usage LED
1646           functions. You may choose to use both, but the Timer LED function
1647           will overrule the CPU usage LED.
1648
1649 config ALIGNMENT_TRAP
1650         bool
1651         depends on CPU_CP15_MMU
1652         default y if !ARCH_EBSA110
1653         select HAVE_PROC_CPU if PROC_FS
1654         help
1655           ARM processors cannot fetch/store information which is not
1656           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1657           address divisible by 4. On 32-bit ARM processors, these non-aligned
1658           fetch/store instructions will be emulated in software if you say
1659           here, which has a severe performance impact. This is necessary for
1660           correct operation of some network protocols. With an IP-only
1661           configuration it is safe to say N, otherwise say Y.
1662
1663 config UACCESS_WITH_MEMCPY
1664         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1665         depends on MMU && EXPERIMENTAL
1666         default y if CPU_FEROCEON
1667         help
1668           Implement faster copy_to_user and clear_user methods for CPU
1669           cores where a 8-word STM instruction give significantly higher
1670           memory write throughput than a sequence of individual 32bit stores.
1671
1672           A possible side effect is a slight increase in scheduling latency
1673           between threads sharing the same address space if they invoke
1674           such copy operations with large buffers.
1675
1676           However, if the CPU data cache is using a write-allocate mode,
1677           this option is unlikely to provide any performance gain.
1678
1679 config SECCOMP
1680         bool
1681         prompt "Enable seccomp to safely compute untrusted bytecode"
1682         ---help---
1683           This kernel feature is useful for number crunching applications
1684           that may need to compute untrusted bytecode during their
1685           execution. By using pipes or other transports made available to
1686           the process as file descriptors supporting the read/write
1687           syscalls, it's possible to isolate those applications in
1688           their own address space using seccomp. Once seccomp is
1689           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1690           and the task is only allowed to execute a few safe syscalls
1691           defined by each seccomp mode.
1692
1693 config CC_STACKPROTECTOR
1694         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1695         depends on EXPERIMENTAL
1696         help
1697           This option turns on the -fstack-protector GCC feature. This
1698           feature puts, at the beginning of functions, a canary value on
1699           the stack just before the return address, and validates
1700           the value just before actually returning.  Stack based buffer
1701           overflows (that need to overwrite this return address) now also
1702           overwrite the canary, which gets detected and the attack is then
1703           neutralized via a kernel panic.
1704           This feature requires gcc version 4.2 or above.
1705
1706 config DEPRECATED_PARAM_STRUCT
1707         bool "Provide old way to pass kernel parameters"
1708         help
1709           This was deprecated in 2001 and announced to live on for 5 years.
1710           Some old boot loaders still use this way.
1711
1712 endmenu
1713
1714 menu "Boot options"
1715
1716 config USE_OF
1717         bool "Flattened Device Tree support"
1718         select OF
1719         select OF_EARLY_FLATTREE
1720         select IRQ_DOMAIN
1721         help
1722           Include support for flattened device tree machine descriptions.
1723
1724 # Compressed boot loader in ROM.  Yes, we really want to ask about
1725 # TEXT and BSS so we preserve their values in the config files.
1726 config ZBOOT_ROM_TEXT
1727         hex "Compressed ROM boot loader base address"
1728         default "0"
1729         help
1730           The physical address at which the ROM-able zImage is to be
1731           placed in the target.  Platforms which normally make use of
1732           ROM-able zImage formats normally set this to a suitable
1733           value in their defconfig file.
1734
1735           If ZBOOT_ROM is not enabled, this has no effect.
1736
1737 config ZBOOT_ROM_BSS
1738         hex "Compressed ROM boot loader BSS address"
1739         default "0"
1740         help
1741           The base address of an area of read/write memory in the target
1742           for the ROM-able zImage which must be available while the
1743           decompressor is running. It must be large enough to hold the
1744           entire decompressed kernel plus an additional 128 KiB.
1745           Platforms which normally make use of ROM-able zImage formats
1746           normally set this to a suitable value in their defconfig file.
1747
1748           If ZBOOT_ROM is not enabled, this has no effect.
1749
1750 config ZBOOT_ROM
1751         bool "Compressed boot loader in ROM/flash"
1752         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1753         help
1754           Say Y here if you intend to execute your compressed kernel image
1755           (zImage) directly from ROM or flash.  If unsure, say N.
1756
1757 choice
1758         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1759         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1760         default ZBOOT_ROM_NONE
1761         help
1762           Include experimental SD/MMC loading code in the ROM-able zImage.
1763           With this enabled it is possible to write the the ROM-able zImage
1764           kernel image to an MMC or SD card and boot the kernel straight
1765           from the reset vector. At reset the processor Mask ROM will load
1766           the first part of the the ROM-able zImage which in turn loads the
1767           rest the kernel image to RAM.
1768
1769 config ZBOOT_ROM_NONE
1770         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1771         help
1772           Do not load image from SD or MMC
1773
1774 config ZBOOT_ROM_MMCIF
1775         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1776         help
1777           Load image from MMCIF hardware block.
1778
1779 config ZBOOT_ROM_SH_MOBILE_SDHI
1780         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1781         help
1782           Load image from SDHI hardware block
1783
1784 endchoice
1785
1786 config CMDLINE
1787         string "Default kernel command string"
1788         default ""
1789         help
1790           On some architectures (EBSA110 and CATS), there is currently no way
1791           for the boot loader to pass arguments to the kernel. For these
1792           architectures, you should supply some command-line options at build
1793           time by entering them here. As a minimum, you should specify the
1794           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1795
1796 choice
1797         prompt "Kernel command line type" if CMDLINE != ""
1798         default CMDLINE_FROM_BOOTLOADER
1799
1800 config CMDLINE_FROM_BOOTLOADER
1801         bool "Use bootloader kernel arguments if available"
1802         help
1803           Uses the command-line options passed by the boot loader. If
1804           the boot loader doesn't provide any, the default kernel command
1805           string provided in CMDLINE will be used.
1806
1807 config CMDLINE_EXTEND
1808         bool "Extend bootloader kernel arguments"
1809         help
1810           The command-line arguments provided by the boot loader will be
1811           appended to the default kernel command string.
1812
1813 config CMDLINE_FORCE
1814         bool "Always use the default kernel command string"
1815         help
1816           Always use the default kernel command string, even if the boot
1817           loader passes other arguments to the kernel.
1818           This is useful if you cannot or don't want to change the
1819           command-line options your boot loader passes to the kernel.
1820 endchoice
1821
1822 config XIP_KERNEL
1823         bool "Kernel Execute-In-Place from ROM"
1824         depends on !ZBOOT_ROM
1825         help
1826           Execute-In-Place allows the kernel to run from non-volatile storage
1827           directly addressable by the CPU, such as NOR flash. This saves RAM
1828           space since the text section of the kernel is not loaded from flash
1829           to RAM.  Read-write sections, such as the data section and stack,
1830           are still copied to RAM.  The XIP kernel is not compressed since
1831           it has to run directly from flash, so it will take more space to
1832           store it.  The flash address used to link the kernel object files,
1833           and for storing it, is configuration dependent. Therefore, if you
1834           say Y here, you must know the proper physical address where to
1835           store the kernel image depending on your own flash memory usage.
1836
1837           Also note that the make target becomes "make xipImage" rather than
1838           "make zImage" or "make Image".  The final kernel binary to put in
1839           ROM memory will be arch/arm/boot/xipImage.
1840
1841           If unsure, say N.
1842
1843 config XIP_PHYS_ADDR
1844         hex "XIP Kernel Physical Location"
1845         depends on XIP_KERNEL
1846         default "0x00080000"
1847         help
1848           This is the physical address in your flash memory the kernel will
1849           be linked for and stored to.  This address is dependent on your
1850           own flash usage.
1851
1852 config KEXEC
1853         bool "Kexec system call (EXPERIMENTAL)"
1854         depends on EXPERIMENTAL
1855         help
1856           kexec is a system call that implements the ability to shutdown your
1857           current kernel, and to start another kernel.  It is like a reboot
1858           but it is independent of the system firmware.   And like a reboot
1859           you can start any kernel with it, not just Linux.
1860
1861           It is an ongoing process to be certain the hardware in a machine
1862           is properly shutdown, so do not be surprised if this code does not
1863           initially work for you.  It may help to enable device hotplugging
1864           support.
1865
1866 config ATAGS_PROC
1867         bool "Export atags in procfs"
1868         depends on KEXEC
1869         default y
1870         help
1871           Should the atags used to boot the kernel be exported in an "atags"
1872           file in procfs. Useful with kexec.
1873
1874 config CRASH_DUMP
1875         bool "Build kdump crash kernel (EXPERIMENTAL)"
1876         depends on EXPERIMENTAL
1877         help
1878           Generate crash dump after being started by kexec. This should
1879           be normally only set in special crash dump kernels which are
1880           loaded in the main kernel with kexec-tools into a specially
1881           reserved region and then later executed after a crash by
1882           kdump/kexec. The crash dump kernel must be compiled to a
1883           memory address not used by the main kernel
1884
1885           For more details see Documentation/kdump/kdump.txt
1886
1887 config AUTO_ZRELADDR
1888         bool "Auto calculation of the decompressed kernel image address"
1889         depends on !ZBOOT_ROM && !ARCH_U300
1890         help
1891           ZRELADDR is the physical address where the decompressed kernel
1892           image will be placed. If AUTO_ZRELADDR is selected, the address
1893           will be determined at run-time by masking the current IP with
1894           0xf8000000. This assumes the zImage being placed in the first 128MB
1895           from start of memory.
1896
1897 endmenu
1898
1899 menu "CPU Power Management"
1900
1901 if ARCH_HAS_CPUFREQ
1902
1903 source "drivers/cpufreq/Kconfig"
1904
1905 config CPU_FREQ_IMX
1906         tristate "CPUfreq driver for i.MX CPUs"
1907         depends on ARCH_MXC && CPU_FREQ
1908         help
1909           This enables the CPUfreq driver for i.MX CPUs.
1910
1911 config CPU_FREQ_SA1100
1912         bool
1913
1914 config CPU_FREQ_SA1110
1915         bool
1916
1917 config CPU_FREQ_INTEGRATOR
1918         tristate "CPUfreq driver for ARM Integrator CPUs"
1919         depends on ARCH_INTEGRATOR && CPU_FREQ
1920         default y
1921         help
1922           This enables the CPUfreq driver for ARM Integrator CPUs.
1923
1924           For details, take a look at <file:Documentation/cpu-freq>.
1925
1926           If in doubt, say Y.
1927
1928 config CPU_FREQ_PXA
1929         bool
1930         depends on CPU_FREQ && ARCH_PXA && PXA25x
1931         default y
1932         select CPU_FREQ_DEFAULT_GOV_USERSPACE
1933
1934 config CPU_FREQ_S3C
1935         bool
1936         help
1937           Internal configuration node for common cpufreq on Samsung SoC
1938
1939 config CPU_FREQ_S3C24XX
1940         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
1941         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
1942         select CPU_FREQ_S3C
1943         help
1944           This enables the CPUfreq driver for the Samsung S3C24XX family
1945           of CPUs.
1946
1947           For details, take a look at <file:Documentation/cpu-freq>.
1948
1949           If in doubt, say N.
1950
1951 config CPU_FREQ_S3C24XX_PLL
1952         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
1953         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
1954         help
1955           Compile in support for changing the PLL frequency from the
1956           S3C24XX series CPUfreq driver. The PLL takes time to settle
1957           after a frequency change, so by default it is not enabled.
1958
1959           This also means that the PLL tables for the selected CPU(s) will
1960           be built which may increase the size of the kernel image.
1961
1962 config CPU_FREQ_S3C24XX_DEBUG
1963         bool "Debug CPUfreq Samsung driver core"
1964         depends on CPU_FREQ_S3C24XX
1965         help
1966           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
1967
1968 config CPU_FREQ_S3C24XX_IODEBUG
1969         bool "Debug CPUfreq Samsung driver IO timing"
1970         depends on CPU_FREQ_S3C24XX
1971         help
1972           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
1973
1974 config CPU_FREQ_S3C24XX_DEBUGFS
1975         bool "Export debugfs for CPUFreq"
1976         depends on CPU_FREQ_S3C24XX && DEBUG_FS
1977         help
1978           Export status information via debugfs.
1979
1980 endif
1981
1982 source "drivers/cpuidle/Kconfig"
1983
1984 endmenu
1985
1986 menu "Floating point emulation"
1987
1988 comment "At least one emulation must be selected"
1989
1990 config FPE_NWFPE
1991         bool "NWFPE math emulation"
1992         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
1993         ---help---
1994           Say Y to include the NWFPE floating point emulator in the kernel.
1995           This is necessary to run most binaries. Linux does not currently
1996           support floating point hardware so you need to say Y here even if
1997           your machine has an FPA or floating point co-processor podule.
1998
1999           You may say N here if you are going to load the Acorn FPEmulator
2000           early in the bootup.
2001
2002 config FPE_NWFPE_XP
2003         bool "Support extended precision"
2004         depends on FPE_NWFPE
2005         help
2006           Say Y to include 80-bit support in the kernel floating-point
2007           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2008           Note that gcc does not generate 80-bit operations by default,
2009           so in most cases this option only enlarges the size of the
2010           floating point emulator without any good reason.
2011
2012           You almost surely want to say N here.
2013
2014 config FPE_FASTFPE
2015         bool "FastFPE math emulation (EXPERIMENTAL)"
2016         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2017         ---help---
2018           Say Y here to include the FAST floating point emulator in the kernel.
2019           This is an experimental much faster emulator which now also has full
2020           precision for the mantissa.  It does not support any exceptions.
2021           It is very simple, and approximately 3-6 times faster than NWFPE.
2022
2023           It should be sufficient for most programs.  It may be not suitable
2024           for scientific calculations, but you have to check this for yourself.
2025           If you do not feel you need a faster FP emulation you should better
2026           choose NWFPE.
2027
2028 config VFP
2029         bool "VFP-format floating point maths"
2030         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2031         help
2032           Say Y to include VFP support code in the kernel. This is needed
2033           if your hardware includes a VFP unit.
2034
2035           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2036           release notes and additional status information.
2037
2038           Say N if your target does not have VFP hardware.
2039
2040 config VFPv3
2041         bool
2042         depends on VFP
2043         default y if CPU_V7
2044
2045 config NEON
2046         bool "Advanced SIMD (NEON) Extension support"
2047         depends on VFPv3 && CPU_V7
2048         help
2049           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2050           Extension.
2051
2052 endmenu
2053
2054 menu "Userspace binary formats"
2055
2056 source "fs/Kconfig.binfmt"
2057
2058 config ARTHUR
2059         tristate "RISC OS personality"
2060         depends on !AEABI
2061         help
2062           Say Y here to include the kernel code necessary if you want to run
2063           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2064           experimental; if this sounds frightening, say N and sleep in peace.
2065           You can also say M here to compile this support as a module (which
2066           will be called arthur).
2067
2068 endmenu
2069
2070 menu "Power management options"
2071
2072 source "kernel/power/Kconfig"
2073
2074 config ARCH_SUSPEND_POSSIBLE
2075         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2076         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2077                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2078         def_bool y
2079
2080 endmenu
2081
2082 source "net/Kconfig"
2083
2084 source "drivers/Kconfig"
2085
2086 source "fs/Kconfig"
2087
2088 source "arch/arm/Kconfig.debug"
2089
2090 source "security/Kconfig"
2091
2092 source "crypto/Kconfig"
2093
2094 source "lib/Kconfig"