7dc5986069cafffc95b8b96d7ba60660300c1545
[pandora-kernel.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if (!XIP_KERNEL && !THUMB2_KERNEL)
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         help
33           The ARM series is a line of low-power-consumption RISC chip designs
34           licensed by ARM Ltd and targeted at embedded applications and
35           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
36           manufactured, but legacy ARM-based PC hardware remains popular in
37           Europe.  There is an ARM Linux project with a web page at
38           <http://www.arm.linux.org.uk/>.
39
40 config HAVE_PWM
41         bool
42
43 config MIGHT_HAVE_PCI
44         bool
45
46 config SYS_SUPPORTS_APM_EMULATION
47         bool
48
49 config HAVE_SCHED_CLOCK
50         bool
51
52 config GENERIC_GPIO
53         bool
54
55 config ARCH_USES_GETTIMEOFFSET
56         bool
57         default n
58
59 config GENERIC_CLOCKEVENTS
60         bool
61
62 config GENERIC_CLOCKEVENTS_BROADCAST
63         bool
64         depends on GENERIC_CLOCKEVENTS
65         default y if SMP
66
67 config KTIME_SCALAR
68         bool
69         default y
70
71 config HAVE_TCM
72         bool
73         select GENERIC_ALLOCATOR
74
75 config HAVE_PROC_CPU
76         bool
77
78 config NO_IOPORT
79         bool
80
81 config EISA
82         bool
83         ---help---
84           The Extended Industry Standard Architecture (EISA) bus was
85           developed as an open alternative to the IBM MicroChannel bus.
86
87           The EISA bus provided some of the features of the IBM MicroChannel
88           bus while maintaining backward compatibility with cards made for
89           the older ISA bus.  The EISA bus saw limited use between 1988 and
90           1995 when it was made obsolete by the PCI bus.
91
92           Say Y here if you are building a kernel for an EISA-based machine.
93
94           Otherwise, say N.
95
96 config SBUS
97         bool
98
99 config MCA
100         bool
101         help
102           MicroChannel Architecture is found in some IBM PS/2 machines and
103           laptops.  It is a bus system similar to PCI or ISA. See
104           <file:Documentation/mca.txt> (and especially the web page given
105           there) before attempting to build an MCA bus kernel.
106
107 config STACKTRACE_SUPPORT
108         bool
109         default y
110
111 config HAVE_LATENCYTOP_SUPPORT
112         bool
113         depends on !SMP
114         default y
115
116 config LOCKDEP_SUPPORT
117         bool
118         default y
119
120 config TRACE_IRQFLAGS_SUPPORT
121         bool
122         default y
123
124 config HARDIRQS_SW_RESEND
125         bool
126         default y
127
128 config GENERIC_IRQ_PROBE
129         bool
130         default y
131
132 config GENERIC_LOCKBREAK
133         bool
134         default y
135         depends on SMP && PREEMPT
136
137 config RWSEM_GENERIC_SPINLOCK
138         bool
139         default y
140
141 config RWSEM_XCHGADD_ALGORITHM
142         bool
143
144 config ARCH_HAS_ILOG2_U32
145         bool
146
147 config ARCH_HAS_ILOG2_U64
148         bool
149
150 config ARCH_HAS_CPUFREQ
151         bool
152         help
153           Internal node to signify that the ARCH has CPUFREQ support
154           and that the relevant menu configurations are displayed for
155           it.
156
157 config ARCH_HAS_CPU_IDLE_WAIT
158        def_bool y
159
160 config GENERIC_HWEIGHT
161         bool
162         default y
163
164 config GENERIC_CALIBRATE_DELAY
165         bool
166         default y
167
168 config ARCH_MAY_HAVE_PC_FDC
169         bool
170
171 config ZONE_DMA
172         bool
173
174 config NEED_DMA_MAP_STATE
175        def_bool y
176
177 config GENERIC_ISA_DMA
178         bool
179
180 config FIQ
181         bool
182
183 config ARCH_MTD_XIP
184         bool
185
186 config VECTORS_BASE
187         hex
188         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
189         default DRAM_BASE if REMAP_VECTORS_TO_RAM
190         default 0x00000000
191         help
192           The base address of exception vectors.
193
194 config ARM_PATCH_PHYS_VIRT
195         bool "Patch physical to virtual translations at runtime (EXPERIMENTAL)"
196         depends on EXPERIMENTAL
197         depends on !XIP_KERNEL && MMU
198         depends on !ARCH_REALVIEW || !SPARSEMEM
199         help
200           Patch phys-to-virt and virt-to-phys translation functions at
201           boot and module load time according to the position of the
202           kernel in system memory.
203
204           This can only be used with non-XIP MMU kernels where the base
205           of physical memory is at a 16MB boundary, or theoretically 64K
206           for the MSM machine class.
207
208 config ARM_PATCH_PHYS_VIRT_16BIT
209         def_bool y
210         depends on ARM_PATCH_PHYS_VIRT && ARCH_MSM
211         help
212           This option extends the physical to virtual translation patching
213           to allow physical memory down to a theoretical minimum of 64K
214           boundaries.
215
216 source "init/Kconfig"
217
218 source "kernel/Kconfig.freezer"
219
220 menu "System Type"
221
222 config MMU
223         bool "MMU-based Paged Memory Management Support"
224         default y
225         help
226           Select if you want MMU-based virtualised addressing space
227           support by paged memory management. If unsure, say 'Y'.
228
229 #
230 # The "ARM system type" choice list is ordered alphabetically by option
231 # text.  Please add new entries in the option alphabetic order.
232 #
233 choice
234         prompt "ARM system type"
235         default ARCH_VERSATILE
236
237 config ARCH_INTEGRATOR
238         bool "ARM Ltd. Integrator family"
239         select ARM_AMBA
240         select ARCH_HAS_CPUFREQ
241         select CLKDEV_LOOKUP
242         select ICST
243         select GENERIC_CLOCKEVENTS
244         select PLAT_VERSATILE
245         select PLAT_VERSATILE_FPGA_IRQ
246         help
247           Support for ARM's Integrator platform.
248
249 config ARCH_REALVIEW
250         bool "ARM Ltd. RealView family"
251         select ARM_AMBA
252         select CLKDEV_LOOKUP
253         select ICST
254         select GENERIC_CLOCKEVENTS
255         select ARCH_WANT_OPTIONAL_GPIOLIB
256         select PLAT_VERSATILE
257         select PLAT_VERSATILE_CLCD
258         select ARM_TIMER_SP804
259         select GPIO_PL061 if GPIOLIB
260         help
261           This enables support for ARM Ltd RealView boards.
262
263 config ARCH_VERSATILE
264         bool "ARM Ltd. Versatile family"
265         select ARM_AMBA
266         select ARM_VIC
267         select CLKDEV_LOOKUP
268         select ICST
269         select GENERIC_CLOCKEVENTS
270         select ARCH_WANT_OPTIONAL_GPIOLIB
271         select PLAT_VERSATILE
272         select PLAT_VERSATILE_CLCD
273         select PLAT_VERSATILE_FPGA_IRQ
274         select ARM_TIMER_SP804
275         help
276           This enables support for ARM Ltd Versatile board.
277
278 config ARCH_VEXPRESS
279         bool "ARM Ltd. Versatile Express family"
280         select ARCH_WANT_OPTIONAL_GPIOLIB
281         select ARM_AMBA
282         select ARM_TIMER_SP804
283         select CLKDEV_LOOKUP
284         select GENERIC_CLOCKEVENTS
285         select HAVE_CLK
286         select HAVE_PATA_PLATFORM
287         select ICST
288         select PLAT_VERSATILE
289         select PLAT_VERSATILE_CLCD
290         help
291           This enables support for the ARM Ltd Versatile Express boards.
292
293 config ARCH_AT91
294         bool "Atmel AT91"
295         select ARCH_REQUIRE_GPIOLIB
296         select HAVE_CLK
297         select CLKDEV_LOOKUP
298         select ARM_PATCH_PHYS_VIRT if MMU
299         help
300           This enables support for systems based on the Atmel AT91RM9200,
301           AT91SAM9 and AT91CAP9 processors.
302
303 config ARCH_BCMRING
304         bool "Broadcom BCMRING"
305         depends on MMU
306         select CPU_V6
307         select ARM_AMBA
308         select ARM_TIMER_SP804
309         select CLKDEV_LOOKUP
310         select GENERIC_CLOCKEVENTS
311         select ARCH_WANT_OPTIONAL_GPIOLIB
312         help
313           Support for Broadcom's BCMRing platform.
314
315 config ARCH_CLPS711X
316         bool "Cirrus Logic CLPS711x/EP721x-based"
317         select CPU_ARM720T
318         select ARCH_USES_GETTIMEOFFSET
319         help
320           Support for Cirrus Logic 711x/721x based boards.
321
322 config ARCH_CNS3XXX
323         bool "Cavium Networks CNS3XXX family"
324         select CPU_V6
325         select GENERIC_CLOCKEVENTS
326         select ARM_GIC
327         select MIGHT_HAVE_PCI
328         select PCI_DOMAINS if PCI
329         help
330           Support for Cavium Networks CNS3XXX platform.
331
332 config ARCH_GEMINI
333         bool "Cortina Systems Gemini"
334         select CPU_FA526
335         select ARCH_REQUIRE_GPIOLIB
336         select ARCH_USES_GETTIMEOFFSET
337         help
338           Support for the Cortina Systems Gemini family SoCs
339
340 config ARCH_PRIMA2
341         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
342         select CPU_V7
343         select GENERIC_TIME
344         select NO_IOPORT
345         select GENERIC_CLOCKEVENTS
346         select CLKDEV_LOOKUP
347         select GENERIC_IRQ_CHIP
348         select USE_OF
349         select ZONE_DMA
350         help
351           Support for CSR SiRFSoC ARM Cortex A9 Platform
352
353 config ARCH_EBSA110
354         bool "EBSA-110"
355         select CPU_SA110
356         select ISA
357         select NO_IOPORT
358         select ARCH_USES_GETTIMEOFFSET
359         help
360           This is an evaluation board for the StrongARM processor available
361           from Digital. It has limited hardware on-board, including an
362           Ethernet interface, two PCMCIA sockets, two serial ports and a
363           parallel port.
364
365 config ARCH_EP93XX
366         bool "EP93xx-based"
367         select CPU_ARM920T
368         select ARM_AMBA
369         select ARM_VIC
370         select CLKDEV_LOOKUP
371         select ARCH_REQUIRE_GPIOLIB
372         select ARCH_HAS_HOLES_MEMORYMODEL
373         select ARCH_USES_GETTIMEOFFSET
374         help
375           This enables support for the Cirrus EP93xx series of CPUs.
376
377 config ARCH_FOOTBRIDGE
378         bool "FootBridge"
379         select CPU_SA110
380         select FOOTBRIDGE
381         select GENERIC_CLOCKEVENTS
382         help
383           Support for systems based on the DC21285 companion chip
384           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
385
386 config ARCH_MXC
387         bool "Freescale MXC/iMX-based"
388         select GENERIC_CLOCKEVENTS
389         select ARCH_REQUIRE_GPIOLIB
390         select CLKDEV_LOOKUP
391         select CLKSRC_MMIO
392         select HAVE_SCHED_CLOCK
393         help
394           Support for Freescale MXC/iMX-based family of processors
395
396 config ARCH_MXS
397         bool "Freescale MXS-based"
398         select GENERIC_CLOCKEVENTS
399         select ARCH_REQUIRE_GPIOLIB
400         select CLKDEV_LOOKUP
401         select CLKSRC_MMIO
402         help
403           Support for Freescale MXS-based family of processors
404
405 config ARCH_NETX
406         bool "Hilscher NetX based"
407         select CLKSRC_MMIO
408         select CPU_ARM926T
409         select ARM_VIC
410         select GENERIC_CLOCKEVENTS
411         help
412           This enables support for systems based on the Hilscher NetX Soc
413
414 config ARCH_H720X
415         bool "Hynix HMS720x-based"
416         select CPU_ARM720T
417         select ISA_DMA_API
418         select ARCH_USES_GETTIMEOFFSET
419         help
420           This enables support for systems based on the Hynix HMS720x
421
422 config ARCH_IOP13XX
423         bool "IOP13xx-based"
424         depends on MMU
425         select CPU_XSC3
426         select PLAT_IOP
427         select PCI
428         select ARCH_SUPPORTS_MSI
429         select VMSPLIT_1G
430         help
431           Support for Intel's IOP13XX (XScale) family of processors.
432
433 config ARCH_IOP32X
434         bool "IOP32x-based"
435         depends on MMU
436         select CPU_XSCALE
437         select PLAT_IOP
438         select PCI
439         select ARCH_REQUIRE_GPIOLIB
440         help
441           Support for Intel's 80219 and IOP32X (XScale) family of
442           processors.
443
444 config ARCH_IOP33X
445         bool "IOP33x-based"
446         depends on MMU
447         select CPU_XSCALE
448         select PLAT_IOP
449         select PCI
450         select ARCH_REQUIRE_GPIOLIB
451         help
452           Support for Intel's IOP33X (XScale) family of processors.
453
454 config ARCH_IXP23XX
455         bool "IXP23XX-based"
456         depends on MMU
457         select CPU_XSC3
458         select PCI
459         select ARCH_USES_GETTIMEOFFSET
460         help
461           Support for Intel's IXP23xx (XScale) family of processors.
462
463 config ARCH_IXP2000
464         bool "IXP2400/2800-based"
465         depends on MMU
466         select CPU_XSCALE
467         select PCI
468         select ARCH_USES_GETTIMEOFFSET
469         help
470           Support for Intel's IXP2400/2800 (XScale) family of processors.
471
472 config ARCH_IXP4XX
473         bool "IXP4xx-based"
474         depends on MMU
475         select CLKSRC_MMIO
476         select CPU_XSCALE
477         select GENERIC_GPIO
478         select GENERIC_CLOCKEVENTS
479         select HAVE_SCHED_CLOCK
480         select MIGHT_HAVE_PCI
481         select DMABOUNCE if PCI
482         help
483           Support for Intel's IXP4XX (XScale) family of processors.
484
485 config ARCH_DOVE
486         bool "Marvell Dove"
487         select CPU_V7
488         select PCI
489         select ARCH_REQUIRE_GPIOLIB
490         select GENERIC_CLOCKEVENTS
491         select PLAT_ORION
492         help
493           Support for the Marvell Dove SoC 88AP510
494
495 config ARCH_KIRKWOOD
496         bool "Marvell Kirkwood"
497         select CPU_FEROCEON
498         select PCI
499         select ARCH_REQUIRE_GPIOLIB
500         select GENERIC_CLOCKEVENTS
501         select PLAT_ORION
502         help
503           Support for the following Marvell Kirkwood series SoCs:
504           88F6180, 88F6192 and 88F6281.
505
506 config ARCH_LOKI
507         bool "Marvell Loki (88RC8480)"
508         select CPU_FEROCEON
509         select GENERIC_CLOCKEVENTS
510         select PLAT_ORION
511         help
512           Support for the Marvell Loki (88RC8480) SoC.
513
514 config ARCH_LPC32XX
515         bool "NXP LPC32XX"
516         select CLKSRC_MMIO
517         select CPU_ARM926T
518         select ARCH_REQUIRE_GPIOLIB
519         select HAVE_IDE
520         select ARM_AMBA
521         select USB_ARCH_HAS_OHCI
522         select CLKDEV_LOOKUP
523         select GENERIC_TIME
524         select GENERIC_CLOCKEVENTS
525         help
526           Support for the NXP LPC32XX family of processors
527
528 config ARCH_MV78XX0
529         bool "Marvell MV78xx0"
530         select CPU_FEROCEON
531         select PCI
532         select ARCH_REQUIRE_GPIOLIB
533         select GENERIC_CLOCKEVENTS
534         select PLAT_ORION
535         help
536           Support for the following Marvell MV78xx0 series SoCs:
537           MV781x0, MV782x0.
538
539 config ARCH_ORION5X
540         bool "Marvell Orion"
541         depends on MMU
542         select CPU_FEROCEON
543         select PCI
544         select ARCH_REQUIRE_GPIOLIB
545         select GENERIC_CLOCKEVENTS
546         select PLAT_ORION
547         help
548           Support for the following Marvell Orion 5x series SoCs:
549           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
550           Orion-2 (5281), Orion-1-90 (6183).
551
552 config ARCH_MMP
553         bool "Marvell PXA168/910/MMP2"
554         depends on MMU
555         select ARCH_REQUIRE_GPIOLIB
556         select CLKDEV_LOOKUP
557         select GENERIC_CLOCKEVENTS
558         select HAVE_SCHED_CLOCK
559         select TICK_ONESHOT
560         select PLAT_PXA
561         select SPARSE_IRQ
562         help
563           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
564
565 config ARCH_KS8695
566         bool "Micrel/Kendin KS8695"
567         select CPU_ARM922T
568         select ARCH_REQUIRE_GPIOLIB
569         select ARCH_USES_GETTIMEOFFSET
570         help
571           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
572           System-on-Chip devices.
573
574 config ARCH_W90X900
575         bool "Nuvoton W90X900 CPU"
576         select CPU_ARM926T
577         select ARCH_REQUIRE_GPIOLIB
578         select CLKDEV_LOOKUP
579         select CLKSRC_MMIO
580         select GENERIC_CLOCKEVENTS
581         help
582           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
583           At present, the w90x900 has been renamed nuc900, regarding
584           the ARM series product line, you can login the following
585           link address to know more.
586
587           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
588                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
589
590 config ARCH_NUC93X
591         bool "Nuvoton NUC93X CPU"
592         select CPU_ARM926T
593         select CLKDEV_LOOKUP
594         help
595           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
596           low-power and high performance MPEG-4/JPEG multimedia controller chip.
597
598 config ARCH_TEGRA
599         bool "NVIDIA Tegra"
600         select CLKDEV_LOOKUP
601         select CLKSRC_MMIO
602         select GENERIC_TIME
603         select GENERIC_CLOCKEVENTS
604         select GENERIC_GPIO
605         select HAVE_CLK
606         select HAVE_SCHED_CLOCK
607         select ARCH_HAS_BARRIERS if CACHE_L2X0
608         select ARCH_HAS_CPUFREQ
609         help
610           This enables support for NVIDIA Tegra based systems (Tegra APX,
611           Tegra 6xx and Tegra 2 series).
612
613 config ARCH_PNX4008
614         bool "Philips Nexperia PNX4008 Mobile"
615         select CPU_ARM926T
616         select CLKDEV_LOOKUP
617         select ARCH_USES_GETTIMEOFFSET
618         help
619           This enables support for Philips PNX4008 mobile platform.
620
621 config ARCH_PXA
622         bool "PXA2xx/PXA3xx-based"
623         depends on MMU
624         select ARCH_MTD_XIP
625         select ARCH_HAS_CPUFREQ
626         select CLKDEV_LOOKUP
627         select CLKSRC_MMIO
628         select ARCH_REQUIRE_GPIOLIB
629         select GENERIC_CLOCKEVENTS
630         select HAVE_SCHED_CLOCK
631         select TICK_ONESHOT
632         select PLAT_PXA
633         select SPARSE_IRQ
634         help
635           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
636
637 config ARCH_MSM
638         bool "Qualcomm MSM"
639         select HAVE_CLK
640         select GENERIC_CLOCKEVENTS
641         select ARCH_REQUIRE_GPIOLIB
642         select CLKDEV_LOOKUP
643         help
644           Support for Qualcomm MSM/QSD based systems.  This runs on the
645           apps processor of the MSM/QSD and depends on a shared memory
646           interface to the modem processor which runs the baseband
647           stack and controls some vital subsystems
648           (clock and power control, etc).
649
650 config ARCH_SHMOBILE
651         bool "Renesas SH-Mobile / R-Mobile"
652         select HAVE_CLK
653         select CLKDEV_LOOKUP
654         select GENERIC_CLOCKEVENTS
655         select NO_IOPORT
656         select SPARSE_IRQ
657         select MULTI_IRQ_HANDLER
658         help
659           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
660
661 config ARCH_RPC
662         bool "RiscPC"
663         select ARCH_ACORN
664         select FIQ
665         select TIMER_ACORN
666         select ARCH_MAY_HAVE_PC_FDC
667         select HAVE_PATA_PLATFORM
668         select ISA_DMA_API
669         select NO_IOPORT
670         select ARCH_SPARSEMEM_ENABLE
671         select ARCH_USES_GETTIMEOFFSET
672         help
673           On the Acorn Risc-PC, Linux can support the internal IDE disk and
674           CD-ROM interface, serial and parallel port, and the floppy drive.
675
676 config ARCH_SA1100
677         bool "SA1100-based"
678         select CLKSRC_MMIO
679         select CPU_SA1100
680         select ISA
681         select ARCH_SPARSEMEM_ENABLE
682         select ARCH_MTD_XIP
683         select ARCH_HAS_CPUFREQ
684         select CPU_FREQ
685         select GENERIC_CLOCKEVENTS
686         select HAVE_CLK
687         select HAVE_SCHED_CLOCK
688         select TICK_ONESHOT
689         select ARCH_REQUIRE_GPIOLIB
690         help
691           Support for StrongARM 11x0 based boards.
692
693 config ARCH_S3C2410
694         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
695         select GENERIC_GPIO
696         select ARCH_HAS_CPUFREQ
697         select HAVE_CLK
698         select ARCH_USES_GETTIMEOFFSET
699         select HAVE_S3C2410_I2C if I2C
700         help
701           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
702           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
703           the Samsung SMDK2410 development board (and derivatives).
704
705           Note, the S3C2416 and the S3C2450 are so close that they even share
706           the same SoC ID code. This means that there is no separate machine
707           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
708
709 config ARCH_S3C64XX
710         bool "Samsung S3C64XX"
711         select PLAT_SAMSUNG
712         select CPU_V6
713         select ARM_VIC
714         select HAVE_CLK
715         select NO_IOPORT
716         select ARCH_USES_GETTIMEOFFSET
717         select ARCH_HAS_CPUFREQ
718         select ARCH_REQUIRE_GPIOLIB
719         select SAMSUNG_CLKSRC
720         select SAMSUNG_IRQ_VIC_TIMER
721         select SAMSUNG_IRQ_UART
722         select S3C_GPIO_TRACK
723         select S3C_GPIO_PULL_UPDOWN
724         select S3C_GPIO_CFG_S3C24XX
725         select S3C_GPIO_CFG_S3C64XX
726         select S3C_DEV_NAND
727         select USB_ARCH_HAS_OHCI
728         select SAMSUNG_GPIOLIB_4BIT
729         select HAVE_S3C2410_I2C if I2C
730         select HAVE_S3C2410_WATCHDOG if WATCHDOG
731         help
732           Samsung S3C64XX series based systems
733
734 config ARCH_S5P64X0
735         bool "Samsung S5P6440 S5P6450"
736         select CPU_V6
737         select GENERIC_GPIO
738         select HAVE_CLK
739         select HAVE_S3C2410_WATCHDOG if WATCHDOG
740         select GENERIC_CLOCKEVENTS
741         select HAVE_SCHED_CLOCK
742         select HAVE_S3C2410_I2C if I2C
743         select HAVE_S3C_RTC if RTC_CLASS
744         help
745           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
746           SMDK6450.
747
748 config ARCH_S5PC100
749         bool "Samsung S5PC100"
750         select GENERIC_GPIO
751         select HAVE_CLK
752         select CPU_V7
753         select ARM_L1_CACHE_SHIFT_6
754         select ARCH_USES_GETTIMEOFFSET
755         select HAVE_S3C2410_I2C if I2C
756         select HAVE_S3C_RTC if RTC_CLASS
757         select HAVE_S3C2410_WATCHDOG if WATCHDOG
758         help
759           Samsung S5PC100 series based systems
760
761 config ARCH_S5PV210
762         bool "Samsung S5PV210/S5PC110"
763         select CPU_V7
764         select ARCH_SPARSEMEM_ENABLE
765         select GENERIC_GPIO
766         select HAVE_CLK
767         select ARM_L1_CACHE_SHIFT_6
768         select ARCH_HAS_CPUFREQ
769         select GENERIC_CLOCKEVENTS
770         select HAVE_SCHED_CLOCK
771         select HAVE_S3C2410_I2C if I2C
772         select HAVE_S3C_RTC if RTC_CLASS
773         select HAVE_S3C2410_WATCHDOG if WATCHDOG
774         help
775           Samsung S5PV210/S5PC110 series based systems
776
777 config ARCH_EXYNOS4
778         bool "Samsung EXYNOS4"
779         select CPU_V7
780         select ARCH_SPARSEMEM_ENABLE
781         select GENERIC_GPIO
782         select HAVE_CLK
783         select ARCH_HAS_CPUFREQ
784         select GENERIC_CLOCKEVENTS
785         select HAVE_S3C_RTC if RTC_CLASS
786         select HAVE_S3C2410_I2C if I2C
787         select HAVE_S3C2410_WATCHDOG if WATCHDOG
788         help
789           Samsung EXYNOS4 series based systems
790
791 config ARCH_SHARK
792         bool "Shark"
793         select CPU_SA110
794         select ISA
795         select ISA_DMA
796         select ZONE_DMA
797         select PCI
798         select ARCH_USES_GETTIMEOFFSET
799         help
800           Support for the StrongARM based Digital DNARD machine, also known
801           as "Shark" (<http://www.shark-linux.de/shark.html>).
802
803 config ARCH_TCC_926
804         bool "Telechips TCC ARM926-based systems"
805         select CLKSRC_MMIO
806         select CPU_ARM926T
807         select HAVE_CLK
808         select CLKDEV_LOOKUP
809         select GENERIC_CLOCKEVENTS
810         help
811           Support for Telechips TCC ARM926-based systems.
812
813 config ARCH_U300
814         bool "ST-Ericsson U300 Series"
815         depends on MMU
816         select CLKSRC_MMIO
817         select CPU_ARM926T
818         select HAVE_SCHED_CLOCK
819         select HAVE_TCM
820         select ARM_AMBA
821         select ARM_VIC
822         select GENERIC_CLOCKEVENTS
823         select CLKDEV_LOOKUP
824         select GENERIC_GPIO
825         help
826           Support for ST-Ericsson U300 series mobile platforms.
827
828 config ARCH_U8500
829         bool "ST-Ericsson U8500 Series"
830         select CPU_V7
831         select ARM_AMBA
832         select GENERIC_CLOCKEVENTS
833         select CLKDEV_LOOKUP
834         select ARCH_REQUIRE_GPIOLIB
835         select ARCH_HAS_CPUFREQ
836         help
837           Support for ST-Ericsson's Ux500 architecture
838
839 config ARCH_NOMADIK
840         bool "STMicroelectronics Nomadik"
841         select ARM_AMBA
842         select ARM_VIC
843         select CPU_ARM926T
844         select CLKDEV_LOOKUP
845         select GENERIC_CLOCKEVENTS
846         select ARCH_REQUIRE_GPIOLIB
847         help
848           Support for the Nomadik platform by ST-Ericsson
849
850 config ARCH_DAVINCI
851         bool "TI DaVinci"
852         select GENERIC_CLOCKEVENTS
853         select ARCH_REQUIRE_GPIOLIB
854         select ZONE_DMA
855         select HAVE_IDE
856         select CLKDEV_LOOKUP
857         select GENERIC_ALLOCATOR
858         select GENERIC_IRQ_CHIP
859         select ARCH_HAS_HOLES_MEMORYMODEL
860         help
861           Support for TI's DaVinci platform.
862
863 config ARCH_OMAP
864         bool "TI OMAP"
865         select HAVE_CLK
866         select ARCH_REQUIRE_GPIOLIB
867         select ARCH_HAS_CPUFREQ
868         select GENERIC_CLOCKEVENTS
869         select HAVE_SCHED_CLOCK
870         select ARCH_HAS_HOLES_MEMORYMODEL
871         help
872           Support for TI's OMAP platform (OMAP1/2/3/4).
873
874 config PLAT_SPEAR
875         bool "ST SPEAr"
876         select ARM_AMBA
877         select ARCH_REQUIRE_GPIOLIB
878         select CLKDEV_LOOKUP
879         select CLKSRC_MMIO
880         select GENERIC_CLOCKEVENTS
881         select HAVE_CLK
882         help
883           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
884
885 config ARCH_VT8500
886         bool "VIA/WonderMedia 85xx"
887         select CPU_ARM926T
888         select GENERIC_GPIO
889         select ARCH_HAS_CPUFREQ
890         select GENERIC_CLOCKEVENTS
891         select ARCH_REQUIRE_GPIOLIB
892         select HAVE_PWM
893         help
894           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
895
896 config ARCH_ZYNQ
897         bool "Xilinx Zynq ARM Cortex A9 Platform"
898         select CPU_V7
899         select GENERIC_TIME
900         select GENERIC_CLOCKEVENTS
901         select CLKDEV_LOOKUP
902         select ARM_GIC
903         select ARM_AMBA
904         select ICST
905         select USE_OF
906         help
907           Support for Xilinx Zynq ARM Cortex A9 Platform
908 endchoice
909
910 #
911 # This is sorted alphabetically by mach-* pathname.  However, plat-*
912 # Kconfigs may be included either alphabetically (according to the
913 # plat- suffix) or along side the corresponding mach-* source.
914 #
915 source "arch/arm/mach-at91/Kconfig"
916
917 source "arch/arm/mach-bcmring/Kconfig"
918
919 source "arch/arm/mach-clps711x/Kconfig"
920
921 source "arch/arm/mach-cns3xxx/Kconfig"
922
923 source "arch/arm/mach-davinci/Kconfig"
924
925 source "arch/arm/mach-dove/Kconfig"
926
927 source "arch/arm/mach-ep93xx/Kconfig"
928
929 source "arch/arm/mach-footbridge/Kconfig"
930
931 source "arch/arm/mach-gemini/Kconfig"
932
933 source "arch/arm/mach-h720x/Kconfig"
934
935 source "arch/arm/mach-integrator/Kconfig"
936
937 source "arch/arm/mach-iop32x/Kconfig"
938
939 source "arch/arm/mach-iop33x/Kconfig"
940
941 source "arch/arm/mach-iop13xx/Kconfig"
942
943 source "arch/arm/mach-ixp4xx/Kconfig"
944
945 source "arch/arm/mach-ixp2000/Kconfig"
946
947 source "arch/arm/mach-ixp23xx/Kconfig"
948
949 source "arch/arm/mach-kirkwood/Kconfig"
950
951 source "arch/arm/mach-ks8695/Kconfig"
952
953 source "arch/arm/mach-loki/Kconfig"
954
955 source "arch/arm/mach-lpc32xx/Kconfig"
956
957 source "arch/arm/mach-msm/Kconfig"
958
959 source "arch/arm/mach-mv78xx0/Kconfig"
960
961 source "arch/arm/plat-mxc/Kconfig"
962
963 source "arch/arm/mach-mxs/Kconfig"
964
965 source "arch/arm/mach-netx/Kconfig"
966
967 source "arch/arm/mach-nomadik/Kconfig"
968 source "arch/arm/plat-nomadik/Kconfig"
969
970 source "arch/arm/mach-nuc93x/Kconfig"
971
972 source "arch/arm/plat-omap/Kconfig"
973
974 source "arch/arm/mach-omap1/Kconfig"
975
976 source "arch/arm/mach-omap2/Kconfig"
977
978 source "arch/arm/mach-orion5x/Kconfig"
979
980 source "arch/arm/mach-pxa/Kconfig"
981 source "arch/arm/plat-pxa/Kconfig"
982
983 source "arch/arm/mach-mmp/Kconfig"
984
985 source "arch/arm/mach-realview/Kconfig"
986
987 source "arch/arm/mach-sa1100/Kconfig"
988
989 source "arch/arm/plat-samsung/Kconfig"
990 source "arch/arm/plat-s3c24xx/Kconfig"
991 source "arch/arm/plat-s5p/Kconfig"
992
993 source "arch/arm/plat-spear/Kconfig"
994
995 source "arch/arm/plat-tcc/Kconfig"
996
997 if ARCH_S3C2410
998 source "arch/arm/mach-s3c2400/Kconfig"
999 source "arch/arm/mach-s3c2410/Kconfig"
1000 source "arch/arm/mach-s3c2412/Kconfig"
1001 source "arch/arm/mach-s3c2416/Kconfig"
1002 source "arch/arm/mach-s3c2440/Kconfig"
1003 source "arch/arm/mach-s3c2443/Kconfig"
1004 endif
1005
1006 if ARCH_S3C64XX
1007 source "arch/arm/mach-s3c64xx/Kconfig"
1008 endif
1009
1010 source "arch/arm/mach-s5p64x0/Kconfig"
1011
1012 source "arch/arm/mach-s5pc100/Kconfig"
1013
1014 source "arch/arm/mach-s5pv210/Kconfig"
1015
1016 source "arch/arm/mach-exynos4/Kconfig"
1017
1018 source "arch/arm/mach-shmobile/Kconfig"
1019
1020 source "arch/arm/mach-tegra/Kconfig"
1021
1022 source "arch/arm/mach-u300/Kconfig"
1023
1024 source "arch/arm/mach-ux500/Kconfig"
1025
1026 source "arch/arm/mach-versatile/Kconfig"
1027
1028 source "arch/arm/mach-vexpress/Kconfig"
1029 source "arch/arm/plat-versatile/Kconfig"
1030
1031 source "arch/arm/mach-vt8500/Kconfig"
1032
1033 source "arch/arm/mach-w90x900/Kconfig"
1034
1035 # Definitions to make life easier
1036 config ARCH_ACORN
1037         bool
1038
1039 config PLAT_IOP
1040         bool
1041         select GENERIC_CLOCKEVENTS
1042         select HAVE_SCHED_CLOCK
1043
1044 config PLAT_ORION
1045         bool
1046         select CLKSRC_MMIO
1047         select GENERIC_IRQ_CHIP
1048         select HAVE_SCHED_CLOCK
1049
1050 config PLAT_PXA
1051         bool
1052
1053 config PLAT_VERSATILE
1054         bool
1055
1056 config ARM_TIMER_SP804
1057         bool
1058         select CLKSRC_MMIO
1059
1060 source arch/arm/mm/Kconfig
1061
1062 config IWMMXT
1063         bool "Enable iWMMXt support"
1064         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1065         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1066         help
1067           Enable support for iWMMXt context switching at run time if
1068           running on a CPU that supports it.
1069
1070 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1071 config XSCALE_PMU
1072         bool
1073         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1074         default y
1075
1076 config CPU_HAS_PMU
1077         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1078                    (!ARCH_OMAP3 || OMAP3_EMU)
1079         default y
1080         bool
1081
1082 config MULTI_IRQ_HANDLER
1083         bool
1084         help
1085           Allow each machine to specify it's own IRQ handler at run time.
1086
1087 if !MMU
1088 source "arch/arm/Kconfig-nommu"
1089 endif
1090
1091 config ARM_ERRATA_411920
1092         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1093         depends on CPU_V6 || CPU_V6K
1094         help
1095           Invalidation of the Instruction Cache operation can
1096           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1097           It does not affect the MPCore. This option enables the ARM Ltd.
1098           recommended workaround.
1099
1100 config ARM_ERRATA_430973
1101         bool "ARM errata: Stale prediction on replaced interworking branch"
1102         depends on CPU_V7
1103         help
1104           This option enables the workaround for the 430973 Cortex-A8
1105           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1106           interworking branch is replaced with another code sequence at the
1107           same virtual address, whether due to self-modifying code or virtual
1108           to physical address re-mapping, Cortex-A8 does not recover from the
1109           stale interworking branch prediction. This results in Cortex-A8
1110           executing the new code sequence in the incorrect ARM or Thumb state.
1111           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1112           and also flushes the branch target cache at every context switch.
1113           Note that setting specific bits in the ACTLR register may not be
1114           available in non-secure mode.
1115
1116 config ARM_ERRATA_458693
1117         bool "ARM errata: Processor deadlock when a false hazard is created"
1118         depends on CPU_V7
1119         help
1120           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1121           erratum. For very specific sequences of memory operations, it is
1122           possible for a hazard condition intended for a cache line to instead
1123           be incorrectly associated with a different cache line. This false
1124           hazard might then cause a processor deadlock. The workaround enables
1125           the L1 caching of the NEON accesses and disables the PLD instruction
1126           in the ACTLR register. Note that setting specific bits in the ACTLR
1127           register may not be available in non-secure mode.
1128
1129 config ARM_ERRATA_460075
1130         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1131         depends on CPU_V7
1132         help
1133           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1134           erratum. Any asynchronous access to the L2 cache may encounter a
1135           situation in which recent store transactions to the L2 cache are lost
1136           and overwritten with stale memory contents from external memory. The
1137           workaround disables the write-allocate mode for the L2 cache via the
1138           ACTLR register. Note that setting specific bits in the ACTLR register
1139           may not be available in non-secure mode.
1140
1141 config ARM_ERRATA_742230
1142         bool "ARM errata: DMB operation may be faulty"
1143         depends on CPU_V7 && SMP
1144         help
1145           This option enables the workaround for the 742230 Cortex-A9
1146           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1147           between two write operations may not ensure the correct visibility
1148           ordering of the two writes. This workaround sets a specific bit in
1149           the diagnostic register of the Cortex-A9 which causes the DMB
1150           instruction to behave as a DSB, ensuring the correct behaviour of
1151           the two writes.
1152
1153 config ARM_ERRATA_742231
1154         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1155         depends on CPU_V7 && SMP
1156         help
1157           This option enables the workaround for the 742231 Cortex-A9
1158           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1159           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1160           accessing some data located in the same cache line, may get corrupted
1161           data due to bad handling of the address hazard when the line gets
1162           replaced from one of the CPUs at the same time as another CPU is
1163           accessing it. This workaround sets specific bits in the diagnostic
1164           register of the Cortex-A9 which reduces the linefill issuing
1165           capabilities of the processor.
1166
1167 config PL310_ERRATA_588369
1168         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1169         depends on CACHE_L2X0
1170         help
1171            The PL310 L2 cache controller implements three types of Clean &
1172            Invalidate maintenance operations: by Physical Address
1173            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1174            They are architecturally defined to behave as the execution of a
1175            clean operation followed immediately by an invalidate operation,
1176            both performing to the same memory location. This functionality
1177            is not correctly implemented in PL310 as clean lines are not
1178            invalidated as a result of these operations.
1179
1180 config ARM_ERRATA_720789
1181         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1182         depends on CPU_V7 && SMP
1183         help
1184           This option enables the workaround for the 720789 Cortex-A9 (prior to
1185           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1186           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1187           As a consequence of this erratum, some TLB entries which should be
1188           invalidated are not, resulting in an incoherency in the system page
1189           tables. The workaround changes the TLB flushing routines to invalidate
1190           entries regardless of the ASID.
1191
1192 config PL310_ERRATA_727915
1193         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1194         depends on CACHE_L2X0
1195         help
1196           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1197           operation (offset 0x7FC). This operation runs in background so that
1198           PL310 can handle normal accesses while it is in progress. Under very
1199           rare circumstances, due to this erratum, write data can be lost when
1200           PL310 treats a cacheable write transaction during a Clean &
1201           Invalidate by Way operation.
1202
1203 config ARM_ERRATA_743622
1204         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1205         depends on CPU_V7
1206         help
1207           This option enables the workaround for the 743622 Cortex-A9
1208           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1209           optimisation in the Cortex-A9 Store Buffer may lead to data
1210           corruption. This workaround sets a specific bit in the diagnostic
1211           register of the Cortex-A9 which disables the Store Buffer
1212           optimisation, preventing the defect from occurring. This has no
1213           visible impact on the overall performance or power consumption of the
1214           processor.
1215
1216 config ARM_ERRATA_751472
1217         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1218         depends on CPU_V7 && SMP
1219         help
1220           This option enables the workaround for the 751472 Cortex-A9 (prior
1221           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1222           completion of a following broadcasted operation if the second
1223           operation is received by a CPU before the ICIALLUIS has completed,
1224           potentially leading to corrupted entries in the cache or TLB.
1225
1226 config ARM_ERRATA_753970
1227         bool "ARM errata: cache sync operation may be faulty"
1228         depends on CACHE_PL310
1229         help
1230           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1231
1232           Under some condition the effect of cache sync operation on
1233           the store buffer still remains when the operation completes.
1234           This means that the store buffer is always asked to drain and
1235           this prevents it from merging any further writes. The workaround
1236           is to replace the normal offset of cache sync operation (0x730)
1237           by another offset targeting an unmapped PL310 register 0x740.
1238           This has the same effect as the cache sync operation: store buffer
1239           drain and waiting for all buffers empty.
1240
1241 config ARM_ERRATA_754322
1242         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1243         depends on CPU_V7
1244         help
1245           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1246           r3p*) erratum. A speculative memory access may cause a page table walk
1247           which starts prior to an ASID switch but completes afterwards. This
1248           can populate the micro-TLB with a stale entry which may be hit with
1249           the new ASID. This workaround places two dsb instructions in the mm
1250           switching code so that no page table walks can cross the ASID switch.
1251
1252 config ARM_ERRATA_754327
1253         bool "ARM errata: no automatic Store Buffer drain"
1254         depends on CPU_V7 && SMP
1255         help
1256           This option enables the workaround for the 754327 Cortex-A9 (prior to
1257           r2p0) erratum. The Store Buffer does not have any automatic draining
1258           mechanism and therefore a livelock may occur if an external agent
1259           continuously polls a memory location waiting to observe an update.
1260           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1261           written polling loops from denying visibility of updates to memory.
1262
1263 endmenu
1264
1265 source "arch/arm/common/Kconfig"
1266
1267 menu "Bus support"
1268
1269 config ARM_AMBA
1270         bool
1271
1272 config ISA
1273         bool
1274         help
1275           Find out whether you have ISA slots on your motherboard.  ISA is the
1276           name of a bus system, i.e. the way the CPU talks to the other stuff
1277           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1278           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1279           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1280
1281 # Select ISA DMA controller support
1282 config ISA_DMA
1283         bool
1284         select ISA_DMA_API
1285
1286 # Select ISA DMA interface
1287 config ISA_DMA_API
1288         bool
1289
1290 config PCI
1291         bool "PCI support" if MIGHT_HAVE_PCI
1292         help
1293           Find out whether you have a PCI motherboard. PCI is the name of a
1294           bus system, i.e. the way the CPU talks to the other stuff inside
1295           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1296           VESA. If you have PCI, say Y, otherwise N.
1297
1298 config PCI_DOMAINS
1299         bool
1300         depends on PCI
1301
1302 config PCI_NANOENGINE
1303         bool "BSE nanoEngine PCI support"
1304         depends on SA1100_NANOENGINE
1305         help
1306           Enable PCI on the BSE nanoEngine board.
1307
1308 config PCI_SYSCALL
1309         def_bool PCI
1310
1311 # Select the host bridge type
1312 config PCI_HOST_VIA82C505
1313         bool
1314         depends on PCI && ARCH_SHARK
1315         default y
1316
1317 config PCI_HOST_ITE8152
1318         bool
1319         depends on PCI && MACH_ARMCORE
1320         default y
1321         select DMABOUNCE
1322
1323 source "drivers/pci/Kconfig"
1324
1325 source "drivers/pcmcia/Kconfig"
1326
1327 endmenu
1328
1329 menu "Kernel Features"
1330
1331 source "kernel/time/Kconfig"
1332
1333 config SMP
1334         bool "Symmetric Multi-Processing"
1335         depends on CPU_V6K || CPU_V7
1336         depends on GENERIC_CLOCKEVENTS
1337         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1338                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1339                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1340                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1341         select USE_GENERIC_SMP_HELPERS
1342         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1343         help
1344           This enables support for systems with more than one CPU. If you have
1345           a system with only one CPU, like most personal computers, say N. If
1346           you have a system with more than one CPU, say Y.
1347
1348           If you say N here, the kernel will run on single and multiprocessor
1349           machines, but will use only one CPU of a multiprocessor machine. If
1350           you say Y here, the kernel will run on many, but not all, single
1351           processor machines. On a single processor machine, the kernel will
1352           run faster if you say N here.
1353
1354           See also <file:Documentation/i386/IO-APIC.txt>,
1355           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1356           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1357
1358           If you don't know what to do here, say N.
1359
1360 config SMP_ON_UP
1361         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1362         depends on EXPERIMENTAL
1363         depends on SMP && !XIP_KERNEL
1364         default y
1365         help
1366           SMP kernels contain instructions which fail on non-SMP processors.
1367           Enabling this option allows the kernel to modify itself to make
1368           these instructions safe.  Disabling it allows about 1K of space
1369           savings.
1370
1371           If you don't know what to do here, say Y.
1372
1373 config HAVE_ARM_SCU
1374         bool
1375         depends on SMP
1376         help
1377           This option enables support for the ARM system coherency unit
1378
1379 config HAVE_ARM_TWD
1380         bool
1381         depends on SMP
1382         select TICK_ONESHOT
1383         help
1384           This options enables support for the ARM timer and watchdog unit
1385
1386 choice
1387         prompt "Memory split"
1388         default VMSPLIT_3G
1389         help
1390           Select the desired split between kernel and user memory.
1391
1392           If you are not absolutely sure what you are doing, leave this
1393           option alone!
1394
1395         config VMSPLIT_3G
1396                 bool "3G/1G user/kernel split"
1397         config VMSPLIT_2G
1398                 bool "2G/2G user/kernel split"
1399         config VMSPLIT_1G
1400                 bool "1G/3G user/kernel split"
1401 endchoice
1402
1403 config PAGE_OFFSET
1404         hex
1405         default 0x40000000 if VMSPLIT_1G
1406         default 0x80000000 if VMSPLIT_2G
1407         default 0xC0000000
1408
1409 config NR_CPUS
1410         int "Maximum number of CPUs (2-32)"
1411         range 2 32
1412         depends on SMP
1413         default "4"
1414
1415 config HOTPLUG_CPU
1416         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1417         depends on SMP && HOTPLUG && EXPERIMENTAL
1418         help
1419           Say Y here to experiment with turning CPUs off and on.  CPUs
1420           can be controlled through /sys/devices/system/cpu.
1421
1422 config LOCAL_TIMERS
1423         bool "Use local timer interrupts"
1424         depends on SMP
1425         default y
1426         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1427         help
1428           Enable support for local timers on SMP platforms, rather then the
1429           legacy IPI broadcast method.  Local timers allows the system
1430           accounting to be spread across the timer interval, preventing a
1431           "thundering herd" at every timer tick.
1432
1433 source kernel/Kconfig.preempt
1434
1435 config HZ
1436         int
1437         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1438                 ARCH_S5PV210 || ARCH_EXYNOS4
1439         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1440         default AT91_TIMER_HZ if ARCH_AT91
1441         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1442         default 100
1443
1444 config THUMB2_KERNEL
1445         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1446         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1447         select AEABI
1448         select ARM_ASM_UNIFIED
1449         help
1450           By enabling this option, the kernel will be compiled in
1451           Thumb-2 mode. A compiler/assembler that understand the unified
1452           ARM-Thumb syntax is needed.
1453
1454           If unsure, say N.
1455
1456 config THUMB2_AVOID_R_ARM_THM_JUMP11
1457         bool "Work around buggy Thumb-2 short branch relocations in gas"
1458         depends on THUMB2_KERNEL && MODULES
1459         default y
1460         help
1461           Various binutils versions can resolve Thumb-2 branches to
1462           locally-defined, preemptible global symbols as short-range "b.n"
1463           branch instructions.
1464
1465           This is a problem, because there's no guarantee the final
1466           destination of the symbol, or any candidate locations for a
1467           trampoline, are within range of the branch.  For this reason, the
1468           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1469           relocation in modules at all, and it makes little sense to add
1470           support.
1471
1472           The symptom is that the kernel fails with an "unsupported
1473           relocation" error when loading some modules.
1474
1475           Until fixed tools are available, passing
1476           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1477           code which hits this problem, at the cost of a bit of extra runtime
1478           stack usage in some cases.
1479
1480           The problem is described in more detail at:
1481               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1482
1483           Only Thumb-2 kernels are affected.
1484
1485           Unless you are sure your tools don't have this problem, say Y.
1486
1487 config ARM_ASM_UNIFIED
1488         bool
1489
1490 config AEABI
1491         bool "Use the ARM EABI to compile the kernel"
1492         help
1493           This option allows for the kernel to be compiled using the latest
1494           ARM ABI (aka EABI).  This is only useful if you are using a user
1495           space environment that is also compiled with EABI.
1496
1497           Since there are major incompatibilities between the legacy ABI and
1498           EABI, especially with regard to structure member alignment, this
1499           option also changes the kernel syscall calling convention to
1500           disambiguate both ABIs and allow for backward compatibility support
1501           (selected with CONFIG_OABI_COMPAT).
1502
1503           To use this you need GCC version 4.0.0 or later.
1504
1505 config OABI_COMPAT
1506         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1507         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1508         default y
1509         help
1510           This option preserves the old syscall interface along with the
1511           new (ARM EABI) one. It also provides a compatibility layer to
1512           intercept syscalls that have structure arguments which layout
1513           in memory differs between the legacy ABI and the new ARM EABI
1514           (only for non "thumb" binaries). This option adds a tiny
1515           overhead to all syscalls and produces a slightly larger kernel.
1516           If you know you'll be using only pure EABI user space then you
1517           can say N here. If this option is not selected and you attempt
1518           to execute a legacy ABI binary then the result will be
1519           UNPREDICTABLE (in fact it can be predicted that it won't work
1520           at all). If in doubt say Y.
1521
1522 config ARCH_HAS_HOLES_MEMORYMODEL
1523         bool
1524
1525 config ARCH_SPARSEMEM_ENABLE
1526         bool
1527
1528 config ARCH_SPARSEMEM_DEFAULT
1529         def_bool ARCH_SPARSEMEM_ENABLE
1530
1531 config ARCH_SELECT_MEMORY_MODEL
1532         def_bool ARCH_SPARSEMEM_ENABLE
1533
1534 config HAVE_ARCH_PFN_VALID
1535         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1536
1537 config HIGHMEM
1538         bool "High Memory Support"
1539         depends on MMU
1540         help
1541           The address space of ARM processors is only 4 Gigabytes large
1542           and it has to accommodate user address space, kernel address
1543           space as well as some memory mapped IO. That means that, if you
1544           have a large amount of physical memory and/or IO, not all of the
1545           memory can be "permanently mapped" by the kernel. The physical
1546           memory that is not permanently mapped is called "high memory".
1547
1548           Depending on the selected kernel/user memory split, minimum
1549           vmalloc space and actual amount of RAM, you may not need this
1550           option which should result in a slightly faster kernel.
1551
1552           If unsure, say n.
1553
1554 config HIGHPTE
1555         bool "Allocate 2nd-level pagetables from highmem"
1556         depends on HIGHMEM
1557
1558 config HW_PERF_EVENTS
1559         bool "Enable hardware performance counter support for perf events"
1560         depends on PERF_EVENTS && CPU_HAS_PMU
1561         default y
1562         help
1563           Enable hardware performance counter support for perf events. If
1564           disabled, perf events will use software events only.
1565
1566 source "mm/Kconfig"
1567
1568 config FORCE_MAX_ZONEORDER
1569         int "Maximum zone order" if ARCH_SHMOBILE
1570         range 11 64 if ARCH_SHMOBILE
1571         default "9" if SA1111
1572         default "11"
1573         help
1574           The kernel memory allocator divides physically contiguous memory
1575           blocks into "zones", where each zone is a power of two number of
1576           pages.  This option selects the largest power of two that the kernel
1577           keeps in the memory allocator.  If you need to allocate very large
1578           blocks of physically contiguous memory, then you may need to
1579           increase this value.
1580
1581           This config option is actually maximum order plus one. For example,
1582           a value of 11 means that the largest free memory block is 2^10 pages.
1583
1584 config LEDS
1585         bool "Timer and CPU usage LEDs"
1586         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1587                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1588                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1589                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1590                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1591                    ARCH_AT91 || ARCH_DAVINCI || \
1592                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1593         help
1594           If you say Y here, the LEDs on your machine will be used
1595           to provide useful information about your current system status.
1596
1597           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1598           be able to select which LEDs are active using the options below. If
1599           you are compiling a kernel for the EBSA-110 or the LART however, the
1600           red LED will simply flash regularly to indicate that the system is
1601           still functional. It is safe to say Y here if you have a CATS
1602           system, but the driver will do nothing.
1603
1604 config LEDS_TIMER
1605         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1606                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1607                             || MACH_OMAP_PERSEUS2
1608         depends on LEDS
1609         depends on !GENERIC_CLOCKEVENTS
1610         default y if ARCH_EBSA110
1611         help
1612           If you say Y here, one of the system LEDs (the green one on the
1613           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1614           will flash regularly to indicate that the system is still
1615           operational. This is mainly useful to kernel hackers who are
1616           debugging unstable kernels.
1617
1618           The LART uses the same LED for both Timer LED and CPU usage LED
1619           functions. You may choose to use both, but the Timer LED function
1620           will overrule the CPU usage LED.
1621
1622 config LEDS_CPU
1623         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1624                         !ARCH_OMAP) \
1625                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1626                         || MACH_OMAP_PERSEUS2
1627         depends on LEDS
1628         help
1629           If you say Y here, the red LED will be used to give a good real
1630           time indication of CPU usage, by lighting whenever the idle task
1631           is not currently executing.
1632
1633           The LART uses the same LED for both Timer LED and CPU usage LED
1634           functions. You may choose to use both, but the Timer LED function
1635           will overrule the CPU usage LED.
1636
1637 config ALIGNMENT_TRAP
1638         bool
1639         depends on CPU_CP15_MMU
1640         default y if !ARCH_EBSA110
1641         select HAVE_PROC_CPU if PROC_FS
1642         help
1643           ARM processors cannot fetch/store information which is not
1644           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1645           address divisible by 4. On 32-bit ARM processors, these non-aligned
1646           fetch/store instructions will be emulated in software if you say
1647           here, which has a severe performance impact. This is necessary for
1648           correct operation of some network protocols. With an IP-only
1649           configuration it is safe to say N, otherwise say Y.
1650
1651 config UACCESS_WITH_MEMCPY
1652         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1653         depends on MMU && EXPERIMENTAL
1654         default y if CPU_FEROCEON
1655         help
1656           Implement faster copy_to_user and clear_user methods for CPU
1657           cores where a 8-word STM instruction give significantly higher
1658           memory write throughput than a sequence of individual 32bit stores.
1659
1660           A possible side effect is a slight increase in scheduling latency
1661           between threads sharing the same address space if they invoke
1662           such copy operations with large buffers.
1663
1664           However, if the CPU data cache is using a write-allocate mode,
1665           this option is unlikely to provide any performance gain.
1666
1667 config SECCOMP
1668         bool
1669         prompt "Enable seccomp to safely compute untrusted bytecode"
1670         ---help---
1671           This kernel feature is useful for number crunching applications
1672           that may need to compute untrusted bytecode during their
1673           execution. By using pipes or other transports made available to
1674           the process as file descriptors supporting the read/write
1675           syscalls, it's possible to isolate those applications in
1676           their own address space using seccomp. Once seccomp is
1677           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1678           and the task is only allowed to execute a few safe syscalls
1679           defined by each seccomp mode.
1680
1681 config CC_STACKPROTECTOR
1682         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1683         depends on EXPERIMENTAL
1684         help
1685           This option turns on the -fstack-protector GCC feature. This
1686           feature puts, at the beginning of functions, a canary value on
1687           the stack just before the return address, and validates
1688           the value just before actually returning.  Stack based buffer
1689           overflows (that need to overwrite this return address) now also
1690           overwrite the canary, which gets detected and the attack is then
1691           neutralized via a kernel panic.
1692           This feature requires gcc version 4.2 or above.
1693
1694 config DEPRECATED_PARAM_STRUCT
1695         bool "Provide old way to pass kernel parameters"
1696         help
1697           This was deprecated in 2001 and announced to live on for 5 years.
1698           Some old boot loaders still use this way.
1699
1700 endmenu
1701
1702 menu "Boot options"
1703
1704 config USE_OF
1705         bool "Flattened Device Tree support"
1706         select OF
1707         select OF_EARLY_FLATTREE
1708         help
1709           Include support for flattened device tree machine descriptions.
1710
1711 # Compressed boot loader in ROM.  Yes, we really want to ask about
1712 # TEXT and BSS so we preserve their values in the config files.
1713 config ZBOOT_ROM_TEXT
1714         hex "Compressed ROM boot loader base address"
1715         default "0"
1716         help
1717           The physical address at which the ROM-able zImage is to be
1718           placed in the target.  Platforms which normally make use of
1719           ROM-able zImage formats normally set this to a suitable
1720           value in their defconfig file.
1721
1722           If ZBOOT_ROM is not enabled, this has no effect.
1723
1724 config ZBOOT_ROM_BSS
1725         hex "Compressed ROM boot loader BSS address"
1726         default "0"
1727         help
1728           The base address of an area of read/write memory in the target
1729           for the ROM-able zImage which must be available while the
1730           decompressor is running. It must be large enough to hold the
1731           entire decompressed kernel plus an additional 128 KiB.
1732           Platforms which normally make use of ROM-able zImage formats
1733           normally set this to a suitable value in their defconfig file.
1734
1735           If ZBOOT_ROM is not enabled, this has no effect.
1736
1737 config ZBOOT_ROM
1738         bool "Compressed boot loader in ROM/flash"
1739         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1740         help
1741           Say Y here if you intend to execute your compressed kernel image
1742           (zImage) directly from ROM or flash.  If unsure, say N.
1743
1744 config ZBOOT_ROM_MMCIF
1745         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1746         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1747         help
1748           Say Y here to include experimental MMCIF loading code in the
1749           ROM-able zImage. With this enabled it is possible to write the
1750           the ROM-able zImage kernel image to an MMC card and boot the
1751           kernel straight from the reset vector. At reset the processor
1752           Mask ROM will load the first part of the the ROM-able zImage
1753           which in turn loads the rest the kernel image to RAM using the
1754           MMCIF hardware block.
1755
1756 config CMDLINE
1757         string "Default kernel command string"
1758         default ""
1759         help
1760           On some architectures (EBSA110 and CATS), there is currently no way
1761           for the boot loader to pass arguments to the kernel. For these
1762           architectures, you should supply some command-line options at build
1763           time by entering them here. As a minimum, you should specify the
1764           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1765
1766 choice
1767         prompt "Kernel command line type" if CMDLINE != ""
1768         default CMDLINE_FROM_BOOTLOADER
1769
1770 config CMDLINE_FROM_BOOTLOADER
1771         bool "Use bootloader kernel arguments if available"
1772         help
1773           Uses the command-line options passed by the boot loader. If
1774           the boot loader doesn't provide any, the default kernel command
1775           string provided in CMDLINE will be used.
1776
1777 config CMDLINE_EXTEND
1778         bool "Extend bootloader kernel arguments"
1779         help
1780           The command-line arguments provided by the boot loader will be
1781           appended to the default kernel command string.
1782
1783 config CMDLINE_FORCE
1784         bool "Always use the default kernel command string"
1785         help
1786           Always use the default kernel command string, even if the boot
1787           loader passes other arguments to the kernel.
1788           This is useful if you cannot or don't want to change the
1789           command-line options your boot loader passes to the kernel.
1790 endchoice
1791
1792 config XIP_KERNEL
1793         bool "Kernel Execute-In-Place from ROM"
1794         depends on !ZBOOT_ROM
1795         help
1796           Execute-In-Place allows the kernel to run from non-volatile storage
1797           directly addressable by the CPU, such as NOR flash. This saves RAM
1798           space since the text section of the kernel is not loaded from flash
1799           to RAM.  Read-write sections, such as the data section and stack,
1800           are still copied to RAM.  The XIP kernel is not compressed since
1801           it has to run directly from flash, so it will take more space to
1802           store it.  The flash address used to link the kernel object files,
1803           and for storing it, is configuration dependent. Therefore, if you
1804           say Y here, you must know the proper physical address where to
1805           store the kernel image depending on your own flash memory usage.
1806
1807           Also note that the make target becomes "make xipImage" rather than
1808           "make zImage" or "make Image".  The final kernel binary to put in
1809           ROM memory will be arch/arm/boot/xipImage.
1810
1811           If unsure, say N.
1812
1813 config XIP_PHYS_ADDR
1814         hex "XIP Kernel Physical Location"
1815         depends on XIP_KERNEL
1816         default "0x00080000"
1817         help
1818           This is the physical address in your flash memory the kernel will
1819           be linked for and stored to.  This address is dependent on your
1820           own flash usage.
1821
1822 config KEXEC
1823         bool "Kexec system call (EXPERIMENTAL)"
1824         depends on EXPERIMENTAL
1825         help
1826           kexec is a system call that implements the ability to shutdown your
1827           current kernel, and to start another kernel.  It is like a reboot
1828           but it is independent of the system firmware.   And like a reboot
1829           you can start any kernel with it, not just Linux.
1830
1831           It is an ongoing process to be certain the hardware in a machine
1832           is properly shutdown, so do not be surprised if this code does not
1833           initially work for you.  It may help to enable device hotplugging
1834           support.
1835
1836 config ATAGS_PROC
1837         bool "Export atags in procfs"
1838         depends on KEXEC
1839         default y
1840         help
1841           Should the atags used to boot the kernel be exported in an "atags"
1842           file in procfs. Useful with kexec.
1843
1844 config CRASH_DUMP
1845         bool "Build kdump crash kernel (EXPERIMENTAL)"
1846         depends on EXPERIMENTAL
1847         help
1848           Generate crash dump after being started by kexec. This should
1849           be normally only set in special crash dump kernels which are
1850           loaded in the main kernel with kexec-tools into a specially
1851           reserved region and then later executed after a crash by
1852           kdump/kexec. The crash dump kernel must be compiled to a
1853           memory address not used by the main kernel
1854
1855           For more details see Documentation/kdump/kdump.txt
1856
1857 config AUTO_ZRELADDR
1858         bool "Auto calculation of the decompressed kernel image address"
1859         depends on !ZBOOT_ROM && !ARCH_U300
1860         help
1861           ZRELADDR is the physical address where the decompressed kernel
1862           image will be placed. If AUTO_ZRELADDR is selected, the address
1863           will be determined at run-time by masking the current IP with
1864           0xf8000000. This assumes the zImage being placed in the first 128MB
1865           from start of memory.
1866
1867 endmenu
1868
1869 menu "CPU Power Management"
1870
1871 if ARCH_HAS_CPUFREQ
1872
1873 source "drivers/cpufreq/Kconfig"
1874
1875 config CPU_FREQ_IMX
1876         tristate "CPUfreq driver for i.MX CPUs"
1877         depends on ARCH_MXC && CPU_FREQ
1878         help
1879           This enables the CPUfreq driver for i.MX CPUs.
1880
1881 config CPU_FREQ_SA1100
1882         bool
1883
1884 config CPU_FREQ_SA1110
1885         bool
1886
1887 config CPU_FREQ_INTEGRATOR
1888         tristate "CPUfreq driver for ARM Integrator CPUs"
1889         depends on ARCH_INTEGRATOR && CPU_FREQ
1890         default y
1891         help
1892           This enables the CPUfreq driver for ARM Integrator CPUs.
1893
1894           For details, take a look at <file:Documentation/cpu-freq>.
1895
1896           If in doubt, say Y.
1897
1898 config CPU_FREQ_PXA
1899         bool
1900         depends on CPU_FREQ && ARCH_PXA && PXA25x
1901         default y
1902         select CPU_FREQ_DEFAULT_GOV_USERSPACE
1903
1904 config CPU_FREQ_S3C64XX
1905         bool "CPUfreq support for Samsung S3C64XX CPUs"
1906         depends on CPU_FREQ && CPU_S3C6410
1907
1908 config CPU_FREQ_S3C
1909         bool
1910         help
1911           Internal configuration node for common cpufreq on Samsung SoC
1912
1913 config CPU_FREQ_S3C24XX
1914         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
1915         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
1916         select CPU_FREQ_S3C
1917         help
1918           This enables the CPUfreq driver for the Samsung S3C24XX family
1919           of CPUs.
1920
1921           For details, take a look at <file:Documentation/cpu-freq>.
1922
1923           If in doubt, say N.
1924
1925 config CPU_FREQ_S3C24XX_PLL
1926         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
1927         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
1928         help
1929           Compile in support for changing the PLL frequency from the
1930           S3C24XX series CPUfreq driver. The PLL takes time to settle
1931           after a frequency change, so by default it is not enabled.
1932
1933           This also means that the PLL tables for the selected CPU(s) will
1934           be built which may increase the size of the kernel image.
1935
1936 config CPU_FREQ_S3C24XX_DEBUG
1937         bool "Debug CPUfreq Samsung driver core"
1938         depends on CPU_FREQ_S3C24XX
1939         help
1940           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
1941
1942 config CPU_FREQ_S3C24XX_IODEBUG
1943         bool "Debug CPUfreq Samsung driver IO timing"
1944         depends on CPU_FREQ_S3C24XX
1945         help
1946           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
1947
1948 config CPU_FREQ_S3C24XX_DEBUGFS
1949         bool "Export debugfs for CPUFreq"
1950         depends on CPU_FREQ_S3C24XX && DEBUG_FS
1951         help
1952           Export status information via debugfs.
1953
1954 endif
1955
1956 source "drivers/cpuidle/Kconfig"
1957
1958 endmenu
1959
1960 menu "Floating point emulation"
1961
1962 comment "At least one emulation must be selected"
1963
1964 config FPE_NWFPE
1965         bool "NWFPE math emulation"
1966         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
1967         ---help---
1968           Say Y to include the NWFPE floating point emulator in the kernel.
1969           This is necessary to run most binaries. Linux does not currently
1970           support floating point hardware so you need to say Y here even if
1971           your machine has an FPA or floating point co-processor podule.
1972
1973           You may say N here if you are going to load the Acorn FPEmulator
1974           early in the bootup.
1975
1976 config FPE_NWFPE_XP
1977         bool "Support extended precision"
1978         depends on FPE_NWFPE
1979         help
1980           Say Y to include 80-bit support in the kernel floating-point
1981           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
1982           Note that gcc does not generate 80-bit operations by default,
1983           so in most cases this option only enlarges the size of the
1984           floating point emulator without any good reason.
1985
1986           You almost surely want to say N here.
1987
1988 config FPE_FASTFPE
1989         bool "FastFPE math emulation (EXPERIMENTAL)"
1990         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
1991         ---help---
1992           Say Y here to include the FAST floating point emulator in the kernel.
1993           This is an experimental much faster emulator which now also has full
1994           precision for the mantissa.  It does not support any exceptions.
1995           It is very simple, and approximately 3-6 times faster than NWFPE.
1996
1997           It should be sufficient for most programs.  It may be not suitable
1998           for scientific calculations, but you have to check this for yourself.
1999           If you do not feel you need a faster FP emulation you should better
2000           choose NWFPE.
2001
2002 config VFP
2003         bool "VFP-format floating point maths"
2004         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2005         help
2006           Say Y to include VFP support code in the kernel. This is needed
2007           if your hardware includes a VFP unit.
2008
2009           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2010           release notes and additional status information.
2011
2012           Say N if your target does not have VFP hardware.
2013
2014 config VFPv3
2015         bool
2016         depends on VFP
2017         default y if CPU_V7
2018
2019 config NEON
2020         bool "Advanced SIMD (NEON) Extension support"
2021         depends on VFPv3 && CPU_V7
2022         help
2023           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2024           Extension.
2025
2026 endmenu
2027
2028 menu "Userspace binary formats"
2029
2030 source "fs/Kconfig.binfmt"
2031
2032 config ARTHUR
2033         tristate "RISC OS personality"
2034         depends on !AEABI
2035         help
2036           Say Y here to include the kernel code necessary if you want to run
2037           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2038           experimental; if this sounds frightening, say N and sleep in peace.
2039           You can also say M here to compile this support as a module (which
2040           will be called arthur).
2041
2042 endmenu
2043
2044 menu "Power management options"
2045
2046 source "kernel/power/Kconfig"
2047
2048 config ARCH_SUSPEND_POSSIBLE
2049         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2050         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2051                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2052         def_bool y
2053
2054 endmenu
2055
2056 source "net/Kconfig"
2057
2058 source "drivers/Kconfig"
2059
2060 source "fs/Kconfig"
2061
2062 source "arch/arm/Kconfig.debug"
2063
2064 source "security/Kconfig"
2065
2066 source "crypto/Kconfig"
2067
2068 source "lib/Kconfig"