Merge branch 'stable-3.2' into pandora-3.2
[pandora-kernel.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE if PCI || ISA || PCMCIA
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         select CPU_PM if (SUSPEND || CPU_IDLE)
33         help
34           The ARM series is a line of low-power-consumption RISC chip designs
35           licensed by ARM Ltd and targeted at embedded applications and
36           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
37           manufactured, but legacy ARM-based PC hardware remains popular in
38           Europe.  There is an ARM Linux project with a web page at
39           <http://www.arm.linux.org.uk/>.
40
41 config ARM_HAS_SG_CHAIN
42         bool
43
44 config HAVE_PWM
45         bool
46
47 config MIGHT_HAVE_PCI
48         bool
49
50 config SYS_SUPPORTS_APM_EMULATION
51         bool
52
53 config HAVE_SCHED_CLOCK
54         bool
55
56 config GENERIC_GPIO
57         bool
58
59 config ARCH_USES_GETTIMEOFFSET
60         bool
61         default n
62
63 config GENERIC_CLOCKEVENTS
64         bool
65
66 config GENERIC_CLOCKEVENTS_BROADCAST
67         bool
68         depends on GENERIC_CLOCKEVENTS
69         default y if SMP
70
71 config KTIME_SCALAR
72         bool
73         default y
74
75 config HAVE_TCM
76         bool
77         select GENERIC_ALLOCATOR
78
79 config HAVE_PROC_CPU
80         bool
81
82 config NO_IOPORT
83         bool
84
85 config EISA
86         bool
87         ---help---
88           The Extended Industry Standard Architecture (EISA) bus was
89           developed as an open alternative to the IBM MicroChannel bus.
90
91           The EISA bus provided some of the features of the IBM MicroChannel
92           bus while maintaining backward compatibility with cards made for
93           the older ISA bus.  The EISA bus saw limited use between 1988 and
94           1995 when it was made obsolete by the PCI bus.
95
96           Say Y here if you are building a kernel for an EISA-based machine.
97
98           Otherwise, say N.
99
100 config SBUS
101         bool
102
103 config MCA
104         bool
105         help
106           MicroChannel Architecture is found in some IBM PS/2 machines and
107           laptops.  It is a bus system similar to PCI or ISA. See
108           <file:Documentation/mca.txt> (and especially the web page given
109           there) before attempting to build an MCA bus kernel.
110
111 config STACKTRACE_SUPPORT
112         bool
113         default y
114
115 config HAVE_LATENCYTOP_SUPPORT
116         bool
117         depends on !SMP
118         default y
119
120 config LOCKDEP_SUPPORT
121         bool
122         default y
123
124 config TRACE_IRQFLAGS_SUPPORT
125         bool
126         default y
127
128 config HARDIRQS_SW_RESEND
129         bool
130         default y
131
132 config GENERIC_IRQ_PROBE
133         bool
134         default y
135
136 config GENERIC_LOCKBREAK
137         bool
138         default y
139         depends on SMP && PREEMPT
140
141 config RWSEM_GENERIC_SPINLOCK
142         bool
143         default y
144
145 config RWSEM_XCHGADD_ALGORITHM
146         bool
147
148 config ARCH_HAS_ILOG2_U32
149         bool
150
151 config ARCH_HAS_ILOG2_U64
152         bool
153
154 config ARCH_HAS_CPUFREQ
155         bool
156         help
157           Internal node to signify that the ARCH has CPUFREQ support
158           and that the relevant menu configurations are displayed for
159           it.
160
161 config ARCH_HAS_CPU_IDLE_WAIT
162        def_bool y
163
164 config GENERIC_HWEIGHT
165         bool
166         default y
167
168 config GENERIC_CALIBRATE_DELAY
169         bool
170         default y
171
172 config ARCH_MAY_HAVE_PC_FDC
173         bool
174
175 config ZONE_DMA
176         bool
177
178 config NEED_DMA_MAP_STATE
179        def_bool y
180
181 config GENERIC_ISA_DMA
182         bool
183
184 config FIQ
185         bool
186
187 config ARCH_MTD_XIP
188         bool
189
190 config VECTORS_BASE
191         hex
192         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
193         default DRAM_BASE if REMAP_VECTORS_TO_RAM
194         default 0x00000000
195         help
196           The base address of exception vectors.
197
198 config ARM_PATCH_PHYS_VIRT
199         bool "Patch physical to virtual translations at runtime" if EMBEDDED
200         default y
201         depends on !XIP_KERNEL && MMU
202         depends on !ARCH_REALVIEW || !SPARSEMEM
203         help
204           Patch phys-to-virt and virt-to-phys translation functions at
205           boot and module load time according to the position of the
206           kernel in system memory.
207
208           This can only be used with non-XIP MMU kernels where the base
209           of physical memory is at a 16MB boundary.
210
211           Only disable this option if you know that you do not require
212           this feature (eg, building a kernel for a single machine) and
213           you need to shrink the kernel to the minimal size.
214
215 config NEED_MACH_MEMORY_H
216         bool
217         help
218           Select this when mach/memory.h is required to provide special
219           definitions for this platform.  The need for mach/memory.h should
220           be avoided when possible.
221
222 config PHYS_OFFSET
223         hex "Physical address of main memory" if MMU
224         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
225         default DRAM_BASE if !MMU
226         help
227           Please provide the physical address corresponding to the
228           location of main memory in your system.
229
230 config GENERIC_BUG
231         def_bool y
232         depends on BUG
233
234 source "init/Kconfig"
235
236 source "kernel/Kconfig.freezer"
237
238 menu "System Type"
239
240 config MMU
241         bool "MMU-based Paged Memory Management Support"
242         default y
243         help
244           Select if you want MMU-based virtualised addressing space
245           support by paged memory management. If unsure, say 'Y'.
246
247 #
248 # The "ARM system type" choice list is ordered alphabetically by option
249 # text.  Please add new entries in the option alphabetic order.
250 #
251 choice
252         prompt "ARM system type"
253         default ARCH_VERSATILE
254
255 config ARCH_INTEGRATOR
256         bool "ARM Ltd. Integrator family"
257         select ARM_AMBA
258         select ARCH_HAS_CPUFREQ
259         select CLKDEV_LOOKUP
260         select HAVE_MACH_CLKDEV
261         select ICST
262         select GENERIC_CLOCKEVENTS
263         select PLAT_VERSATILE
264         select PLAT_VERSATILE_FPGA_IRQ
265         select NEED_MACH_MEMORY_H
266         help
267           Support for ARM's Integrator platform.
268
269 config ARCH_REALVIEW
270         bool "ARM Ltd. RealView family"
271         select ARM_AMBA
272         select CLKDEV_LOOKUP
273         select HAVE_MACH_CLKDEV
274         select ICST
275         select GENERIC_CLOCKEVENTS
276         select ARCH_WANT_OPTIONAL_GPIOLIB
277         select PLAT_VERSATILE
278         select PLAT_VERSATILE_CLCD
279         select ARM_TIMER_SP804
280         select GPIO_PL061 if GPIOLIB
281         select NEED_MACH_MEMORY_H
282         help
283           This enables support for ARM Ltd RealView boards.
284
285 config ARCH_VERSATILE
286         bool "ARM Ltd. Versatile family"
287         select ARM_AMBA
288         select ARM_VIC
289         select CLKDEV_LOOKUP
290         select HAVE_MACH_CLKDEV
291         select ICST
292         select GENERIC_CLOCKEVENTS
293         select ARCH_WANT_OPTIONAL_GPIOLIB
294         select PLAT_VERSATILE
295         select PLAT_VERSATILE_CLCD
296         select PLAT_VERSATILE_FPGA_IRQ
297         select ARM_TIMER_SP804
298         help
299           This enables support for ARM Ltd Versatile board.
300
301 config ARCH_VEXPRESS
302         bool "ARM Ltd. Versatile Express family"
303         select ARCH_WANT_OPTIONAL_GPIOLIB
304         select ARM_AMBA
305         select ARM_TIMER_SP804
306         select CLKDEV_LOOKUP
307         select HAVE_MACH_CLKDEV
308         select GENERIC_CLOCKEVENTS
309         select HAVE_CLK
310         select HAVE_PATA_PLATFORM
311         select ICST
312         select PLAT_VERSATILE
313         select PLAT_VERSATILE_CLCD
314         help
315           This enables support for the ARM Ltd Versatile Express boards.
316
317 config ARCH_AT91
318         bool "Atmel AT91"
319         select ARCH_REQUIRE_GPIOLIB
320         select HAVE_CLK
321         select CLKDEV_LOOKUP
322         help
323           This enables support for systems based on the Atmel AT91RM9200,
324           AT91SAM9 and AT91CAP9 processors.
325
326 config ARCH_BCMRING
327         bool "Broadcom BCMRING"
328         depends on MMU
329         select CPU_V6
330         select ARM_AMBA
331         select ARM_TIMER_SP804
332         select CLKDEV_LOOKUP
333         select GENERIC_CLOCKEVENTS
334         select ARCH_WANT_OPTIONAL_GPIOLIB
335         help
336           Support for Broadcom's BCMRing platform.
337
338 config ARCH_HIGHBANK
339         bool "Calxeda Highbank-based"
340         select ARCH_WANT_OPTIONAL_GPIOLIB
341         select ARM_AMBA
342         select ARM_GIC
343         select ARM_TIMER_SP804
344         select CLKDEV_LOOKUP
345         select CPU_V7
346         select GENERIC_CLOCKEVENTS
347         select HAVE_ARM_SCU
348         select USE_OF
349         help
350           Support for the Calxeda Highbank SoC based boards.
351
352 config ARCH_CLPS711X
353         bool "Cirrus Logic CLPS711x/EP721x-based"
354         select CPU_ARM720T
355         select ARCH_USES_GETTIMEOFFSET
356         select NEED_MACH_MEMORY_H
357         help
358           Support for Cirrus Logic 711x/721x based boards.
359
360 config ARCH_CNS3XXX
361         bool "Cavium Networks CNS3XXX family"
362         select CPU_V6K
363         select GENERIC_CLOCKEVENTS
364         select ARM_GIC
365         select MIGHT_HAVE_PCI
366         select PCI_DOMAINS if PCI
367         help
368           Support for Cavium Networks CNS3XXX platform.
369
370 config ARCH_GEMINI
371         bool "Cortina Systems Gemini"
372         select CPU_FA526
373         select ARCH_REQUIRE_GPIOLIB
374         select ARCH_USES_GETTIMEOFFSET
375         help
376           Support for the Cortina Systems Gemini family SoCs
377
378 config ARCH_PRIMA2
379         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
380         select CPU_V7
381         select NO_IOPORT
382         select GENERIC_CLOCKEVENTS
383         select CLKDEV_LOOKUP
384         select GENERIC_IRQ_CHIP
385         select USE_OF
386         select ZONE_DMA
387         help
388           Support for CSR SiRFSoC ARM Cortex A9 Platform
389
390 config ARCH_EBSA110
391         bool "EBSA-110"
392         select CPU_SA110
393         select ISA
394         select NO_IOPORT
395         select ARCH_USES_GETTIMEOFFSET
396         select NEED_MACH_MEMORY_H
397         help
398           This is an evaluation board for the StrongARM processor available
399           from Digital. It has limited hardware on-board, including an
400           Ethernet interface, two PCMCIA sockets, two serial ports and a
401           parallel port.
402
403 config ARCH_EP93XX
404         bool "EP93xx-based"
405         select CPU_ARM920T
406         select ARM_AMBA
407         select ARM_VIC
408         select CLKDEV_LOOKUP
409         select ARCH_REQUIRE_GPIOLIB
410         select ARCH_HAS_HOLES_MEMORYMODEL
411         select ARCH_USES_GETTIMEOFFSET
412         select NEED_MACH_MEMORY_H
413         help
414           This enables support for the Cirrus EP93xx series of CPUs.
415
416 config ARCH_FOOTBRIDGE
417         bool "FootBridge"
418         select CPU_SA110
419         select FOOTBRIDGE
420         select GENERIC_CLOCKEVENTS
421         select HAVE_IDE
422         select NEED_MACH_MEMORY_H
423         help
424           Support for systems based on the DC21285 companion chip
425           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
426
427 config ARCH_MXC
428         bool "Freescale MXC/iMX-based"
429         select GENERIC_CLOCKEVENTS
430         select ARCH_REQUIRE_GPIOLIB
431         select CLKDEV_LOOKUP
432         select CLKSRC_MMIO
433         select GENERIC_IRQ_CHIP
434         select HAVE_SCHED_CLOCK
435         select MULTI_IRQ_HANDLER
436         help
437           Support for Freescale MXC/iMX-based family of processors
438
439 config ARCH_MXS
440         bool "Freescale MXS-based"
441         select GENERIC_CLOCKEVENTS
442         select ARCH_REQUIRE_GPIOLIB
443         select CLKDEV_LOOKUP
444         select CLKSRC_MMIO
445         help
446           Support for Freescale MXS-based family of processors
447
448 config ARCH_NETX
449         bool "Hilscher NetX based"
450         select CLKSRC_MMIO
451         select CPU_ARM926T
452         select ARM_VIC
453         select GENERIC_CLOCKEVENTS
454         help
455           This enables support for systems based on the Hilscher NetX Soc
456
457 config ARCH_H720X
458         bool "Hynix HMS720x-based"
459         select CPU_ARM720T
460         select ISA_DMA_API
461         select ARCH_USES_GETTIMEOFFSET
462         help
463           This enables support for systems based on the Hynix HMS720x
464
465 config ARCH_IOP13XX
466         bool "IOP13xx-based"
467         depends on MMU
468         select CPU_XSC3
469         select PLAT_IOP
470         select PCI
471         select ARCH_SUPPORTS_MSI
472         select VMSPLIT_1G
473         select NEED_MACH_MEMORY_H
474         help
475           Support for Intel's IOP13XX (XScale) family of processors.
476
477 config ARCH_IOP32X
478         bool "IOP32x-based"
479         depends on MMU
480         select CPU_XSCALE
481         select PLAT_IOP
482         select PCI
483         select ARCH_REQUIRE_GPIOLIB
484         help
485           Support for Intel's 80219 and IOP32X (XScale) family of
486           processors.
487
488 config ARCH_IOP33X
489         bool "IOP33x-based"
490         depends on MMU
491         select CPU_XSCALE
492         select PLAT_IOP
493         select PCI
494         select ARCH_REQUIRE_GPIOLIB
495         help
496           Support for Intel's IOP33X (XScale) family of processors.
497
498 config ARCH_IXP23XX
499         bool "IXP23XX-based"
500         depends on MMU
501         select CPU_XSC3
502         select PCI
503         select ARCH_USES_GETTIMEOFFSET
504         select NEED_MACH_MEMORY_H
505         help
506           Support for Intel's IXP23xx (XScale) family of processors.
507
508 config ARCH_IXP2000
509         bool "IXP2400/2800-based"
510         depends on MMU
511         select CPU_XSCALE
512         select PCI
513         select ARCH_USES_GETTIMEOFFSET
514         select NEED_MACH_MEMORY_H
515         help
516           Support for Intel's IXP2400/2800 (XScale) family of processors.
517
518 config ARCH_IXP4XX
519         bool "IXP4xx-based"
520         depends on MMU
521         select CLKSRC_MMIO
522         select CPU_XSCALE
523         select ARCH_REQUIRE_GPIOLIB
524         select GENERIC_CLOCKEVENTS
525         select HAVE_SCHED_CLOCK
526         select MIGHT_HAVE_PCI
527         select DMABOUNCE if PCI
528         help
529           Support for Intel's IXP4XX (XScale) family of processors.
530
531 config ARCH_DOVE
532         bool "Marvell Dove"
533         select CPU_V7
534         select PCI
535         select ARCH_REQUIRE_GPIOLIB
536         select GENERIC_CLOCKEVENTS
537         select PLAT_ORION
538         help
539           Support for the Marvell Dove SoC 88AP510
540
541 config ARCH_KIRKWOOD
542         bool "Marvell Kirkwood"
543         select CPU_FEROCEON
544         select PCI
545         select PCI_QUIRKS
546         select ARCH_REQUIRE_GPIOLIB
547         select GENERIC_CLOCKEVENTS
548         select PLAT_ORION
549         help
550           Support for the following Marvell Kirkwood series SoCs:
551           88F6180, 88F6192 and 88F6281.
552
553 config ARCH_LPC32XX
554         bool "NXP LPC32XX"
555         select CLKSRC_MMIO
556         select CPU_ARM926T
557         select ARCH_REQUIRE_GPIOLIB
558         select HAVE_IDE
559         select ARM_AMBA
560         select USB_ARCH_HAS_OHCI
561         select CLKDEV_LOOKUP
562         select GENERIC_CLOCKEVENTS
563         help
564           Support for the NXP LPC32XX family of processors
565
566 config ARCH_MV78XX0
567         bool "Marvell MV78xx0"
568         select CPU_FEROCEON
569         select PCI
570         select ARCH_REQUIRE_GPIOLIB
571         select GENERIC_CLOCKEVENTS
572         select PLAT_ORION
573         help
574           Support for the following Marvell MV78xx0 series SoCs:
575           MV781x0, MV782x0.
576
577 config ARCH_ORION5X
578         bool "Marvell Orion"
579         depends on MMU
580         select CPU_FEROCEON
581         select PCI
582         select ARCH_REQUIRE_GPIOLIB
583         select GENERIC_CLOCKEVENTS
584         select PLAT_ORION
585         help
586           Support for the following Marvell Orion 5x series SoCs:
587           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
588           Orion-2 (5281), Orion-1-90 (6183).
589
590 config ARCH_MMP
591         bool "Marvell PXA168/910/MMP2"
592         depends on MMU
593         select ARCH_REQUIRE_GPIOLIB
594         select CLKDEV_LOOKUP
595         select GENERIC_CLOCKEVENTS
596         select HAVE_SCHED_CLOCK
597         select TICK_ONESHOT
598         select PLAT_PXA
599         select SPARSE_IRQ
600         select GENERIC_ALLOCATOR
601         help
602           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
603
604 config ARCH_KS8695
605         bool "Micrel/Kendin KS8695"
606         select CPU_ARM922T
607         select ARCH_REQUIRE_GPIOLIB
608         select ARCH_USES_GETTIMEOFFSET
609         select NEED_MACH_MEMORY_H
610         help
611           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
612           System-on-Chip devices.
613
614 config ARCH_W90X900
615         bool "Nuvoton W90X900 CPU"
616         select CPU_ARM926T
617         select ARCH_REQUIRE_GPIOLIB
618         select CLKDEV_LOOKUP
619         select CLKSRC_MMIO
620         select GENERIC_CLOCKEVENTS
621         help
622           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
623           At present, the w90x900 has been renamed nuc900, regarding
624           the ARM series product line, you can login the following
625           link address to know more.
626
627           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
628                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
629
630 config ARCH_TEGRA
631         bool "NVIDIA Tegra"
632         select CLKDEV_LOOKUP
633         select CLKSRC_MMIO
634         select GENERIC_CLOCKEVENTS
635         select GENERIC_GPIO
636         select HAVE_CLK
637         select HAVE_SCHED_CLOCK
638         select ARCH_HAS_CPUFREQ
639         help
640           This enables support for NVIDIA Tegra based systems (Tegra APX,
641           Tegra 6xx and Tegra 2 series).
642
643 config ARCH_PICOXCELL
644         bool "Picochip picoXcell"
645         select ARCH_REQUIRE_GPIOLIB
646         select ARM_PATCH_PHYS_VIRT
647         select ARM_VIC
648         select CPU_V6K
649         select DW_APB_TIMER
650         select GENERIC_CLOCKEVENTS
651         select GENERIC_GPIO
652         select HAVE_SCHED_CLOCK
653         select HAVE_TCM
654         select NO_IOPORT
655         select USE_OF
656         help
657           This enables support for systems based on the Picochip picoXcell
658           family of Femtocell devices.  The picoxcell support requires device tree
659           for all boards.
660
661 config ARCH_PNX4008
662         bool "Philips Nexperia PNX4008 Mobile"
663         select CPU_ARM926T
664         select CLKDEV_LOOKUP
665         select ARCH_USES_GETTIMEOFFSET
666         help
667           This enables support for Philips PNX4008 mobile platform.
668
669 config ARCH_PXA
670         bool "PXA2xx/PXA3xx-based"
671         depends on MMU
672         select ARCH_MTD_XIP
673         select ARCH_HAS_CPUFREQ
674         select CLKDEV_LOOKUP
675         select CLKSRC_MMIO
676         select ARCH_REQUIRE_GPIOLIB
677         select GENERIC_CLOCKEVENTS
678         select HAVE_SCHED_CLOCK
679         select TICK_ONESHOT
680         select PLAT_PXA
681         select SPARSE_IRQ
682         select AUTO_ZRELADDR
683         select MULTI_IRQ_HANDLER
684         select ARM_CPU_SUSPEND if PM
685         select HAVE_IDE
686         help
687           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
688
689 config ARCH_MSM
690         bool "Qualcomm MSM"
691         select HAVE_CLK
692         select GENERIC_CLOCKEVENTS
693         select ARCH_REQUIRE_GPIOLIB
694         select CLKDEV_LOOKUP
695         help
696           Support for Qualcomm MSM/QSD based systems.  This runs on the
697           apps processor of the MSM/QSD and depends on a shared memory
698           interface to the modem processor which runs the baseband
699           stack and controls some vital subsystems
700           (clock and power control, etc).
701
702 config ARCH_SHMOBILE
703         bool "Renesas SH-Mobile / R-Mobile"
704         select HAVE_CLK
705         select CLKDEV_LOOKUP
706         select HAVE_MACH_CLKDEV
707         select GENERIC_CLOCKEVENTS
708         select NO_IOPORT
709         select SPARSE_IRQ
710         select MULTI_IRQ_HANDLER
711         select PM_GENERIC_DOMAINS if PM
712         select NEED_MACH_MEMORY_H
713         help
714           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
715
716 config ARCH_RPC
717         bool "RiscPC"
718         select ARCH_ACORN
719         select FIQ
720         select TIMER_ACORN
721         select ARCH_MAY_HAVE_PC_FDC
722         select HAVE_PATA_PLATFORM
723         select ISA_DMA_API
724         select NO_IOPORT
725         select ARCH_SPARSEMEM_ENABLE
726         select ARCH_USES_GETTIMEOFFSET
727         select HAVE_IDE
728         select NEED_MACH_MEMORY_H
729         help
730           On the Acorn Risc-PC, Linux can support the internal IDE disk and
731           CD-ROM interface, serial and parallel port, and the floppy drive.
732
733 config ARCH_SA1100
734         bool "SA1100-based"
735         select CLKSRC_MMIO
736         select CPU_SA1100
737         select ISA
738         select ARCH_SPARSEMEM_ENABLE
739         select ARCH_MTD_XIP
740         select ARCH_HAS_CPUFREQ
741         select CPU_FREQ
742         select GENERIC_CLOCKEVENTS
743         select HAVE_CLK
744         select HAVE_SCHED_CLOCK
745         select TICK_ONESHOT
746         select ARCH_REQUIRE_GPIOLIB
747         select HAVE_IDE
748         select NEED_MACH_MEMORY_H
749         help
750           Support for StrongARM 11x0 based boards.
751
752 config ARCH_S3C2410
753         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
754         select GENERIC_GPIO
755         select ARCH_HAS_CPUFREQ
756         select HAVE_CLK
757         select CLKDEV_LOOKUP
758         select ARCH_USES_GETTIMEOFFSET
759         select HAVE_S3C2410_I2C if I2C
760         help
761           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
762           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
763           the Samsung SMDK2410 development board (and derivatives).
764
765           Note, the S3C2416 and the S3C2450 are so close that they even share
766           the same SoC ID code. This means that there is no separate machine
767           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
768
769 config ARCH_S3C64XX
770         bool "Samsung S3C64XX"
771         select PLAT_SAMSUNG
772         select CPU_V6
773         select ARM_VIC
774         select HAVE_CLK
775         select HAVE_TCM
776         select CLKDEV_LOOKUP
777         select NO_IOPORT
778         select ARCH_USES_GETTIMEOFFSET
779         select ARCH_HAS_CPUFREQ
780         select ARCH_REQUIRE_GPIOLIB
781         select SAMSUNG_CLKSRC
782         select SAMSUNG_IRQ_VIC_TIMER
783         select S3C_GPIO_TRACK
784         select S3C_DEV_NAND
785         select USB_ARCH_HAS_OHCI
786         select SAMSUNG_GPIOLIB_4BIT
787         select HAVE_S3C2410_I2C if I2C
788         select HAVE_S3C2410_WATCHDOG if WATCHDOG
789         help
790           Samsung S3C64XX series based systems
791
792 config ARCH_S5P64X0
793         bool "Samsung S5P6440 S5P6450"
794         select CPU_V6
795         select GENERIC_GPIO
796         select HAVE_CLK
797         select CLKDEV_LOOKUP
798         select CLKSRC_MMIO
799         select HAVE_S3C2410_WATCHDOG if WATCHDOG
800         select GENERIC_CLOCKEVENTS
801         select HAVE_SCHED_CLOCK
802         select HAVE_S3C2410_I2C if I2C
803         select HAVE_S3C_RTC if RTC_CLASS
804         help
805           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
806           SMDK6450.
807
808 config ARCH_S5PC100
809         bool "Samsung S5PC100"
810         select GENERIC_GPIO
811         select HAVE_CLK
812         select CLKDEV_LOOKUP
813         select CPU_V7
814         select ARM_L1_CACHE_SHIFT_6
815         select ARCH_USES_GETTIMEOFFSET
816         select HAVE_S3C2410_I2C if I2C
817         select HAVE_S3C_RTC if RTC_CLASS
818         select HAVE_S3C2410_WATCHDOG if WATCHDOG
819         help
820           Samsung S5PC100 series based systems
821
822 config ARCH_S5PV210
823         bool "Samsung S5PV210/S5PC110"
824         select CPU_V7
825         select ARCH_SPARSEMEM_ENABLE
826         select ARCH_HAS_HOLES_MEMORYMODEL
827         select GENERIC_GPIO
828         select HAVE_CLK
829         select CLKDEV_LOOKUP
830         select CLKSRC_MMIO
831         select ARM_L1_CACHE_SHIFT_6
832         select ARCH_HAS_CPUFREQ
833         select GENERIC_CLOCKEVENTS
834         select HAVE_SCHED_CLOCK
835         select HAVE_S3C2410_I2C if I2C
836         select HAVE_S3C_RTC if RTC_CLASS
837         select HAVE_S3C2410_WATCHDOG if WATCHDOG
838         select NEED_MACH_MEMORY_H
839         help
840           Samsung S5PV210/S5PC110 series based systems
841
842 config ARCH_EXYNOS
843         bool "SAMSUNG EXYNOS"
844         select CPU_V7
845         select ARCH_SPARSEMEM_ENABLE
846         select ARCH_HAS_HOLES_MEMORYMODEL
847         select GENERIC_GPIO
848         select HAVE_CLK
849         select CLKDEV_LOOKUP
850         select ARCH_HAS_CPUFREQ
851         select GENERIC_CLOCKEVENTS
852         select HAVE_S3C_RTC if RTC_CLASS
853         select HAVE_S3C2410_I2C if I2C
854         select HAVE_S3C2410_WATCHDOG if WATCHDOG
855         select NEED_MACH_MEMORY_H
856         help
857           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
858
859 config ARCH_SHARK
860         bool "Shark"
861         select CPU_SA110
862         select ISA
863         select ISA_DMA
864         select ZONE_DMA
865         select PCI
866         select ARCH_USES_GETTIMEOFFSET
867         select NEED_MACH_MEMORY_H
868         help
869           Support for the StrongARM based Digital DNARD machine, also known
870           as "Shark" (<http://www.shark-linux.de/shark.html>).
871
872 config ARCH_TCC_926
873         bool "Telechips TCC ARM926-based systems"
874         select CLKSRC_MMIO
875         select CPU_ARM926T
876         select HAVE_CLK
877         select CLKDEV_LOOKUP
878         select GENERIC_CLOCKEVENTS
879         help
880           Support for Telechips TCC ARM926-based systems.
881
882 config ARCH_U300
883         bool "ST-Ericsson U300 Series"
884         depends on MMU
885         select CLKSRC_MMIO
886         select CPU_ARM926T
887         select HAVE_SCHED_CLOCK
888         select HAVE_TCM
889         select ARM_AMBA
890         select ARM_PATCH_PHYS_VIRT
891         select ARM_VIC
892         select GENERIC_CLOCKEVENTS
893         select CLKDEV_LOOKUP
894         select HAVE_MACH_CLKDEV
895         select GENERIC_GPIO
896         select ARCH_REQUIRE_GPIOLIB
897         select NEED_MACH_MEMORY_H
898         help
899           Support for ST-Ericsson U300 series mobile platforms.
900
901 config ARCH_U8500
902         bool "ST-Ericsson U8500 Series"
903         select CPU_V7
904         select ARM_AMBA
905         select GENERIC_CLOCKEVENTS
906         select CLKDEV_LOOKUP
907         select ARCH_REQUIRE_GPIOLIB
908         select ARCH_HAS_CPUFREQ
909         help
910           Support for ST-Ericsson's Ux500 architecture
911
912 config ARCH_NOMADIK
913         bool "STMicroelectronics Nomadik"
914         select ARM_AMBA
915         select ARM_VIC
916         select CPU_ARM926T
917         select CLKDEV_LOOKUP
918         select GENERIC_CLOCKEVENTS
919         select ARCH_REQUIRE_GPIOLIB
920         help
921           Support for the Nomadik platform by ST-Ericsson
922
923 config ARCH_DAVINCI
924         bool "TI DaVinci"
925         select GENERIC_CLOCKEVENTS
926         select ARCH_REQUIRE_GPIOLIB
927         select ZONE_DMA
928         select HAVE_IDE
929         select CLKDEV_LOOKUP
930         select GENERIC_ALLOCATOR
931         select GENERIC_IRQ_CHIP
932         select ARCH_HAS_HOLES_MEMORYMODEL
933         help
934           Support for TI's DaVinci platform.
935
936 config ARCH_OMAP
937         bool "TI OMAP"
938         select HAVE_CLK
939         select ARCH_REQUIRE_GPIOLIB
940         select ARCH_HAS_CPUFREQ
941         select CLKSRC_MMIO
942         select GENERIC_CLOCKEVENTS
943         select HAVE_SCHED_CLOCK
944         select ARCH_HAS_HOLES_MEMORYMODEL
945         help
946           Support for TI's OMAP platform (OMAP1/2/3/4).
947
948 config PLAT_SPEAR
949         bool "ST SPEAr"
950         select ARM_AMBA
951         select ARCH_REQUIRE_GPIOLIB
952         select CLKDEV_LOOKUP
953         select CLKSRC_MMIO
954         select GENERIC_CLOCKEVENTS
955         select HAVE_CLK
956         help
957           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
958
959 config ARCH_VT8500
960         bool "VIA/WonderMedia 85xx"
961         select CPU_ARM926T
962         select GENERIC_GPIO
963         select ARCH_HAS_CPUFREQ
964         select GENERIC_CLOCKEVENTS
965         select ARCH_REQUIRE_GPIOLIB
966         select HAVE_PWM
967         help
968           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
969
970 config ARCH_ZYNQ
971         bool "Xilinx Zynq ARM Cortex A9 Platform"
972         select CPU_V7
973         select GENERIC_CLOCKEVENTS
974         select CLKDEV_LOOKUP
975         select ARM_GIC
976         select ARM_AMBA
977         select ICST
978         select USE_OF
979         help
980           Support for Xilinx Zynq ARM Cortex A9 Platform
981 endchoice
982
983 config SYS_SUPPORTS_HUGETLBFS
984                 def_bool n
985
986 config ARM_HUGETLB_SUPPORT
987         bool "Support HUGETLB for ARMv7 (EXPERIMENTAL)"
988         depends on CPU_V7 && EXPERIMENTAL
989         select SYS_SUPPORTS_HUGETLBFS
990         select HUGETLBFS
991         default y
992
993 choice
994         prompt "Huge Page Size"
995         depends on ARM_HUGETLB_SUPPORT
996         default HUGEPAGE_SIZE_2MB
997
998 config HUGEPAGE_SIZE_2MB
999         bool "2MB"
1000         depends on ARM_HUGETLB_SUPPORT
1001         help
1002          This option select huge page size in 2MB units
1003
1004 config HUGEPAGE_SIZE_16MB
1005         bool "16MB"
1006         depends on ARM_HUGETLB_SUPPORT
1007         help
1008           This option select huge page size in 16MB units
1009
1010 endchoice
1011
1012 #
1013 # This is sorted alphabetically by mach-* pathname.  However, plat-*
1014 # Kconfigs may be included either alphabetically (according to the
1015 # plat- suffix) or along side the corresponding mach-* source.
1016 #
1017 source "arch/arm/mach-at91/Kconfig"
1018
1019 source "arch/arm/mach-bcmring/Kconfig"
1020
1021 source "arch/arm/mach-clps711x/Kconfig"
1022
1023 source "arch/arm/mach-cns3xxx/Kconfig"
1024
1025 source "arch/arm/mach-davinci/Kconfig"
1026
1027 source "arch/arm/mach-dove/Kconfig"
1028
1029 source "arch/arm/mach-ep93xx/Kconfig"
1030
1031 source "arch/arm/mach-footbridge/Kconfig"
1032
1033 source "arch/arm/mach-gemini/Kconfig"
1034
1035 source "arch/arm/mach-h720x/Kconfig"
1036
1037 source "arch/arm/mach-integrator/Kconfig"
1038
1039 source "arch/arm/mach-iop32x/Kconfig"
1040
1041 source "arch/arm/mach-iop33x/Kconfig"
1042
1043 source "arch/arm/mach-iop13xx/Kconfig"
1044
1045 source "arch/arm/mach-ixp4xx/Kconfig"
1046
1047 source "arch/arm/mach-ixp2000/Kconfig"
1048
1049 source "arch/arm/mach-ixp23xx/Kconfig"
1050
1051 source "arch/arm/mach-kirkwood/Kconfig"
1052
1053 source "arch/arm/mach-ks8695/Kconfig"
1054
1055 source "arch/arm/mach-lpc32xx/Kconfig"
1056
1057 source "arch/arm/mach-msm/Kconfig"
1058
1059 source "arch/arm/mach-mv78xx0/Kconfig"
1060
1061 source "arch/arm/plat-mxc/Kconfig"
1062
1063 source "arch/arm/mach-mxs/Kconfig"
1064
1065 source "arch/arm/mach-netx/Kconfig"
1066
1067 source "arch/arm/mach-nomadik/Kconfig"
1068 source "arch/arm/plat-nomadik/Kconfig"
1069
1070 source "arch/arm/plat-omap/Kconfig"
1071
1072 source "arch/arm/mach-omap1/Kconfig"
1073
1074 source "arch/arm/mach-omap2/Kconfig"
1075
1076 source "arch/arm/mach-orion5x/Kconfig"
1077
1078 source "arch/arm/mach-pxa/Kconfig"
1079 source "arch/arm/plat-pxa/Kconfig"
1080
1081 source "arch/arm/mach-mmp/Kconfig"
1082
1083 source "arch/arm/mach-realview/Kconfig"
1084
1085 source "arch/arm/mach-sa1100/Kconfig"
1086
1087 source "arch/arm/plat-samsung/Kconfig"
1088 source "arch/arm/plat-s3c24xx/Kconfig"
1089 source "arch/arm/plat-s5p/Kconfig"
1090
1091 source "arch/arm/plat-spear/Kconfig"
1092
1093 source "arch/arm/plat-tcc/Kconfig"
1094
1095 if ARCH_S3C2410
1096 source "arch/arm/mach-s3c2410/Kconfig"
1097 source "arch/arm/mach-s3c2412/Kconfig"
1098 source "arch/arm/mach-s3c2416/Kconfig"
1099 source "arch/arm/mach-s3c2440/Kconfig"
1100 source "arch/arm/mach-s3c2443/Kconfig"
1101 endif
1102
1103 if ARCH_S3C64XX
1104 source "arch/arm/mach-s3c64xx/Kconfig"
1105 endif
1106
1107 source "arch/arm/mach-s5p64x0/Kconfig"
1108
1109 source "arch/arm/mach-s5pc100/Kconfig"
1110
1111 source "arch/arm/mach-s5pv210/Kconfig"
1112
1113 source "arch/arm/mach-exynos/Kconfig"
1114
1115 source "arch/arm/mach-shmobile/Kconfig"
1116
1117 source "arch/arm/mach-tegra/Kconfig"
1118
1119 source "arch/arm/mach-u300/Kconfig"
1120
1121 source "arch/arm/mach-ux500/Kconfig"
1122
1123 source "arch/arm/mach-versatile/Kconfig"
1124
1125 source "arch/arm/mach-vexpress/Kconfig"
1126 source "arch/arm/plat-versatile/Kconfig"
1127
1128 source "arch/arm/mach-vt8500/Kconfig"
1129
1130 source "arch/arm/mach-w90x900/Kconfig"
1131
1132 # Definitions to make life easier
1133 config ARCH_ACORN
1134         bool
1135
1136 config PLAT_IOP
1137         bool
1138         select GENERIC_CLOCKEVENTS
1139         select HAVE_SCHED_CLOCK
1140
1141 config PLAT_ORION
1142         bool
1143         select CLKSRC_MMIO
1144         select GENERIC_IRQ_CHIP
1145         select HAVE_SCHED_CLOCK
1146
1147 config PLAT_PXA
1148         bool
1149
1150 config PLAT_VERSATILE
1151         bool
1152
1153 config ARM_TIMER_SP804
1154         bool
1155         select CLKSRC_MMIO
1156
1157 source arch/arm/mm/Kconfig
1158
1159 config IWMMXT
1160         bool "Enable iWMMXt support"
1161         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1162         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1163         help
1164           Enable support for iWMMXt context switching at run time if
1165           running on a CPU that supports it.
1166
1167 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1168 config XSCALE_PMU
1169         bool
1170         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1171         default y
1172
1173 config CPU_HAS_PMU
1174         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1175                    (!ARCH_OMAP3 || OMAP3_EMU)
1176         default y
1177         bool
1178
1179 config MULTI_IRQ_HANDLER
1180         bool
1181         help
1182           Allow each machine to specify it's own IRQ handler at run time.
1183
1184 if !MMU
1185 source "arch/arm/Kconfig-nommu"
1186 endif
1187
1188 config ARM_ERRATA_326103
1189         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1190         depends on CPU_V6
1191         help
1192           Executing a SWP instruction to read-only memory does not set bit 11
1193           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1194           treat the access as a read, preventing a COW from occurring and
1195           causing the faulting task to livelock.
1196
1197 config ARM_ERRATA_411920
1198         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1199         depends on CPU_V6 || CPU_V6K
1200         help
1201           Invalidation of the Instruction Cache operation can
1202           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1203           It does not affect the MPCore. This option enables the ARM Ltd.
1204           recommended workaround.
1205
1206 config ARM_ERRATA_430973
1207         bool "ARM errata: Stale prediction on replaced interworking branch"
1208         depends on CPU_V7
1209         help
1210           This option enables the workaround for the 430973 Cortex-A8
1211           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1212           interworking branch is replaced with another code sequence at the
1213           same virtual address, whether due to self-modifying code or virtual
1214           to physical address re-mapping, Cortex-A8 does not recover from the
1215           stale interworking branch prediction. This results in Cortex-A8
1216           executing the new code sequence in the incorrect ARM or Thumb state.
1217           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1218           and also flushes the branch target cache at every context switch.
1219           Note that setting specific bits in the ACTLR register may not be
1220           available in non-secure mode.
1221
1222 config ARM_ERRATA_458693
1223         bool "ARM errata: Processor deadlock when a false hazard is created"
1224         depends on CPU_V7
1225         help
1226           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1227           erratum. For very specific sequences of memory operations, it is
1228           possible for a hazard condition intended for a cache line to instead
1229           be incorrectly associated with a different cache line. This false
1230           hazard might then cause a processor deadlock. The workaround enables
1231           the L1 caching of the NEON accesses and disables the PLD instruction
1232           in the ACTLR register. Note that setting specific bits in the ACTLR
1233           register may not be available in non-secure mode.
1234
1235 config ARM_ERRATA_460075
1236         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1237         depends on CPU_V7
1238         help
1239           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1240           erratum. Any asynchronous access to the L2 cache may encounter a
1241           situation in which recent store transactions to the L2 cache are lost
1242           and overwritten with stale memory contents from external memory. The
1243           workaround disables the write-allocate mode for the L2 cache via the
1244           ACTLR register. Note that setting specific bits in the ACTLR register
1245           may not be available in non-secure mode.
1246
1247 config ARM_ERRATA_742230
1248         bool "ARM errata: DMB operation may be faulty"
1249         depends on CPU_V7 && SMP
1250         help
1251           This option enables the workaround for the 742230 Cortex-A9
1252           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1253           between two write operations may not ensure the correct visibility
1254           ordering of the two writes. This workaround sets a specific bit in
1255           the diagnostic register of the Cortex-A9 which causes the DMB
1256           instruction to behave as a DSB, ensuring the correct behaviour of
1257           the two writes.
1258
1259 config ARM_ERRATA_742231
1260         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1261         depends on CPU_V7 && SMP
1262         help
1263           This option enables the workaround for the 742231 Cortex-A9
1264           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1265           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1266           accessing some data located in the same cache line, may get corrupted
1267           data due to bad handling of the address hazard when the line gets
1268           replaced from one of the CPUs at the same time as another CPU is
1269           accessing it. This workaround sets specific bits in the diagnostic
1270           register of the Cortex-A9 which reduces the linefill issuing
1271           capabilities of the processor.
1272
1273 config PL310_ERRATA_588369
1274         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1275         depends on CACHE_L2X0
1276         help
1277            The PL310 L2 cache controller implements three types of Clean &
1278            Invalidate maintenance operations: by Physical Address
1279            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1280            They are architecturally defined to behave as the execution of a
1281            clean operation followed immediately by an invalidate operation,
1282            both performing to the same memory location. This functionality
1283            is not correctly implemented in PL310 as clean lines are not
1284            invalidated as a result of these operations.
1285
1286 config ARM_ERRATA_720789
1287         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1288         depends on CPU_V7
1289         help
1290           This option enables the workaround for the 720789 Cortex-A9 (prior to
1291           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1292           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1293           As a consequence of this erratum, some TLB entries which should be
1294           invalidated are not, resulting in an incoherency in the system page
1295           tables. The workaround changes the TLB flushing routines to invalidate
1296           entries regardless of the ASID.
1297
1298 config PL310_ERRATA_727915
1299         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1300         depends on CACHE_L2X0
1301         help
1302           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1303           operation (offset 0x7FC). This operation runs in background so that
1304           PL310 can handle normal accesses while it is in progress. Under very
1305           rare circumstances, due to this erratum, write data can be lost when
1306           PL310 treats a cacheable write transaction during a Clean &
1307           Invalidate by Way operation.
1308
1309 config ARM_ERRATA_743622
1310         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1311         depends on CPU_V7
1312         help
1313           This option enables the workaround for the 743622 Cortex-A9
1314           (r2p*) erratum. Under very rare conditions, a faulty
1315           optimisation in the Cortex-A9 Store Buffer may lead to data
1316           corruption. This workaround sets a specific bit in the diagnostic
1317           register of the Cortex-A9 which disables the Store Buffer
1318           optimisation, preventing the defect from occurring. This has no
1319           visible impact on the overall performance or power consumption of the
1320           processor.
1321
1322 config ARM_ERRATA_751472
1323         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1324         depends on CPU_V7
1325         help
1326           This option enables the workaround for the 751472 Cortex-A9 (prior
1327           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1328           completion of a following broadcasted operation if the second
1329           operation is received by a CPU before the ICIALLUIS has completed,
1330           potentially leading to corrupted entries in the cache or TLB.
1331
1332 config PL310_ERRATA_753970
1333         bool "PL310 errata: cache sync operation may be faulty"
1334         depends on CACHE_PL310
1335         help
1336           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1337
1338           Under some condition the effect of cache sync operation on
1339           the store buffer still remains when the operation completes.
1340           This means that the store buffer is always asked to drain and
1341           this prevents it from merging any further writes. The workaround
1342           is to replace the normal offset of cache sync operation (0x730)
1343           by another offset targeting an unmapped PL310 register 0x740.
1344           This has the same effect as the cache sync operation: store buffer
1345           drain and waiting for all buffers empty.
1346
1347 config ARM_ERRATA_754322
1348         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1349         depends on CPU_V7
1350         help
1351           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1352           r3p*) erratum. A speculative memory access may cause a page table walk
1353           which starts prior to an ASID switch but completes afterwards. This
1354           can populate the micro-TLB with a stale entry which may be hit with
1355           the new ASID. This workaround places two dsb instructions in the mm
1356           switching code so that no page table walks can cross the ASID switch.
1357
1358 config ARM_ERRATA_754327
1359         bool "ARM errata: no automatic Store Buffer drain"
1360         depends on CPU_V7 && SMP
1361         help
1362           This option enables the workaround for the 754327 Cortex-A9 (prior to
1363           r2p0) erratum. The Store Buffer does not have any automatic draining
1364           mechanism and therefore a livelock may occur if an external agent
1365           continuously polls a memory location waiting to observe an update.
1366           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1367           written polling loops from denying visibility of updates to memory.
1368
1369 config ARM_ERRATA_364296
1370         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1371         depends on CPU_V6 && !SMP
1372         help
1373           This options enables the workaround for the 364296 ARM1136
1374           r0p2 erratum (possible cache data corruption with
1375           hit-under-miss enabled). It sets the undocumented bit 31 in
1376           the auxiliary control register and the FI bit in the control
1377           register, thus disabling hit-under-miss without putting the
1378           processor into full low interrupt latency mode. ARM11MPCore
1379           is not affected.
1380
1381 config ARM_ERRATA_764369
1382         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1383         depends on CPU_V7 && SMP
1384         help
1385           This option enables the workaround for erratum 764369
1386           affecting Cortex-A9 MPCore with two or more processors (all
1387           current revisions). Under certain timing circumstances, a data
1388           cache line maintenance operation by MVA targeting an Inner
1389           Shareable memory region may fail to proceed up to either the
1390           Point of Coherency or to the Point of Unification of the
1391           system. This workaround adds a DSB instruction before the
1392           relevant cache maintenance functions and sets a specific bit
1393           in the diagnostic control register of the SCU.
1394
1395 config PL310_ERRATA_769419
1396         bool "PL310 errata: no automatic Store Buffer drain"
1397         depends on CACHE_L2X0
1398         help
1399           On revisions of the PL310 prior to r3p2, the Store Buffer does
1400           not automatically drain. This can cause normal, non-cacheable
1401           writes to be retained when the memory system is idle, leading
1402           to suboptimal I/O performance for drivers using coherent DMA.
1403           This option adds a write barrier to the cpu_idle loop so that,
1404           on systems with an outer cache, the store buffer is drained
1405           explicitly.
1406
1407 endmenu
1408
1409 source "arch/arm/common/Kconfig"
1410
1411 menu "Bus support"
1412
1413 config ARM_AMBA
1414         bool
1415
1416 config ISA
1417         bool
1418         help
1419           Find out whether you have ISA slots on your motherboard.  ISA is the
1420           name of a bus system, i.e. the way the CPU talks to the other stuff
1421           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1422           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1423           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1424
1425 # Select ISA DMA controller support
1426 config ISA_DMA
1427         bool
1428         select ISA_DMA_API
1429
1430 # Select ISA DMA interface
1431 config ISA_DMA_API
1432         bool
1433
1434 config PCI
1435         bool "PCI support" if MIGHT_HAVE_PCI
1436         help
1437           Find out whether you have a PCI motherboard. PCI is the name of a
1438           bus system, i.e. the way the CPU talks to the other stuff inside
1439           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1440           VESA. If you have PCI, say Y, otherwise N.
1441
1442 config PCI_DOMAINS
1443         bool
1444         depends on PCI
1445
1446 config PCI_NANOENGINE
1447         bool "BSE nanoEngine PCI support"
1448         depends on SA1100_NANOENGINE
1449         help
1450           Enable PCI on the BSE nanoEngine board.
1451
1452 config PCI_SYSCALL
1453         def_bool PCI
1454
1455 # Select the host bridge type
1456 config PCI_HOST_VIA82C505
1457         bool
1458         depends on PCI && ARCH_SHARK
1459         default y
1460
1461 config PCI_HOST_ITE8152
1462         bool
1463         depends on PCI && MACH_ARMCORE
1464         default y
1465         select DMABOUNCE
1466
1467 source "drivers/pci/Kconfig"
1468
1469 source "drivers/pcmcia/Kconfig"
1470
1471 endmenu
1472
1473 menu "Kernel Features"
1474
1475 source "kernel/time/Kconfig"
1476
1477 config SMP
1478         bool "Symmetric Multi-Processing"
1479         depends on CPU_V6K || CPU_V7
1480         depends on GENERIC_CLOCKEVENTS
1481         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1482                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1483                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1484                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE || ARCH_HIGHBANK || SOC_IMX6Q
1485         depends on MMU
1486         select USE_GENERIC_SMP_HELPERS
1487         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1488         help
1489           This enables support for systems with more than one CPU. If you have
1490           a system with only one CPU, like most personal computers, say N. If
1491           you have a system with more than one CPU, say Y.
1492
1493           If you say N here, the kernel will run on single and multiprocessor
1494           machines, but will use only one CPU of a multiprocessor machine. If
1495           you say Y here, the kernel will run on many, but not all, single
1496           processor machines. On a single processor machine, the kernel will
1497           run faster if you say N here.
1498
1499           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1500           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1501           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1502
1503           If you don't know what to do here, say N.
1504
1505 config SMP_ON_UP
1506         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1507         depends on EXPERIMENTAL
1508         depends on SMP && !XIP_KERNEL
1509         default y
1510         help
1511           SMP kernels contain instructions which fail on non-SMP processors.
1512           Enabling this option allows the kernel to modify itself to make
1513           these instructions safe.  Disabling it allows about 1K of space
1514           savings.
1515
1516           If you don't know what to do here, say Y.
1517
1518 config ARM_CPU_TOPOLOGY
1519         bool "Support cpu topology definition"
1520         depends on SMP && CPU_V7
1521         default y
1522         help
1523           Support ARM cpu topology definition. The MPIDR register defines
1524           affinity between processors which is then used to describe the cpu
1525           topology of an ARM System.
1526
1527 config SCHED_MC
1528         bool "Multi-core scheduler support"
1529         depends on ARM_CPU_TOPOLOGY
1530         help
1531           Multi-core scheduler support improves the CPU scheduler's decision
1532           making when dealing with multi-core CPU chips at a cost of slightly
1533           increased overhead in some places. If unsure say N here.
1534
1535 config SCHED_SMT
1536         bool "SMT scheduler support"
1537         depends on ARM_CPU_TOPOLOGY
1538         help
1539           Improves the CPU scheduler's decision making when dealing with
1540           MultiThreading at a cost of slightly increased overhead in some
1541           places. If unsure say N here.
1542
1543 config HAVE_ARM_SCU
1544         bool
1545         help
1546           This option enables support for the ARM system coherency unit
1547
1548 config HAVE_ARM_TWD
1549         bool
1550         depends on SMP
1551         select TICK_ONESHOT
1552         help
1553           This options enables support for the ARM timer and watchdog unit
1554
1555 choice
1556         prompt "Memory split"
1557         default VMSPLIT_3G
1558         help
1559           Select the desired split between kernel and user memory.
1560
1561           If you are not absolutely sure what you are doing, leave this
1562           option alone!
1563
1564         config VMSPLIT_3G
1565                 bool "3G/1G user/kernel split"
1566         config VMSPLIT_2G
1567                 bool "2G/2G user/kernel split"
1568         config VMSPLIT_1G
1569                 bool "1G/3G user/kernel split"
1570 endchoice
1571
1572 config PAGE_OFFSET
1573         hex
1574         default 0x40000000 if VMSPLIT_1G
1575         default 0x80000000 if VMSPLIT_2G
1576         default 0xC0000000
1577
1578 config NR_CPUS
1579         int "Maximum number of CPUs (2-32)"
1580         range 2 32
1581         depends on SMP
1582         default "4"
1583
1584 config HOTPLUG_CPU
1585         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1586         depends on SMP && HOTPLUG && EXPERIMENTAL
1587         help
1588           Say Y here to experiment with turning CPUs off and on.  CPUs
1589           can be controlled through /sys/devices/system/cpu.
1590
1591 config LOCAL_TIMERS
1592         bool "Use local timer interrupts"
1593         depends on SMP
1594         default y
1595         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1596         help
1597           Enable support for local timers on SMP platforms, rather then the
1598           legacy IPI broadcast method.  Local timers allows the system
1599           accounting to be spread across the timer interval, preventing a
1600           "thundering herd" at every timer tick.
1601
1602 source kernel/Kconfig.preempt
1603
1604 config HZ
1605         int
1606         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1607                 ARCH_S5PV210 || ARCH_EXYNOS4
1608         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1609         default AT91_TIMER_HZ if ARCH_AT91
1610         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1611         default 100
1612
1613 config THUMB2_KERNEL
1614         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1615         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1616         select AEABI
1617         select ARM_ASM_UNIFIED
1618         select ARM_UNWIND
1619         help
1620           By enabling this option, the kernel will be compiled in
1621           Thumb-2 mode. A compiler/assembler that understand the unified
1622           ARM-Thumb syntax is needed.
1623
1624           If unsure, say N.
1625
1626 config THUMB2_AVOID_R_ARM_THM_JUMP11
1627         bool "Work around buggy Thumb-2 short branch relocations in gas"
1628         depends on THUMB2_KERNEL && MODULES
1629         default y
1630         help
1631           Various binutils versions can resolve Thumb-2 branches to
1632           locally-defined, preemptible global symbols as short-range "b.n"
1633           branch instructions.
1634
1635           This is a problem, because there's no guarantee the final
1636           destination of the symbol, or any candidate locations for a
1637           trampoline, are within range of the branch.  For this reason, the
1638           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1639           relocation in modules at all, and it makes little sense to add
1640           support.
1641
1642           The symptom is that the kernel fails with an "unsupported
1643           relocation" error when loading some modules.
1644
1645           Until fixed tools are available, passing
1646           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1647           code which hits this problem, at the cost of a bit of extra runtime
1648           stack usage in some cases.
1649
1650           The problem is described in more detail at:
1651               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1652
1653           Only Thumb-2 kernels are affected.
1654
1655           Unless you are sure your tools don't have this problem, say Y.
1656
1657 config ARM_ASM_UNIFIED
1658         bool
1659
1660 config AEABI
1661         bool "Use the ARM EABI to compile the kernel"
1662         help
1663           This option allows for the kernel to be compiled using the latest
1664           ARM ABI (aka EABI).  This is only useful if you are using a user
1665           space environment that is also compiled with EABI.
1666
1667           Since there are major incompatibilities between the legacy ABI and
1668           EABI, especially with regard to structure member alignment, this
1669           option also changes the kernel syscall calling convention to
1670           disambiguate both ABIs and allow for backward compatibility support
1671           (selected with CONFIG_OABI_COMPAT).
1672
1673           To use this you need GCC version 4.0.0 or later.
1674
1675 config OABI_COMPAT
1676         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1677         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1678         default y
1679         help
1680           This option preserves the old syscall interface along with the
1681           new (ARM EABI) one. It also provides a compatibility layer to
1682           intercept syscalls that have structure arguments which layout
1683           in memory differs between the legacy ABI and the new ARM EABI
1684           (only for non "thumb" binaries). This option adds a tiny
1685           overhead to all syscalls and produces a slightly larger kernel.
1686           If you know you'll be using only pure EABI user space then you
1687           can say N here. If this option is not selected and you attempt
1688           to execute a legacy ABI binary then the result will be
1689           UNPREDICTABLE (in fact it can be predicted that it won't work
1690           at all). If in doubt say Y.
1691
1692 config ARCH_HAS_HOLES_MEMORYMODEL
1693         bool
1694
1695 config ARCH_SPARSEMEM_ENABLE
1696         bool
1697
1698 config ARCH_SPARSEMEM_DEFAULT
1699         def_bool ARCH_SPARSEMEM_ENABLE
1700
1701 config ARCH_SELECT_MEMORY_MODEL
1702         def_bool ARCH_SPARSEMEM_ENABLE
1703
1704 config HAVE_ARCH_PFN_VALID
1705         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1706
1707 config HIGHMEM
1708         bool "High Memory Support"
1709         depends on MMU
1710         help
1711           The address space of ARM processors is only 4 Gigabytes large
1712           and it has to accommodate user address space, kernel address
1713           space as well as some memory mapped IO. That means that, if you
1714           have a large amount of physical memory and/or IO, not all of the
1715           memory can be "permanently mapped" by the kernel. The physical
1716           memory that is not permanently mapped is called "high memory".
1717
1718           Depending on the selected kernel/user memory split, minimum
1719           vmalloc space and actual amount of RAM, you may not need this
1720           option which should result in a slightly faster kernel.
1721
1722           If unsure, say n.
1723
1724 config HIGHPTE
1725         bool "Allocate 2nd-level pagetables from highmem"
1726         depends on HIGHMEM
1727
1728 config HW_PERF_EVENTS
1729         bool "Enable hardware performance counter support for perf events"
1730         depends on PERF_EVENTS && CPU_HAS_PMU
1731         default y
1732         help
1733           Enable hardware performance counter support for perf events. If
1734           disabled, perf events will use software events only.
1735
1736 source "mm/Kconfig"
1737
1738 config FORCE_MAX_ZONEORDER
1739         int "Maximum zone order" if ARCH_SHMOBILE
1740         range 11 64 if ARCH_SHMOBILE
1741         default "9" if SA1111
1742         default "11"
1743         help
1744           The kernel memory allocator divides physically contiguous memory
1745           blocks into "zones", where each zone is a power of two number of
1746           pages.  This option selects the largest power of two that the kernel
1747           keeps in the memory allocator.  If you need to allocate very large
1748           blocks of physically contiguous memory, then you may need to
1749           increase this value.
1750
1751           This config option is actually maximum order plus one. For example,
1752           a value of 11 means that the largest free memory block is 2^10 pages.
1753
1754 config LEDS
1755         bool "Timer and CPU usage LEDs"
1756         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1757                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1758                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1759                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1760                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1761                    ARCH_AT91 || ARCH_DAVINCI || \
1762                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1763         help
1764           If you say Y here, the LEDs on your machine will be used
1765           to provide useful information about your current system status.
1766
1767           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1768           be able to select which LEDs are active using the options below. If
1769           you are compiling a kernel for the EBSA-110 or the LART however, the
1770           red LED will simply flash regularly to indicate that the system is
1771           still functional. It is safe to say Y here if you have a CATS
1772           system, but the driver will do nothing.
1773
1774 config LEDS_TIMER
1775         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1776                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1777                             || MACH_OMAP_PERSEUS2
1778         depends on LEDS
1779         depends on !GENERIC_CLOCKEVENTS
1780         default y if ARCH_EBSA110
1781         help
1782           If you say Y here, one of the system LEDs (the green one on the
1783           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1784           will flash regularly to indicate that the system is still
1785           operational. This is mainly useful to kernel hackers who are
1786           debugging unstable kernels.
1787
1788           The LART uses the same LED for both Timer LED and CPU usage LED
1789           functions. You may choose to use both, but the Timer LED function
1790           will overrule the CPU usage LED.
1791
1792 config LEDS_CPU
1793         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1794                         !ARCH_OMAP) \
1795                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1796                         || MACH_OMAP_PERSEUS2
1797         depends on LEDS
1798         help
1799           If you say Y here, the red LED will be used to give a good real
1800           time indication of CPU usage, by lighting whenever the idle task
1801           is not currently executing.
1802
1803           The LART uses the same LED for both Timer LED and CPU usage LED
1804           functions. You may choose to use both, but the Timer LED function
1805           will overrule the CPU usage LED.
1806
1807 config ALIGNMENT_TRAP
1808         bool "Enable alignment trap"
1809         depends on CPU_CP15_MMU
1810         default y if !ARCH_EBSA110
1811         select HAVE_PROC_CPU if PROC_FS
1812         help
1813           ARM processors cannot fetch/store information which is not
1814           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1815           address divisible by 4. On 32-bit ARM processors, these non-aligned
1816           fetch/store instructions will be emulated in software if you say
1817           here, which has a severe performance impact. This is necessary for
1818           correct operation of some network protocols. With an IP-only
1819           configuration it is safe to say N, otherwise say Y.
1820
1821 config UACCESS_WITH_MEMCPY
1822         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1823         depends on MMU && EXPERIMENTAL
1824         default y if CPU_FEROCEON
1825         help
1826           Implement faster copy_to_user and clear_user methods for CPU
1827           cores where a 8-word STM instruction give significantly higher
1828           memory write throughput than a sequence of individual 32bit stores.
1829
1830           A possible side effect is a slight increase in scheduling latency
1831           between threads sharing the same address space if they invoke
1832           such copy operations with large buffers.
1833
1834           However, if the CPU data cache is using a write-allocate mode,
1835           this option is unlikely to provide any performance gain.
1836
1837 config SECCOMP
1838         bool
1839         prompt "Enable seccomp to safely compute untrusted bytecode"
1840         ---help---
1841           This kernel feature is useful for number crunching applications
1842           that may need to compute untrusted bytecode during their
1843           execution. By using pipes or other transports made available to
1844           the process as file descriptors supporting the read/write
1845           syscalls, it's possible to isolate those applications in
1846           their own address space using seccomp. Once seccomp is
1847           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1848           and the task is only allowed to execute a few safe syscalls
1849           defined by each seccomp mode.
1850
1851 config CC_STACKPROTECTOR
1852         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1853         depends on EXPERIMENTAL
1854         help
1855           This option turns on the -fstack-protector GCC feature. This
1856           feature puts, at the beginning of functions, a canary value on
1857           the stack just before the return address, and validates
1858           the value just before actually returning.  Stack based buffer
1859           overflows (that need to overwrite this return address) now also
1860           overwrite the canary, which gets detected and the attack is then
1861           neutralized via a kernel panic.
1862           This feature requires gcc version 4.2 or above.
1863
1864 config DEPRECATED_PARAM_STRUCT
1865         bool "Provide old way to pass kernel parameters"
1866         help
1867           This was deprecated in 2001 and announced to live on for 5 years.
1868           Some old boot loaders still use this way.
1869
1870 config CPU_V7_SYSFS
1871         bool
1872         depends on CPU_V7 && SYSFS
1873         default y
1874
1875 endmenu
1876
1877 menu "Boot options"
1878
1879 config USE_OF
1880         bool "Flattened Device Tree support"
1881         select OF
1882         select OF_EARLY_FLATTREE
1883         select IRQ_DOMAIN
1884         help
1885           Include support for flattened device tree machine descriptions.
1886
1887 # Compressed boot loader in ROM.  Yes, we really want to ask about
1888 # TEXT and BSS so we preserve their values in the config files.
1889 config ZBOOT_ROM_TEXT
1890         hex "Compressed ROM boot loader base address"
1891         default "0"
1892         help
1893           The physical address at which the ROM-able zImage is to be
1894           placed in the target.  Platforms which normally make use of
1895           ROM-able zImage formats normally set this to a suitable
1896           value in their defconfig file.
1897
1898           If ZBOOT_ROM is not enabled, this has no effect.
1899
1900 config ZBOOT_ROM_BSS
1901         hex "Compressed ROM boot loader BSS address"
1902         default "0"
1903         help
1904           The base address of an area of read/write memory in the target
1905           for the ROM-able zImage which must be available while the
1906           decompressor is running. It must be large enough to hold the
1907           entire decompressed kernel plus an additional 128 KiB.
1908           Platforms which normally make use of ROM-able zImage formats
1909           normally set this to a suitable value in their defconfig file.
1910
1911           If ZBOOT_ROM is not enabled, this has no effect.
1912
1913 config ZBOOT_ROM
1914         bool "Compressed boot loader in ROM/flash"
1915         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1916         help
1917           Say Y here if you intend to execute your compressed kernel image
1918           (zImage) directly from ROM or flash.  If unsure, say N.
1919
1920 choice
1921         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1922         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1923         default ZBOOT_ROM_NONE
1924         help
1925           Include experimental SD/MMC loading code in the ROM-able zImage.
1926           With this enabled it is possible to write the the ROM-able zImage
1927           kernel image to an MMC or SD card and boot the kernel straight
1928           from the reset vector. At reset the processor Mask ROM will load
1929           the first part of the the ROM-able zImage which in turn loads the
1930           rest the kernel image to RAM.
1931
1932 config ZBOOT_ROM_NONE
1933         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1934         help
1935           Do not load image from SD or MMC
1936
1937 config ZBOOT_ROM_MMCIF
1938         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1939         help
1940           Load image from MMCIF hardware block.
1941
1942 config ZBOOT_ROM_SH_MOBILE_SDHI
1943         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1944         help
1945           Load image from SDHI hardware block
1946
1947 endchoice
1948
1949 config ARM_APPENDED_DTB
1950         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1951         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1952         help
1953           With this option, the boot code will look for a device tree binary
1954           (DTB) appended to zImage
1955           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1956
1957           This is meant as a backward compatibility convenience for those
1958           systems with a bootloader that can't be upgraded to accommodate
1959           the documented boot protocol using a device tree.
1960
1961           Beware that there is very little in terms of protection against
1962           this option being confused by leftover garbage in memory that might
1963           look like a DTB header after a reboot if no actual DTB is appended
1964           to zImage.  Do not leave this option active in a production kernel
1965           if you don't intend to always append a DTB.  Proper passing of the
1966           location into r2 of a bootloader provided DTB is always preferable
1967           to this option.
1968
1969 config ARM_ATAG_DTB_COMPAT
1970         bool "Supplement the appended DTB with traditional ATAG information"
1971         depends on ARM_APPENDED_DTB
1972         help
1973           Some old bootloaders can't be updated to a DTB capable one, yet
1974           they provide ATAGs with memory configuration, the ramdisk address,
1975           the kernel cmdline string, etc.  Such information is dynamically
1976           provided by the bootloader and can't always be stored in a static
1977           DTB.  To allow a device tree enabled kernel to be used with such
1978           bootloaders, this option allows zImage to extract the information
1979           from the ATAG list and store it at run time into the appended DTB.
1980
1981 config CMDLINE
1982         string "Default kernel command string"
1983         default ""
1984         help
1985           On some architectures (EBSA110 and CATS), there is currently no way
1986           for the boot loader to pass arguments to the kernel. For these
1987           architectures, you should supply some command-line options at build
1988           time by entering them here. As a minimum, you should specify the
1989           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1990
1991 choice
1992         prompt "Kernel command line type" if CMDLINE != ""
1993         default CMDLINE_FROM_BOOTLOADER
1994
1995 config CMDLINE_FROM_BOOTLOADER
1996         bool "Use bootloader kernel arguments if available"
1997         help
1998           Uses the command-line options passed by the boot loader. If
1999           the boot loader doesn't provide any, the default kernel command
2000           string provided in CMDLINE will be used.
2001
2002 config CMDLINE_EXTEND
2003         bool "Extend bootloader kernel arguments"
2004         help
2005           The command-line arguments provided by the boot loader will be
2006           appended to the default kernel command string.
2007
2008 config CMDLINE_FORCE
2009         bool "Always use the default kernel command string"
2010         help
2011           Always use the default kernel command string, even if the boot
2012           loader passes other arguments to the kernel.
2013           This is useful if you cannot or don't want to change the
2014           command-line options your boot loader passes to the kernel.
2015 endchoice
2016
2017 config XIP_KERNEL
2018         bool "Kernel Execute-In-Place from ROM"
2019         depends on !ZBOOT_ROM
2020         help
2021           Execute-In-Place allows the kernel to run from non-volatile storage
2022           directly addressable by the CPU, such as NOR flash. This saves RAM
2023           space since the text section of the kernel is not loaded from flash
2024           to RAM.  Read-write sections, such as the data section and stack,
2025           are still copied to RAM.  The XIP kernel is not compressed since
2026           it has to run directly from flash, so it will take more space to
2027           store it.  The flash address used to link the kernel object files,
2028           and for storing it, is configuration dependent. Therefore, if you
2029           say Y here, you must know the proper physical address where to
2030           store the kernel image depending on your own flash memory usage.
2031
2032           Also note that the make target becomes "make xipImage" rather than
2033           "make zImage" or "make Image".  The final kernel binary to put in
2034           ROM memory will be arch/arm/boot/xipImage.
2035
2036           If unsure, say N.
2037
2038 config XIP_PHYS_ADDR
2039         hex "XIP Kernel Physical Location"
2040         depends on XIP_KERNEL
2041         default "0x00080000"
2042         help
2043           This is the physical address in your flash memory the kernel will
2044           be linked for and stored to.  This address is dependent on your
2045           own flash usage.
2046
2047 config KEXEC
2048         bool "Kexec system call (EXPERIMENTAL)"
2049         depends on EXPERIMENTAL
2050         help
2051           kexec is a system call that implements the ability to shutdown your
2052           current kernel, and to start another kernel.  It is like a reboot
2053           but it is independent of the system firmware.   And like a reboot
2054           you can start any kernel with it, not just Linux.
2055
2056           It is an ongoing process to be certain the hardware in a machine
2057           is properly shutdown, so do not be surprised if this code does not
2058           initially work for you.  It may help to enable device hotplugging
2059           support.
2060
2061 config ATAGS_PROC
2062         bool "Export atags in procfs"
2063         depends on KEXEC
2064         default y
2065         help
2066           Should the atags used to boot the kernel be exported in an "atags"
2067           file in procfs. Useful with kexec.
2068
2069 config CRASH_DUMP
2070         bool "Build kdump crash kernel (EXPERIMENTAL)"
2071         depends on EXPERIMENTAL
2072         help
2073           Generate crash dump after being started by kexec. This should
2074           be normally only set in special crash dump kernels which are
2075           loaded in the main kernel with kexec-tools into a specially
2076           reserved region and then later executed after a crash by
2077           kdump/kexec. The crash dump kernel must be compiled to a
2078           memory address not used by the main kernel
2079
2080           For more details see Documentation/kdump/kdump.txt
2081
2082 config AUTO_ZRELADDR
2083         bool "Auto calculation of the decompressed kernel image address"
2084         depends on !ZBOOT_ROM && !ARCH_U300
2085         help
2086           ZRELADDR is the physical address where the decompressed kernel
2087           image will be placed. If AUTO_ZRELADDR is selected, the address
2088           will be determined at run-time by masking the current IP with
2089           0xf8000000. This assumes the zImage being placed in the first 128MB
2090           from start of memory.
2091
2092 endmenu
2093
2094 menu "CPU Power Management"
2095
2096 if ARCH_HAS_CPUFREQ
2097
2098 source "drivers/cpufreq/Kconfig"
2099
2100 config CPU_FREQ_IMX
2101         tristate "CPUfreq driver for i.MX CPUs"
2102         depends on ARCH_MXC && CPU_FREQ
2103         select CPU_FREQ_TABLE
2104         help
2105           This enables the CPUfreq driver for i.MX CPUs.
2106
2107 config CPU_FREQ_SA1100
2108         bool
2109
2110 config CPU_FREQ_SA1110
2111         bool
2112
2113 config CPU_FREQ_INTEGRATOR
2114         tristate "CPUfreq driver for ARM Integrator CPUs"
2115         depends on ARCH_INTEGRATOR && CPU_FREQ
2116         default y
2117         help
2118           This enables the CPUfreq driver for ARM Integrator CPUs.
2119
2120           For details, take a look at <file:Documentation/cpu-freq>.
2121
2122           If in doubt, say Y.
2123
2124 config CPU_FREQ_PXA
2125         bool
2126         depends on CPU_FREQ && ARCH_PXA && PXA25x
2127         default y
2128         select CPU_FREQ_TABLE
2129         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2130
2131 config CPU_FREQ_S3C
2132         bool
2133         help
2134           Internal configuration node for common cpufreq on Samsung SoC
2135
2136 config CPU_FREQ_S3C24XX
2137         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2138         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
2139         select CPU_FREQ_S3C
2140         help
2141           This enables the CPUfreq driver for the Samsung S3C24XX family
2142           of CPUs.
2143
2144           For details, take a look at <file:Documentation/cpu-freq>.
2145
2146           If in doubt, say N.
2147
2148 config CPU_FREQ_S3C24XX_PLL
2149         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2150         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2151         help
2152           Compile in support for changing the PLL frequency from the
2153           S3C24XX series CPUfreq driver. The PLL takes time to settle
2154           after a frequency change, so by default it is not enabled.
2155
2156           This also means that the PLL tables for the selected CPU(s) will
2157           be built which may increase the size of the kernel image.
2158
2159 config CPU_FREQ_S3C24XX_DEBUG
2160         bool "Debug CPUfreq Samsung driver core"
2161         depends on CPU_FREQ_S3C24XX
2162         help
2163           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2164
2165 config CPU_FREQ_S3C24XX_IODEBUG
2166         bool "Debug CPUfreq Samsung driver IO timing"
2167         depends on CPU_FREQ_S3C24XX
2168         help
2169           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2170
2171 config CPU_FREQ_S3C24XX_DEBUGFS
2172         bool "Export debugfs for CPUFreq"
2173         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2174         help
2175           Export status information via debugfs.
2176
2177 endif
2178
2179 source "drivers/cpuidle/Kconfig"
2180
2181 endmenu
2182
2183 menu "Floating point emulation"
2184
2185 comment "At least one emulation must be selected"
2186
2187 config FPE_NWFPE
2188         bool "NWFPE math emulation"
2189         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2190         ---help---
2191           Say Y to include the NWFPE floating point emulator in the kernel.
2192           This is necessary to run most binaries. Linux does not currently
2193           support floating point hardware so you need to say Y here even if
2194           your machine has an FPA or floating point co-processor podule.
2195
2196           You may say N here if you are going to load the Acorn FPEmulator
2197           early in the bootup.
2198
2199 config FPE_NWFPE_XP
2200         bool "Support extended precision"
2201         depends on FPE_NWFPE
2202         help
2203           Say Y to include 80-bit support in the kernel floating-point
2204           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2205           Note that gcc does not generate 80-bit operations by default,
2206           so in most cases this option only enlarges the size of the
2207           floating point emulator without any good reason.
2208
2209           You almost surely want to say N here.
2210
2211 config FPE_FASTFPE
2212         bool "FastFPE math emulation (EXPERIMENTAL)"
2213         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2214         ---help---
2215           Say Y here to include the FAST floating point emulator in the kernel.
2216           This is an experimental much faster emulator which now also has full
2217           precision for the mantissa.  It does not support any exceptions.
2218           It is very simple, and approximately 3-6 times faster than NWFPE.
2219
2220           It should be sufficient for most programs.  It may be not suitable
2221           for scientific calculations, but you have to check this for yourself.
2222           If you do not feel you need a faster FP emulation you should better
2223           choose NWFPE.
2224
2225 config VFP
2226         bool "VFP-format floating point maths"
2227         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2228         help
2229           Say Y to include VFP support code in the kernel. This is needed
2230           if your hardware includes a VFP unit.
2231
2232           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2233           release notes and additional status information.
2234
2235           Say N if your target does not have VFP hardware.
2236
2237 config VFPv3
2238         bool
2239         depends on VFP
2240         default y if CPU_V7
2241
2242 config NEON
2243         bool "Advanced SIMD (NEON) Extension support"
2244         depends on VFPv3 && CPU_V7
2245         help
2246           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2247           Extension.
2248
2249 endmenu
2250
2251 menu "Userspace binary formats"
2252
2253 source "fs/Kconfig.binfmt"
2254
2255 config ARTHUR
2256         tristate "RISC OS personality"
2257         depends on !AEABI
2258         help
2259           Say Y here to include the kernel code necessary if you want to run
2260           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2261           experimental; if this sounds frightening, say N and sleep in peace.
2262           You can also say M here to compile this support as a module (which
2263           will be called arthur).
2264
2265 endmenu
2266
2267 menu "Power management options"
2268
2269 source "kernel/power/Kconfig"
2270
2271 config ARCH_SUSPEND_POSSIBLE
2272         depends on !ARCH_S5PC100
2273         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2274                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2275         def_bool y
2276
2277 config ARM_CPU_SUSPEND
2278         def_bool PM_SLEEP
2279
2280 endmenu
2281
2282 source "net/Kconfig"
2283
2284 source "drivers/Kconfig"
2285
2286 source "fs/Kconfig"
2287
2288 source "arch/arm/Kconfig.debug"
2289
2290 source "security/Kconfig"
2291
2292 source "crypto/Kconfig"
2293
2294 source "lib/Kconfig"