[XTENSA] Add support for configurable registers and coprocessors
authorChris Zankel <chris@zankel.net>
Tue, 12 Feb 2008 21:17:07 +0000 (13:17 -0800)
committerChris Zankel <chris@zankel.net>
Thu, 14 Feb 2008 01:41:43 +0000 (17:41 -0800)
The Xtensa architecture allows to define custom instructions and
registers. Registers that are bound to a coprocessor are only
accessible if the corresponding enable bit is set, which allows
to implement a 'lazy' context switch mechanism. Other registers
needs to be saved and restore at the time of the context switch
or during interrupt handling.

This patch adds support for these additional states:

- save and restore registers that are used by the compiler upon
  interrupt entry and exit.
- context switch additional registers unbound to any coprocessor
- 'lazy' context switch of registers bound to a coprocessor
- ptrace interface to provide access to additional registers
- update configuration files in include/asm-xtensa/variant-fsf

Signed-off-by: Chris Zankel <chris@zankel.net>

No differences found