Revert "drm/radeon: call hpd_irq_event on resume"
[pandora-kernel.git] / drivers / gpu / drm / radeon / radeon_agp.c
1 /*
2  * Copyright 2008 Red Hat Inc.
3  * Copyright 2009 Jerome Glisse.
4  *
5  * Permission is hereby granted, free of charge, to any person obtaining a
6  * copy of this software and associated documentation files (the "Software"),
7  * to deal in the Software without restriction, including without limitation
8  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
9  * and/or sell copies of the Software, and to permit persons to whom the
10  * Software is furnished to do so, subject to the following conditions:
11  *
12  * The above copyright notice and this permission notice shall be included in
13  * all copies or substantial portions of the Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
16  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
17  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
18  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
19  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
20  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
21  * OTHER DEALINGS IN THE SOFTWARE.
22  *
23  * Authors:
24  *    Dave Airlie
25  *    Jerome Glisse <glisse@freedesktop.org>
26  */
27 #include "drmP.h"
28 #include "drm.h"
29 #include "radeon.h"
30 #include "radeon_drm.h"
31
32 #if __OS_HAS_AGP
33
34 struct radeon_agpmode_quirk {
35         u32 hostbridge_vendor;
36         u32 hostbridge_device;
37         u32 chip_vendor;
38         u32 chip_device;
39         u32 subsys_vendor;
40         u32 subsys_device;
41         u32 default_mode;
42 };
43
44 static struct radeon_agpmode_quirk radeon_agpmode_quirk_list[] = {
45         /* Intel E7505 Memory Controller Hub / RV350 AR [Radeon 9600XT] Needs AGPMode 4 (deb #515326) */
46         { PCI_VENDOR_ID_INTEL, 0x2550, PCI_VENDOR_ID_ATI, 0x4152, 0x1458, 0x4038, 4},
47         /* Intel 82865G/PE/P DRAM Controller/Host-Hub / Mobility 9800 Needs AGPMode 4 (deb #462590) */
48         { PCI_VENDOR_ID_INTEL, 0x2570, PCI_VENDOR_ID_ATI, 0x4a4e, PCI_VENDOR_ID_DELL, 0x5106, 4},
49         /* Intel 82865G/PE/P DRAM Controller/Host-Hub / RV280 [Radeon 9200 SE] Needs AGPMode 4 (lp #300304) */
50         { PCI_VENDOR_ID_INTEL, 0x2570, PCI_VENDOR_ID_ATI, 0x5964,
51                 0x148c, 0x2073, 4},
52         /* Intel 82855PM Processor to I/O Controller / Mobility M6 LY Needs AGPMode 1 (deb #467235) */
53         { PCI_VENDOR_ID_INTEL, 0x3340, PCI_VENDOR_ID_ATI, 0x4c59,
54                 PCI_VENDOR_ID_IBM, 0x052f, 1},
55         /* Intel 82855PM host bridge / Mobility 9600 M10 RV350 Needs AGPMode 1 (lp #195051) */
56         { PCI_VENDOR_ID_INTEL, 0x3340, PCI_VENDOR_ID_ATI, 0x4e50,
57                 PCI_VENDOR_ID_IBM, 0x0550, 1},
58         /* Intel 82855PM host bridge / Mobility M7 needs AGPMode 1 */
59         { PCI_VENDOR_ID_INTEL, 0x3340, PCI_VENDOR_ID_ATI, 0x4c57,
60                 PCI_VENDOR_ID_IBM, 0x0530, 1},
61         /* Intel 82855PM host bridge / FireGL Mobility T2 RV350 Needs AGPMode 2 (fdo #20647) */
62         { PCI_VENDOR_ID_INTEL, 0x3340, PCI_VENDOR_ID_ATI, 0x4e54,
63                 PCI_VENDOR_ID_IBM, 0x054f, 2},
64         /* Intel 82855PM host bridge / Mobility M9+ / VaioPCG-V505DX Needs AGPMode 2 (fdo #17928) */
65         { PCI_VENDOR_ID_INTEL, 0x3340, PCI_VENDOR_ID_ATI, 0x5c61,
66                 PCI_VENDOR_ID_SONY, 0x816b, 2},
67         /* Intel 82855PM Processor to I/O Controller / Mobility M9+ Needs AGPMode 8 (phoronix forum) */
68         { PCI_VENDOR_ID_INTEL, 0x3340, PCI_VENDOR_ID_ATI, 0x5c61,
69                 PCI_VENDOR_ID_SONY, 0x8195, 8},
70         /* Intel 82830 830 Chipset Host Bridge / Mobility M6 LY Needs AGPMode 2 (fdo #17360)*/
71         { PCI_VENDOR_ID_INTEL, 0x3575, PCI_VENDOR_ID_ATI, 0x4c59,
72                 PCI_VENDOR_ID_DELL, 0x00e3, 2},
73         /* Intel 82852/82855 host bridge / Mobility FireGL 9000 RV250 Needs AGPMode 1 (lp #296617) */
74         { PCI_VENDOR_ID_INTEL, 0x3580, PCI_VENDOR_ID_ATI, 0x4c66,
75                 PCI_VENDOR_ID_DELL, 0x0149, 1},
76         /* Intel 82855PM host bridge / Mobility FireGL 9000 RV250 Needs AGPMode 1 for suspend/resume */
77         { PCI_VENDOR_ID_INTEL, 0x3340, PCI_VENDOR_ID_ATI, 0x4c66,
78                 PCI_VENDOR_ID_IBM, 0x0531, 1},
79         /* Intel 82852/82855 host bridge / Mobility 9600 M10 RV350 Needs AGPMode 1 (deb #467460) */
80         { PCI_VENDOR_ID_INTEL, 0x3580, PCI_VENDOR_ID_ATI, 0x4e50,
81                 0x1025, 0x0061, 1},
82         /* Intel 82852/82855 host bridge / Mobility 9600 M10 RV350 Needs AGPMode 1 (lp #203007) */
83         { PCI_VENDOR_ID_INTEL, 0x3580, PCI_VENDOR_ID_ATI, 0x4e50,
84                 0x1025, 0x0064, 1},
85         /* Intel 82852/82855 host bridge / Mobility 9600 M10 RV350 Needs AGPMode 1 (lp #141551) */
86         { PCI_VENDOR_ID_INTEL, 0x3580, PCI_VENDOR_ID_ATI, 0x4e50,
87                 PCI_VENDOR_ID_ASUSTEK, 0x1942, 1},
88         /* Intel 82852/82855 host bridge / Mobility 9600/9700 Needs AGPMode 1 (deb #510208) */
89         { PCI_VENDOR_ID_INTEL, 0x3580, PCI_VENDOR_ID_ATI, 0x4e50,
90                 0x10cf, 0x127f, 1},
91         /* ASRock K7VT4A+ AGP 8x / ATI Radeon 9250 AGP Needs AGPMode 4 (lp #133192) */
92         { 0x1849, 0x3189, PCI_VENDOR_ID_ATI, 0x5960,
93                 0x1787, 0x5960, 4},
94         /* VIA K8M800 Host Bridge / RV280 [Radeon 9200 PRO] Needs AGPMode 4 (fdo #12544) */
95         { PCI_VENDOR_ID_VIA, 0x0204, PCI_VENDOR_ID_ATI, 0x5960,
96                 0x17af, 0x2020, 4},
97         /* VIA KT880 Host Bridge / RV350 [Radeon 9550] Needs AGPMode 4 (fdo #19981) */
98         { PCI_VENDOR_ID_VIA, 0x0269, PCI_VENDOR_ID_ATI, 0x4153,
99                 PCI_VENDOR_ID_ASUSTEK, 0x003c, 4},
100         /* VIA VT8363 Host Bridge / R200 QL [Radeon 8500] Needs AGPMode 2 (lp #141551) */
101         { PCI_VENDOR_ID_VIA, 0x0305, PCI_VENDOR_ID_ATI, 0x514c,
102                 PCI_VENDOR_ID_ATI, 0x013a, 2},
103         /* VIA VT82C693A Host Bridge / RV280 [Radeon 9200 PRO] Needs AGPMode 2 (deb #515512) */
104         { PCI_VENDOR_ID_VIA, 0x0691, PCI_VENDOR_ID_ATI, 0x5960,
105                 PCI_VENDOR_ID_ASUSTEK, 0x004c, 2},
106         /* VIA VT82C693A Host Bridge / RV280 [Radeon 9200 PRO] Needs AGPMode 2 */
107         { PCI_VENDOR_ID_VIA, 0x0691, PCI_VENDOR_ID_ATI, 0x5960,
108                 PCI_VENDOR_ID_ASUSTEK, 0x0054, 2},
109         /* VIA VT8377 Host Bridge / R200 QM [Radeon 9100] Needs AGPMode 4 (deb #461144) */
110         { PCI_VENDOR_ID_VIA, 0x3189, PCI_VENDOR_ID_ATI, 0x514d,
111                 0x174b, 0x7149, 4},
112         /* VIA VT8377 Host Bridge / RV280 [Radeon 9200 PRO] Needs AGPMode 4 (lp #312693) */
113         { PCI_VENDOR_ID_VIA, 0x3189, PCI_VENDOR_ID_ATI, 0x5960,
114                 0x1462, 0x0380, 4},
115         /* VIA VT8377 Host Bridge / RV280 Needs AGPMode 4 (ati ML) */
116         { PCI_VENDOR_ID_VIA, 0x3189, PCI_VENDOR_ID_ATI, 0x5964,
117                 0x148c, 0x2073, 4},
118         /* ATI Host Bridge / RV280 [M9+] Needs AGPMode 1 (phoronix forum) */
119         { PCI_VENDOR_ID_ATI, 0xcbb2, PCI_VENDOR_ID_ATI, 0x5c61,
120                 PCI_VENDOR_ID_SONY, 0x8175, 1},
121         /* HP Host Bridge / R300 [FireGL X1] Needs AGPMode 2 (fdo #7770) */
122         { PCI_VENDOR_ID_HP, 0x122e, PCI_VENDOR_ID_ATI, 0x4e47,
123                 PCI_VENDOR_ID_ATI, 0x0152, 2},
124         { 0, 0, 0, 0, 0, 0, 0 },
125 };
126 #endif
127
128 int radeon_agp_init(struct radeon_device *rdev)
129 {
130 #if __OS_HAS_AGP
131         struct radeon_agpmode_quirk *p = radeon_agpmode_quirk_list;
132         struct drm_agp_mode mode;
133         struct drm_agp_info info;
134         uint32_t agp_status;
135         int default_mode;
136         bool is_v3;
137         int ret;
138
139         /* Acquire AGP. */
140         ret = drm_agp_acquire(rdev->ddev);
141         if (ret) {
142                 DRM_ERROR("Unable to acquire AGP: %d\n", ret);
143                 return ret;
144         }
145
146         ret = drm_agp_info(rdev->ddev, &info);
147         if (ret) {
148                 drm_agp_release(rdev->ddev);
149                 DRM_ERROR("Unable to get AGP info: %d\n", ret);
150                 return ret;
151         }
152
153         if (rdev->ddev->agp->agp_info.aper_size < 32) {
154                 drm_agp_release(rdev->ddev);
155                 dev_warn(rdev->dev, "AGP aperture too small (%zuM) "
156                         "need at least 32M, disabling AGP\n",
157                         rdev->ddev->agp->agp_info.aper_size);
158                 return -EINVAL;
159         }
160
161         mode.mode = info.mode;
162         /* chips with the agp to pcie bridge don't have the AGP_STATUS register
163          * Just use the whatever mode the host sets up.
164          */
165         if (rdev->family <= CHIP_RV350)
166                 agp_status = (RREG32(RADEON_AGP_STATUS) | RADEON_AGPv3_MODE) & mode.mode;
167         else
168                 agp_status = mode.mode;
169         is_v3 = !!(agp_status & RADEON_AGPv3_MODE);
170
171         if (is_v3) {
172                 default_mode = (agp_status & RADEON_AGPv3_8X_MODE) ? 8 : 4;
173         } else {
174                 if (agp_status & RADEON_AGP_4X_MODE) {
175                         default_mode = 4;
176                 } else if (agp_status & RADEON_AGP_2X_MODE) {
177                         default_mode = 2;
178                 } else {
179                         default_mode = 1;
180                 }
181         }
182
183         /* Apply AGPMode Quirks */
184         while (p && p->chip_device != 0) {
185                 if (info.id_vendor == p->hostbridge_vendor &&
186                     info.id_device == p->hostbridge_device &&
187                     rdev->pdev->vendor == p->chip_vendor &&
188                     rdev->pdev->device == p->chip_device &&
189                     rdev->pdev->subsystem_vendor == p->subsys_vendor &&
190                     rdev->pdev->subsystem_device == p->subsys_device) {
191                         default_mode = p->default_mode;
192                 }
193                 ++p;
194         }
195
196         if (radeon_agpmode > 0) {
197                 if ((radeon_agpmode < (is_v3 ? 4 : 1)) ||
198                     (radeon_agpmode > (is_v3 ? 8 : 4)) ||
199                     (radeon_agpmode & (radeon_agpmode - 1))) {
200                         DRM_ERROR("Illegal AGP Mode: %d (valid %s), leaving at %d\n",
201                                   radeon_agpmode, is_v3 ? "4, 8" : "1, 2, 4",
202                                   default_mode);
203                         radeon_agpmode = default_mode;
204                 } else {
205                         DRM_INFO("AGP mode requested: %d\n", radeon_agpmode);
206                 }
207         } else {
208                 radeon_agpmode = default_mode;
209         }
210
211         mode.mode &= ~RADEON_AGP_MODE_MASK;
212         if (is_v3) {
213                 switch (radeon_agpmode) {
214                 case 8:
215                         mode.mode |= RADEON_AGPv3_8X_MODE;
216                         break;
217                 case 4:
218                 default:
219                         mode.mode |= RADEON_AGPv3_4X_MODE;
220                         break;
221                 }
222         } else {
223                 switch (radeon_agpmode) {
224                 case 4:
225                         mode.mode |= RADEON_AGP_4X_MODE;
226                         break;
227                 case 2:
228                         mode.mode |= RADEON_AGP_2X_MODE;
229                         break;
230                 case 1:
231                 default:
232                         mode.mode |= RADEON_AGP_1X_MODE;
233                         break;
234                 }
235         }
236
237         mode.mode &= ~RADEON_AGP_FW_MODE; /* disable fw */
238         ret = drm_agp_enable(rdev->ddev, mode);
239         if (ret) {
240                 DRM_ERROR("Unable to enable AGP (mode = 0x%lx)\n", mode.mode);
241                 drm_agp_release(rdev->ddev);
242                 return ret;
243         }
244
245         rdev->mc.agp_base = rdev->ddev->agp->agp_info.aper_base;
246         rdev->mc.gtt_size = rdev->ddev->agp->agp_info.aper_size << 20;
247         rdev->mc.gtt_start = rdev->mc.agp_base;
248         rdev->mc.gtt_end = rdev->mc.gtt_start + rdev->mc.gtt_size - 1;
249         dev_info(rdev->dev, "GTT: %lluM 0x%08llX - 0x%08llX\n",
250                 rdev->mc.gtt_size >> 20, rdev->mc.gtt_start, rdev->mc.gtt_end);
251
252         /* workaround some hw issues */
253         if (rdev->family < CHIP_R200) {
254                 WREG32(RADEON_AGP_CNTL, RREG32(RADEON_AGP_CNTL) | 0x000e0000);
255         }
256         return 0;
257 #else
258         return 0;
259 #endif
260 }
261
262 void radeon_agp_resume(struct radeon_device *rdev)
263 {
264 #if __OS_HAS_AGP
265         int r;
266         if (rdev->flags & RADEON_IS_AGP) {
267                 r = radeon_agp_init(rdev);
268                 if (r)
269                         dev_warn(rdev->dev, "radeon AGP reinit failed\n");
270         }
271 #endif
272 }
273
274 void radeon_agp_fini(struct radeon_device *rdev)
275 {
276 #if __OS_HAS_AGP
277         if (rdev->ddev->agp && rdev->ddev->agp->acquired) {
278                 drm_agp_release(rdev->ddev);
279         }
280 #endif
281 }
282
283 void radeon_agp_suspend(struct radeon_device *rdev)
284 {
285         radeon_agp_fini(rdev);
286 }